Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17889|回復: 13
打印 上一主題 下一主題

[問題求助] 现代的高压ESD

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-30 22:24:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近要用到现代的高压ESD,有谁可以提供一些参考吗?. [% [9 ]  o/ ~+ I) j7 s; L2 [6 m
因为现代那边没有提供高压的ESD rule,自己画的时候不太敢随便画,,0 |, t9 ?: v0 M0 j4 _
希望有经验的前辈能给点建议,大致的rule可以建议一下吗?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-31 08:22:21 | 只看該作者
可以請問一下你所指的高壓ESD 是幾KV阿( F+ F. I  ^& ~. b9 ], n# C
可以盡量寫清楚嗎...感謝
3#
 樓主| 發表於 2007-5-31 14:14:43 | 只看該作者

.........

我想先問一下阿,平常的工作電壓是20v,那對於ESD的畫法應該也會有差吧?
$ K% ^. M3 k- ]我的高壓是指芯片平時工作時的電壓是20v,而ESD的承載電壓,
2 X6 H8 {8 l+ s/ q: `是HBM2KV,MM200v,' u$ t+ D! ], T1 |, N
如果能給我一個答復,我感激涕零,
' Z2 t/ }  M# I/ W但是不好意思,沒有米米的回報,因爲我的已經是負的了

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 沒關西!!歡迎發問!!

查看全部評分

4#
發表於 2007-6-1 08:56:07 | 只看該作者
其實用普通的 CMOS ESD protection 就可以唷!!; w3 c  b' r& ]7 Z4 ]
PMOS/NMOS 的 diode 就可以了! 10V/per 1um width 應該就可以約列算出你所需要的 size!!) Q' Z, i9 `: j7 g# z3 ?* ]
再加上 VDD/GND 的 ESD Clamp circuit 應該就可以了!!/ T( B0 @- ^6 B1 T
不過  大部分的人 PMOS/NMOS 的 size >=300Um,  以3KV來設計比較好唷!!
5#
 樓主| 發表於 2007-6-1 13:57:40 | 只看該作者

感謝

呵呵,謝謝版主同志,
' A. R6 M' X# ]4 r. r% B$ F不過不同的工藝,我是怕ESD的rule待會不滿足,. K+ x0 S1 M7 z* u2 }$ _6 e; [
比如説D端contact到gate poly的距離大致怎麽來決定,0 v. p9 N) \3 p- p: b  b% `# L
D端或者S端到guard ring 的距離我又大致可以設為多少呢?
; v9 k: {2 X4 B( ^3 B+ w" \! L雙層guard ring之間的pitch又是多少,然後guard ring的diff的寬度要多少呢?6 w) ]* m8 x- c6 b. L+ V% v
版主同志,麻煩你再告訴我一下哦
6#
發表於 2007-6-7 18:29:08 | 只看該作者

回復 #5 amanda_2008 的帖子

請您先告知大家,您要下的fab是哪家,什麼製程(process),這樣才好回答您。2 A* a6 a6 I. g* j+ q& u, P9 B# |7 V
每家的參數數值都不太一樣。
. F, `9 c: b/ S8 E: m
; }4 }, ]- `& b8 v如果您手邊有該家fab的design rule manual, 裡頭應該會有ESD design rule。
7#
發表於 2007-8-1 21:18:44 | 只看該作者
一般代工廠都有ESD rules,只要照話就好了,或是請帶工廠提供也可以。# W, W3 G5 }; I) V1 a/ I

' f) [1 z) ]0 l+ l3 ssource contact 照rules話就可以了,drain contact 一般約為source contact 3-5倍不等。) i! T, i; y. q. o- s' K, a% k" l

" j3 S* S" t* p) Hpick up 與guard ring之diffusion約為4um,pitch 一般10-20 um 不等,以上為一般之經驗,詳細需參考foundary之 design
. h3 \* u$ ?3 H# y/ uguide。
8#
 樓主| 發表於 2007-8-22 21:52:22 | 只看該作者

谢谢

谢谢大家的热心答复: |1 m; c4 P6 t
嗬嗬,我在题目里有标说是现代的哦,6 b3 o, I) E) o' B$ Y: N
其实有时候代工厂可能没有你现在要用工艺的esd rule,1 a+ W+ F8 p! n
所以这个时候就只能凭经验来画了
9#
發表於 2007-12-11 19:54:31 | 只看該作者
多謝!
4 ]3 I  l1 Z. e' V& F! ^謝謝版主了,又了解了新知識了呢!
5 V" h4 j9 v" |6 N% U$ X: |扫扫盲,呵呵。
10#
發表於 2008-10-23 09:35:29 | 只看該作者
原帖由 sjhor 於 2007-6-1 08:56 AM 發表 ) X! M, v/ V+ T. x0 [9 v
其實用普通的 CMOS ESD protection 就可以唷!!
. }/ s9 Q& L4 K4 c. |+ a9 TPMOS/NMOS 的 diode 就可以了! 10V/per 1um width 應該就可以約列算出你所需要的 size!!  o6 U( r6 U& Y2 A; ^3 @
再加上 VDD/GND 的 ESD Clamp circuit 應該就可以了!!
1 G; X9 O" x5 @0 K1 y# I不過  大部分的人 PM ...
4 X8 G1 Y' y% D# ~8 Z
; b8 f* ^9 f6 X+ d: ]3 i
"10V/per 1um width "有疑义,因为比如W=300um,L=0.5um与L=0.35um应该有很大差别吧!
11#
發表於 2008-10-23 12:23:46 | 只看該作者
如果是高壓的FDMOS,難度更高!因為這種device天生不利ESD.
12#
發表於 2009-8-5 19:50:29 | 只看該作者
原帖由 sjhor 於 2007-6-1 08:56 AM 發表
- N& y0 M. E* \% y, U' T. B4 |10V/per 1um width
9 g( J" V9 \0 F5 e1 C0 s
; g; L* ~* J3 H' l
这个值是怎么来的呢?
13#
發表於 2011-7-19 12:30:31 | 只看該作者
L為最小的通道長度,一般而言,通道長度愈小,靜電放電防護電晶體的耐受度愈小。增大通道長度可使靜電放電耐受度提高。但是必須同時增大防護電晶體的寬度。如此一來便會使佈局面積增大而使成本增加。
14#
發表於 2012-7-12 12:16:35 | 只看該作者
学习学习!!!!!!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-16 02:38 AM , Processed in 0.129516 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表