Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 51092|回復: 30
打印 上一主題 下一主題

[問題求助] 請問PLL的BANDWIDTH為什麼是1/10的reference frequency

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2006-12-26 01:14:36 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問先進,4 w0 E5 _3 S( k* e6 X+ X
PLL的BANDWIDTH為什麼是1/10的reference frequency,可以用清楚的方式解釋,如果式子的推導或許會更多,我所知道是穩定度考量,才設限1/10,
/ i, F3 x5 X: \# m/ H2 x1/10是以什麼條件才成立呢 謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏2 分享分享 頂317 踩 分享分享
推薦
發表於 2007-1-18 15:34:00 | 只看該作者

回復 #1 ahoku 的帖子

PLL的頻寬為什麼必須要小於reference frequency10倍,我想可能是穩定度的考量吧) l# m6 N' e5 L7 U
以穩定度的觀點來看, % X- X" d2 W9 c* o
假如PLL採用的是CP(CHARGE PUMP)的架構,在推導CP公式的時候,我們是用連續的系統去近似一個離散的系統,而在設計loop-filter的時候也是根據這連續系統推導的公式去計算極零點的位置。
3 |( q8 g' U$ U2 x* N  k! ICP是以reference frequency來充放電PLL loop-filter的電容,是一個不連續的離散系統,而我們以連續系統去計算的話,當然希望CP越接近一個連續系統越好,也就是說reference frequency越快越好,偏離我們推導的PLL transfer function越小。
3 P( w3 P" S0 W, f而PLL的Bandwidth表示PLL系統的反應速度,當PLL Bandwidth與reference frequency(就是CP充放電的時間間隔)兩者差不多的時候,CP非連續的非理想效應就不能忽略了,因為PLL系統也會對此非理想效應產生反應,而當兩者差越多,則CP非理想效應影響越低。
: t% ?4 n$ w+ y* S所以理論上PLL Bandwidth比reference frequency低越多越好,但太低的話PLL鎖定的速度會太慢,而且電容值也太大太佔面積,所以一般經驗值用大概小10倍即可保證能穩定,但實際上還是要靠HSPICE模擬過後才知道確實的情形。
7 P8 a5 l$ G9 v7 E% \這是我個人的想法,提供給大家參考。 5 W9 h& w" V# ~) l# E
也許有更精確的說法或是其他考量 希望各位先進能指正或一起討論

點評

解釋清楚 感謝  發表於 2015-10-1 12:36 PM

評分

參與人數 2 +6 收起 理由
gyamwoo + 3 good
yhchang + 3 Good answer!

查看全部評分

2#
發表於 2006-12-26 16:48:02 | 只看該作者
個人認為, bw設1/10並不是為了穩定度的考量.
5 j8 ?% h+ R4 i- k- O而是為了, 減少reference spur而設計的,
: g* k/ t7 c' l但1/10一般來說是不夠的, 至少都要1/1xx, 1/2xx才夠!
  q  `1 y4 L6 V因為這是trade off的考量, 當你BW做的愈小,
! p, N" A/ h: A% a% fVCO的noise就會濾的愈少! reference spur也就愈小, ; c2 X4 B% q, \; V; Q- f
所以這是要看應用再來考慮BW要做多少!
3#
發表於 2007-1-17 09:37:43 | 只看該作者
low pass filter  2 order 對系統來說是 3皆 0 e  }7 W/ K8 W3 L; S# O* m6 x
那 如何挑選合適的 filter ?  7 S9 ]. w& ~/ x- j/ U
trade off 考慮點& u: O& v3 R, `* u2 \5 g
' [0 J! T8 d/ h
還有  hspice 能 simulation lock range & capture range 和 frequency  ..
, o2 e7 c; B5 [( [9 G. ~  X公式可以推出來 但是很想知道 , sim 和 real chip 會差多少 .
4#
發表於 2007-1-17 11:35:00 | 只看該作者
大部分的pll, 在loop filter應該都是選用passive 2 order的方式  Y1 ?  j" k; |3 ?8 v
而且, 每個都長的差不多.. I0 W  _8 s( e
而差別就是在你的pole, zero要放在什麼位置!" @' c. F6 P$ _6 E
你希望filter是濾掉何種頻率的雜訊! 什麼時候可以鎖定頻率!& C7 A! U) a: l' \6 c/ K& A, u
至於你說的sim和real chip差別, 那就跟你是在那裡tape out有差囉!
: C3 n! R" d! ]TSMC和T like良率一定差很多, 還有你的架構也是有點關係,
  o2 T+ v( W+ u# @# ZLC tank我認為就比ring oscillator還容易不準!
5#
發表於 2007-1-18 15:30:49 | 只看該作者

回復 #4 evantung 的帖子

LC tank我認為就比ring oscillator還容易不準!" B8 R/ j3 u& U

) y" @+ L, P" i, h: H& f) ~不知道你指的是simulation 與measurement 比較之結果
$ D+ ^6 e7 ~& Z, H; c7 Y; E還是量產後之良率?
/ s+ d9 @& y) N. pon chip Inductor 應不會有多大的variaton / ^" r+ W9 N* ?6 ^' l$ e
Varactor 及MOSFET 與製程變異較有關
' E# s: t1 B( u% ALC cross-couple VCO在設計時 只要有FET, Inductor, Varactor 的RF Model
9 W! x  N7 z6 R另外 再注意Layout 的parasitics  量測結果應該還算 OK7 Y( G/ ~" i5 q9 A
關鍵在於process的穩定度  只要每個Lot都能控制的好  不要差太多4 [! f9 p8 \7 B) a# ~
一般而言 都能根據measurement 來修改 在下一次的MPW  tune 到所要之freq range& C1 ^/ a3 U+ b; q$ O) K! ?  D
量產後之良率 就與foundry 製程 穩不穩 有關了
6#
發表於 2007-1-18 15:32:44 | 只看該作者

回復 #4 evantung 的帖子

LC tank我認為就比ring oscillator還容易不準!
  ~# J& z- t: [* i
) D# w0 J* J6 {不知道你指的是simulation 與measurement 比較之結果
, l( ^" o, e) `6 |5 V還是量產後之良率?) {8 V* O4 H0 o. k+ j$ y+ H
on chip Inductor 應不會有多大的variaton
# m3 q/ o* j4 ?: v! t5 U& IVaractor 及MOSFET 與製程變異較有關
( ]' A  y" v( k- M: rLC cross-couple VCO在設計時 只要有FET, Inductor, Varactor 的RF Model1 m4 @1 t' Q- O% t* w8 v1 s$ f! G
另外 再注意Layout 的parasitics  量測結果應該還算 OK' r6 _' |. X9 E! s' s3 n
關鍵在於process的穩定度  只要每個Lot都能控制的好  不要差太多3 u: z9 P# v* [0 Z+ D3 {$ R  k
一般而言 都能根據measurement 來修改 在下一次的MPW  tune 到所要之freq range
6 n' q$ ~, X# s2 o" P量產後之良率 就與foundry 製程 穩不穩 有關了
8#
發表於 2007-1-19 11:06:26 | 只看該作者
monkeybad的說明, 真是太淸楚了, 忍不住要讚美一下.& O7 q1 x1 r7 N, d  q5 j
% L! g8 j- N( k6 l1 M& C2 ^
另外, 我不是指量產後的產品囉!
9#
發表於 2007-1-19 12:06:27 | 只看該作者
我也給7樓按個 "好"+ u7 D/ w  T) l* W

6 E2 p2 w( T5 v+ L" n補充一下給大家參考
& i& Y" O8 {( A" w& G2 g: \7 U' j$ G5 M: a' X) U
在ADPLL的設計中考慮到locked後的phase error的話, 這個值太小是會有問題的 (太大肯定是不行的), 在只要lock frequency時, 反而沒有這方面的限制了
! w, S$ Q" W* o0 M* F有時下線成功跟失敗的差別會變成lock phase 跟lock frequency的差別而已
10#
 樓主| 發表於 2007-2-17 22:10:59 | 只看該作者

謝謝先進們的指導,另外再延續9樓tommywgt的結論問一下

在locked 時,phase error小,是指 pfd相位己鎖住,由pfd的dead zone所產生嗎,如果是這樣的話,這種在time domain是什麼樣的jitter呢,個人看法是Determination jitter(DJ) ,這種Jitter是否看規格可否容許來決定嗎 ,如果想改善要改那裡著手呢,
" S9 p) o' E) ]. q8 F3 j再著想請教一下先進們,下線完測量,通常是那幾個  paramter跟預期有很大的出入,謝謝
11#
發表於 2007-2-19 01:41:47 | 只看該作者
在LOCKED時, 所量到的JITTER, 可能造成的原因錯綜複雜. 很難幾句話說明. 其中PFD的dead zone也只是原因之一. c  c* ~+ V6 C, U

. x3 M" w% L) \3 a( C我個人認為由VCO本身所產生的JITTER比較容易表現在CYCLE TO CYCLE JITTER, 由PDF的DEAD ZONE所產生的JITTER是因為在這個區間內PDF不會有反應, 使得PLL無法TRACKING這個區間的PHASE ERROR, 因此在TIME DOMAIN中LONG TERM JITTER時應該會多出這個DEAD ZONE的JITTER大小, 我個人認為這個JITTER在JITTER STD DEV中不會是NORMAL DISBURTION, 而是比較像ZERO MEAN WHITE NOISE的型式. 這個JITTER值是否為你所說的DJ我並不曾好好研究過DJ這個名詞, 在Lecory的一份WHITE PAPER中有詳細介紹JITTER的種類及量測方法, 有興趣的話可以上www.lecory.com找一下. 不過我在量JITTER時都是用高檔的示波器量的, 所以那個PAPER我只有看過就沒再仔細研究. 但是如果你想內建量JITTER的BIST的話可以參考一下.5 \- J8 x6 R. A1 g" _4 f
: ]: p! Y- N$ p5 k
很多PAPER宣稱可以做到zero dead zone, 這部分我非常懷疑, 這部分我曾經跟一個有名的教授討論過, 他的說詞是在某種程度之下就可以視做zero dead zone, 只要電路跟模擬能說服人, 他們在review paper時也就能接受. 反正呢! PFD的dead zone愈小愈好, 在我看來, 好的PLL還是要Fully做.
7 q/ w3 u8 g' M2 ?: Y
/ P% S8 x1 h- s, s6 y在我做過的8顆PLL IC中量到的PARAMETER出入大的...好像都是CLOSED LOOP差的比較多, 我想可能是模擬時間不夠久或者CASE不夠多, 但是大家都知道那個模擬好費時, 所以.....哈哈
/ e# e( k. F: s% }  ?/ r單一MODULE的量測都跟SIMULATION沒差太多, 每一次的量測值都是在TT跟SS CASE之間(比較接近TT), OSCILLATOR的工作範圍因為會比模擬的小常令人覺的很不爽.
  J' G8 n% ]( A' L( i
; R2 f* @& G& A$ c2 Q你現在是學生嗎? 碩士班? 加油吧! PLL的電路都不大, 但是細心跟苦工倒是不少...

評分

參與人數 1 +3 收起 理由
yhchang + 3 回答詳細

查看全部評分

12#
發表於 2007-5-19 00:00:18 | 只看該作者
我不知道大家在設計PLL是參考何種架構與理論來設計的
  v% {( m/ _; r9 S+ E就以我個人以前設計PLL的經驗,我一方面參考IEEE Journal paper,另外一方面則是從Behzad Razavi所著的一本"Design of Analog CMOS Integratd Circuits"中學到如何設計PLL
8 t4 v8 O9 \; ]% S% i% I" U在設計PLL時,因為PLL是屬於一個閉迴路system,故而它裡面的子電路的各個參數都是習習相關的,亦即每一個子電路的改變與變化都會引起連帶反應) i1 n$ g: ^6 U9 D
在Behzad Razavi的書中有列三個很重要的參數,分別是charge pump current, damping factor和vco gain,這三個參數會決定整個PLL的performance,而其他如PFD, pre-div和pos-div較屬於digital circuit,所以就比較不是那麼重要( m+ ^* l( y3 T9 U
就以我個人以前設計PLL的過程來看,PFD雖然有dead zone的issue,但它並不是造成PLL中jitter過大的最大主因,一個PLL會不會動,有沒有好的performance,幾乎都決定在charge pump current, damping factor和vco gain三個參數身上,其中又以vco gain最為地重要
; D( C# i: x% x: N' C0 i7 Wvco是整個PLL電路中最直接影響jitter的成因,同時也是整個PLL電路中最難設計的電路,除了要high frequency, low current,更要有較有的抗noise能力及寛的frequency range,如果VCO電路作的好,其餘的電路就好作多了5 ?  w* {' x. J9 v
其實,如果model夠準,而且design range作的夠大的話,其實PLL要動並不難,就以我們之前所作的PLL,pre-sim和pos-sim會有一些差距,在量測上,chip和pos-sim基本上兩者的performance並不會差的太多,而在量測PLL上,絕大部份只有量測output frequency正不正確,整體的功耗多少,其餘的就是jitter的量測,目前jitter的量測都是直接使用示波器上的功能直接量測就可以了,所以PLL的量測參數其實並不多,但要評斷PLL的performance絕大部份都是以jitter值為多少來評斷

點評

感謝分享經驗  發表於 2015-10-1 12:37 PM

評分

參與人數 6Chipcoin +5 +18 收起 理由
points + 5 講解清晰
faith2001 + 1 很受用!
yhchang + 4 熱心助人!
hawka + 5 Good answer! 十分精闢的見解
sjhor + 3 樂意分享好經驗!Good!

查看全部評分

13#
發表於 2007-11-27 22:43:55 | 只看該作者
真是感謝大大的分享~現在正專研類比領域,正想說鎖相迴路應該如何著手,正好看到這些經驗分享,受益無窮啊~~~使我有新的想法~~~感恩喔~
14#
發表於 2007-11-29 23:51:48 | 只看該作者
迴路頻寬為參考頻率的1/10是為了穩定性考量
) D0 I( i" _( D7 u當然, 迴路頻寬大小和相位雜訊、鎖入時間等有關係
# }2 e6 g2 y6 k: |1 S但就標題這句話, ㄧ般都是指穩定性4 c+ w- f1 x/ x' n2 `
這是有理論根據的2 H5 e0 ]; ]8 Z, s& n7 i
但是現在手邊沒有那兩篇論文/ R- C- l( j/ z5 \' h/ U  \0 i
印象中是出自IEEE Trans. Communications+ F9 t4 b2 j  u) U

4 g2 z/ \) j, j0 z這是我上過台大劉深淵老師的講座, 他有特別解釋過這個問題喔
15#
發表於 2007-12-4 11:52:23 | 只看該作者
我也常聽到loop filter要小於reference frequency的10倍,不過是不是小於10倍就能$ Q1 ?/ x- O& U* f( U8 i
符合我們所要的需求還是在simulation一下才比較準哦!!
16#
發表於 2008-1-3 18:21:52 | 只看該作者
For the stability issues, by Liner approximation of non-linear discrete system.9 z4 e' @% c( F! ~+ l  C
You could refer to F.M.Gardener for detail loop analysis.
17#
發表於 2008-9-18 16:51:21 | 只看該作者
我看得paper上说这种选择是为了增加线性度,提高模拟的线性,便于分析和公式的推导
18#
發表於 2008-9-19 11:13:54 | 只看該作者
monkeybad的說明,~~~簡單又直覺....另依種想法....不錯喔....
4 O0 {* T7 H  p* y% {. l2 tgood
19#
發表於 2008-9-21 17:08:57 | 只看該作者
現在正專研類比,看到這些經驗分享,受益無窮,monkeybad的說明, 太淸楚了
20#
發表於 2008-9-25 18:51:04 | 只看該作者
我想這各問題如果有上過台大劉深淵教授的課應該就會很清楚,這絕對是從穩定度上的考量,而且是有完整數學推倒出來的,我印象中是結果是一張圖,X-軸為damping factor,Y-軸是natural frequency,由於要取兩者之叢集,並利用一般設計會取damping factor=0.707來當固定數,而從曲線圖中就可找到相對應的natural frequency,其值大約是0.1,故會取十分之一的理由在此,3Q~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-16 03:59 AM , Processed in 0.152519 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表