Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5214|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 顯示全部樓層 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出( w0 J4 c0 X8 u3 ^
open drain的外接電阻應該估計多少(100歐姆或是500歐姆)- @  V4 w6 }. ^/ {$ d
還有這台Agilent 16903A 可以判斷出差動訊號嗎?8 R: Q0 ^+ v. R1 J$ P0 F' _8 S8 g
以下儀器資料摘自CIC網頁
2 |; [/ G3 ?' mLogic  Analyzer:  Agilent  16903A' r; y! C0 z, n3 k
Logic  analyzer  module:16760A
  o! V/ ^  [" x$ a0 B) _1 S9 d  Y# ]Channels:  34
) @! d* N) d% k$ e, [- }  }Maximum  state  rate  (half  channel):  800MHz- p: H1 N# e/ d5 A) x  _
Memory  depth:  64M
9 f4 Y+ s2 i9 E- T8 Z" y8 PMaximum  date  rate:1.5  Gb/s
1 k( i2 ^$ b% pSupport  single-ended  and  differential  signals) [6 J5 E0 o+ d1 P8 S
Pattern  generation  module:  16720A
9 [+ W  W* z* l5 v9 G1 p  oChannels:  48
' G, X- Z8 h9 k9 A- GMaximum  clock  (half  channel):  300MHz
. C% f! r7 R3 V  `  Y! ~. K2 `Memory  depth:  8M
% [& l: ^4 B: B& @3 d2 ~9 w) K% \Logic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 顯示全部樓層
南科詢問的結果是可以使用open drain的差動輸出
7 e; x4 Y: }2 @3 l& N4 z2 L/ g+ c不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 顯示全部樓層
請問有人知道模擬adc若使用matlab
, }6 I% i# Y' S! c0 X/ ^8 p要如何寫才可以使模擬結果接近量測的方式
  j- y: _6 c) u; K! ?' m" Y因為我發現寫法不同結果差很多
- l% i; ?, q5 S: t# e* G& _3 I2 V取的點數不同也會差很大9 A" s( V- c% R0 Q' p" q  ~3 c
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-12 08:09 PM , Processed in 0.132008 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表