|
電子系統級設計所面臨的挑戰
/ K1 K# x+ C/ d9 q4 D/ m% \9 t根據 思源科技市場行銷部負責ESL偵錯產品規劃╱賴依秀 指出 在 ESL所遇到的硬體除錯問題,包含:
; ]1 d8 s. C9 E" Q6 g
% K3 s# k& z* V( {(1)追蹤硬體各個不同層級的資訊交換
! Q% P7 }; z/ N# ?(2)程序錯誤所造成的問題:資源競爭(resource racing),訊息競爭(message racing),死結(deadlock),活結(livelock)
. B& g. r- L% b" D. U% ~(3)模擬時間或重複複製錯誤的時間過長
: W* {4 A% K5 x1 l, o. l1 f2 `) Y(4)除了硬體相關的問題外,軟體和硬體的除錯更是複雜
; W' g1 N8 H# _9 R- n: v! J+ K2 h" U6 k, N(5)當有錯誤發生時,如何停在(break)在軟體的某一點,追蹤軟體和硬體資訊交換之間的關係
( L- ~6 k, J# f: H(6)當停在軟體的某一點,如何讓其他處理器要繼續跑亦或是停下來; a% a9 A" u# I: `
(7)如何分析硬體資源應用是否最佳化;經由軟體工程師或編譯器產生的threads,是否有將硬體資源充分應用
7 u ]& \1 q5 d8 }(8)根據不同的應用,如何在價格、速度、省電上很快的抉擇出軟硬體系統的架構上5 @! b: t2 Y- `% K
& ?$ \/ L" p* f2 r7 |4 X! I' J% v因此,在ESL,好的除錯軟體和分析軟體更扮演著舉足輕重的腳色。大家認為哪些問題最大?是最大挑戰?來交換點經驗談?:o |
|