Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7266|回復: 12
打印 上一主題 下一主題

[市場探討] IEC 公布 DesignVision 獎入圍名單

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-1-29 17:10:46 | 顯示全部樓層 回帖獎勵 |倒序瀏覽 |閱讀模式
國際工程論壇 (IEC) 所頒發的2007年DesignVision獎公布入圍名單。DesignVision獎項主要在表揚在技術、應用、產品及服務等各方面評選為最具特色,且能為該產業帶來最大利益的各項產品。九項類別的入圍名單,都是由DesignCon技術計畫委員會選出的評審員,從眾多擁有多項得獎紀錄的競爭產品中挑選出來,而本年度的技術計畫委員會則是由96位業界公認的最高領袖所組成。 ! j" n& a8 T3 L  N
& B1 f7 X4 e+ s: V
「我們的DesignVision獎主要是在表揚在高科技、商業及學術領域方面能促使正面改變,並能與IEC 的使命完全一致的產品。」IEC 總裁John Janowiak表示,「我們很高興肯定這些DesignVision獎入圍者的貢獻,並能與全體業界共同分享他們最先進的設計與創新產品。」  ! F% h) Z" [0 }/ V! g  Q
, p2 j: @! _' X% B" }' C
關於國際工程論壇 (IEC)
9 v; X2 g5 t4 S8 h- ^1 ?IEC成立的目的在於透過活動、出版品及線上教學等方式,為工程和通訊專業人士、學者及學生提供高品質的教育機會。
9 p5 \4 [4 i6 V( dhttp://www.designcon.com/2007/exhibition/designvision_2.html
6 d+ m# U) M* x; C# q
/ I3 |+ W: q$ @0 xFinalists were judged according to the following criteria:
: U! c: b, E8 E1 {! C- N●Innovation 4 k$ e9 e- i' ^: ^6 B9 j# t: e4 I5 g
●Uniqueness / E9 `" a: I7 U% J' a, h- U
●Market Impact 4 O5 g3 X' t/ D& W7 [
●Customer Benefits
. E$ C% U' D) v0 ?( _●Value to Society
# `. i: w  b9 S* V9 H7 p! k+ p  Y* |8 q$ p
DesignVision Awards Finalists
1 x4 E6 j3 U  `; I" F# vIn each of the nine categories, the 2007 award finalists include the following companies and products respectively: 4 R! C3 Q4 |& e! A  {
3 B9 I9 b; i8 J& V9 c1 D, _
ASIC and IC Design Tools
: J5 M! V6 @3 E, c! M+ I  ●Cadence Design Systems, Inc. – Cadence Space-Based Router
0 B' e/ p" _! |! u  ●Mentor Graphics Corporation – Calibre LFD , {9 U; s3 t. B% Y& P
  ●Novas Software, Inc. – Siloti(tm) Visibility Enhancement (VE) family
3 y. L2 U& S- E" E4 v8 g( G1 n! K$ `  ●Synopsys, Inc. – PrimeTime VX / q# Q& d) L6 ?' l
; S% e% G) L2 ]  h4 k8 |9 T
Design Verification Tools # g* r0 ~: `; M/ G% j4 K
  ●EVE – ZeBu-UF4 ; m6 T; a$ ~2 K, \  c: n: J
  ●Liga Systems – NitroSIM(tm) 8 k( h1 K+ L, w+ ~6 |7 R- q$ o" a
  ●OneSpin Solutions – OneSpin 360 Module Verifier . [# ]% X  k, p8 n
- {! U5 T$ z) G) n' u. b
Interconnect Technologies and Components
! t. H3 \+ h! `  s/ n  a  ●Belden – Belden 1304A/1305A CatSnakeTactical Cat 5e
7 K; v; L5 u! K9 X; N6 D0 L  ●Denali Software – DDR PHY Interface (DFI) Standard / ^- Y# n. f8 ?* E6 W  h
  ●TDK Corporation of America – ESR Controlled MLCCs - m# I; n( U1 m7 |- p  f5 G  v* e
) ~) U3 E  R1 O. J5 L& }
PCB Design Tools
- ?' E; S2 e( R  ^  ●ASSET InterTech – DFT Analyzer 8 r* J/ R( q, J2 m
  ●Flomerics Inc. – FloPCB for Allegro
" `! v( F3 A$ d, y  ●PCB Libraries, Inc. – IPC-7351A LP Wizard
8 E% m- u1 b" I6 _: l  Z! C
  N( B8 u: B$ s1 i$ S9 g2 M8 |7 {Semiconductors and ICs % e7 Q. z& Q/ h1 }8 p! f
  ●Lattice Semiconductor – LatticeECP2M FPGA family - W& X" n/ W- ]
  ●National Semiconductor – LM3370 Multi-Channel Integrated Power Management Device / d+ z; Y0 D- N; A4 ?( P' ^% ]1 c
  ●Rambus – Rambus' FlexPhase
  F$ G+ S  C( O! F1 D$ e2 @/ s. c: l: s; P9 B' ~  A
Semiconductors and ICs (IP) ' j, ]4 Z- F: y! i: A/ n; p
  ●Stratosphere Solutions, Inc. – StratoPro  2 ^" Z6 |; f* y% ^5 S# |7 z& B
  ●Sun Microsystems – OpenSPARC T1/UltraSPARC T1   ?2 d  ^) [' e( ^8 ~4 e
  ●Structured/Platform ASIC, FPGA, and PLD Design Tools
) m6 n; d) c, s. p7 E  ●Altium Limited – Altium Designer 6
3 {; w2 K, p4 v' y# @, ~  ●CoWare, Inc. – CoWare Virtual Platform Product Family : z' Q/ u6 `# P5 Q& i; S6 y
  ●Xilinx – PlanAhead Design and Analysis Tool (Version 8.2)
+ J& @/ h1 G. I. w
- S) f+ Y+ p; c: |7 `! `" i( lSystem-Level Design Tools
, U, a9 J# Y% A; y+ u# O  ●Bluespec, Inc. – ESL Synthesis Extensions for SystemC
' ^, g5 V5 `9 [3 Q! {, Q5 A  ●Synplicity, Inc. – Open IP Encryption Methodology
. m: u, ^- {" n0 D  ●Chip Estimate – InCyte Enterprise
: w" V& z. d( b, c: ?
4 A$ Q( |' A* t: E% X( fTest and Measurement Equipment ) z" I4 L; y0 v4 g, D) I+ S
  ●Agilent Technologies – J-BERT with industry first built-in clock data recovery (CDR)
$ U: ^$ z) \+ Q2 u% x  ●LeCroy – SDA 18000 ! f8 ]' D& d8 N# n
  ●Probing Solutions – PSI 2020HV # m. A  S& z! c2 r) z/ q8 Z
  ●Tektronix, Inc. – RSA6100A Real-Time Spectrum Analyzer
1 v" Q* G$ A4 p! G: A- x  ●Wavecrest – SIA-4000 Signal Integrity Analysis Solution

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2007-3-1 18:23:12 | 顯示全部樓層

IEC DesignVision大獎揭曉

國際工程論壇已在DesignCon會議中,頒發2007年DesignVision大獎。此獎項是頒發給在技術、應用、產品及服務等各方面評選為最具特色,且能為該產業帶來最大利益的各項產品。所有入圍名單,都是由DesignCon技術計畫委員會選出的評審員,從眾多擁有多項得獎紀錄的競爭產品中挑選出來,再從中選出具有創新貢獻及證明對社會有重大影響的新產品,成為2007年DesignVision大獎的得獎產品。  5 x8 T' R  ]0 }' R' F- U. g
$ q, u7 A9 w+ f& L/ M) e7 t

1 E4 E2 w5 u- E& X) I
/ {; w7 n$ K9 A1 c/ o. J/ DIn the nine categories, the 2007 award WINNERS include the following companies and products respectively: 0 O& c* }! E3 |8 {7 w5 j
http://www.designcon.com/2007/exhibition/designvision_2.html# w! e5 `3 Y3 P
# R+ Y8 y7 \1 g) t7 D! v# p
ASIC and IC Design Tools
2 ~$ J: b& |+ k  f5 R  UCadence Design Systems, Inc. – Cadence Space-Based Router * t7 _1 d' [% ]6 _  R+ v8 r2 H' y

9 y( i+ s- i' t* I/ @7 |Design Verification Tools & H2 s0 G  L9 n& s) E
OneSpin Solutions – OneSpin 360 Module Verifier
* _' a% \" c- Z$ A4 w/ @8 x& x4 d

! |, Q9 Z$ S  A1 QInterconnect Technologies and Components 5 m9 p5 _$ v: n4 u3 E: k' I
Denali Software – DDR PHY Interface (DFI) Standard
0 }9 @$ Z3 `& M3 n& J, F- H, d0 E
1 ^' x% D) f9 s3 jPCB Design Tools
3 e' _" f% K0 V0 L% EPCB Libraries, Inc. – IPC-7351A LP Wizard
; j" A2 @: B( L+ c$ l% Z

; C& [  {$ C7 {! n8 K. DSemiconductors and ICs . g: P  F& R& W
National Semiconductor – LM3370 Multi-Channel Integrated Power Management Device ; B9 \1 m$ C4 M& i9 E
' u- l( q- N7 o3 w
Semiconductors and ICs (IP) + `: @# L' w  T6 ]/ _. b& d
Stratosphere Solutions, Inc. – StratoPro 9 s% x6 {$ c8 H" ?% e

2 |* ^! L& v$ d/ SStructured/Platform ASIC, FPGA, and PLD Design Tools ; W, I3 A* Q' D) V" ~* ~
Altium Limited – Altium Designer 6
6 ~, |8 D; Z% O/ d" M; fXilinx – PlanAhead Design and Analysis Tool (Version 8.2)

6 |7 d/ z# D& d6 E2 t$ D  L
- t1 V" Z7 @+ F$ i9 [7 LSystem-Level Design Tools
9 D. r# s! t+ i2 n0 H! W) NSynplicity, Inc. – Open IP Encryption Methodology 9 b! x! \" f- l, k2 \
Chip Estimate – InCyte Enterprise

0 y7 g; y" z( |' A4 Z/ @  d. z; m7 l* Y: z5 w& R4 @8 T6 O
Test and Measurement Equipment . Q! J  y8 Y1 E5 W
Agilent Technologies – J-BERT with industry first built-in clock data recovery (CDR) - y: B7 E# [6 l+ {8 o: i
LeCroy – SDA 18000
* t$ l+ {4 @; g! UTektronix, Inc. – RSA6100A Real-Time Spectrum Analyzer
3#
 樓主| 發表於 2008-2-14 18:42:13 | 顯示全部樓層

Rambus公司的XDR®記憶體架構榮獲2008年DesignVision大獎

記憶體架構榮獲備受尊崇的國際工程協會(IEC)的獎項
, x: e9 G& C2 g& ]5 B8 }& P, L
6 w4 r  G2 R  a- _9 a美國商業資訊2008年2月5日加利福尼亞州洛斯阿爾托斯報導——Rambus公司(Rambus Inc.,納斯達克股票代碼:RMBS)是全球一流的技術授權企業,專精高速記憶體架構技術。該公司欣然宣佈,國際工程協會(International Engineering Consortium,IEC)評選Rambus公司的XDR™記憶體架構為2008年半導體與積體電路(知識產權)類別的DesignVision大獎得主。國際工程協會DesignVision大獎獎勵那些被評為業內最獨特、最有益的技術、應用、產品和服務。) \9 t6 a/ [' c5 \1 Z7 @) H  E( p/ C+ O

9 N1 I# J2 J! X- T0 Y. j& v國際工程協會執行副總裁Roger Plummer評論說,“本年的獲勝者是當今業界最高水準的創新典範。我們熱誠地祝賀Rambus公司,該公司的XDR記憶體架構本周在DesignCon 2008展會上獲得2008年DesignVision大獎。”
2 T$ ~' ?0 ^) |0 ?! T5 [- A9 I  M6 f2 o3 Q
Rambus公司工程事務高級副總裁Kevin Donnelly說,“能夠推動最先進的創新記憶體架構的發展,我們感到十分自豪;我們也為獲得IEC的認可而感到榮耀。XDR架構是一個全面的記憶體系統解決方案,能夠以最少的設備實現極快的速度,因而最適合於計算和消費電子應用。”- m6 [$ s2 j; ~; M4 p6 y' c

. E& g  Q6 |: YRambus公司最近宣佈,東芝公司為其下一代高傳真電視晶片取得了XDR記憶體架構的許可證。另外,奇夢達公司(Qimonda)的首批XDR DRAM樣品已經開始出貨,爾必達公司(Elpida)的4.8GHz XDR記憶體也已開始出貨,該記憶體是全球最快的量產動態隨機存取記憶體產品。  R" T- L- V+ `# X, [; p, _

. f5 }/ `8 E9 x; KXDR記憶體架構依靠以下核心元件取得了性能的突破:6 `9 H7 S9 p* f
5 o1 ^& U( E6 I# B; C$ u, |! W; K/ P
——XDR DRAM:這是一個高速記憶體積體電路,它利用4.0GHz資料率的高速介面來提高標準CMOS 動態隨機存取記憶體內核的性能,用一個設備就能提供高達8GB/s的頻寬。( b; W, J, F$ z. V

$ H/ [$ J& Q' ~——XIO控制器輸入輸出單元能提供與DRAM相同的高速信號功能,而且增加了FlexPhase™技術這樣的改進功能,能夠優化同步,不必進行“佈線長度配置”(trace length matching)。( P6 `1 y! i3 }2 E

+ e: V! e3 v, p2 _; F7 ]6 _% d——XMC記憶體控制器:這是一個可全面進行邏輯綜合的記憶體控制器,這款優化產品能夠充分利用動態點對點(Dynamic Point-to-Point)這樣的支援後續容量擴展的創新技術,同時能夠帶來點對點信號的信號完整性優勢。' L3 w* M! s* M0 G; W% J( v: h) [
' H9 x. u* q( ~" w, _
——XCG時鐘發生器為系統時鐘提供四個可編程輸出,能夠做好保障,滿足XIO和XDR DRAM設備的計時需求。
4#
 樓主| 發表於 2008-2-15 17:34:47 | 顯示全部樓層

Cadence與Mentor Graphics的開放式驗證方法學(OVM)贏得DesignVision獎

【加州SANTA CLARA 2008年2月5日】Cadence設計系統公司(納斯達克: CDNS) 與Mentor Graphics公司(納斯達克: MENT) 今天宣布由兩家公司共同開發的開放式驗證方法學(OVM)被國際工程協會(IEC)評為最佳設計驗證工具 DesignVision大獎。DesignVision大獎的設立是為表彰半導體產業的最佳設計驗證技術。OVM最近剛被《電子設計》雜誌評為 “2007最佳”EDA技術類獎項。 ! I6 k; A0 q/ e6 ^

; n) o, Q- S2 n$ V2 [1 @, I: @: h“DesignVision大獎表彰開放式驗證方法學(OVM)的創新以及對業界產生的影響,該產品在其發布的前幾個星期裡已經被數百家公司下載,”Cadence進階驗證部市場主管Michal Siwinski說,“OVM已經獲得了人們的強烈興趣與讚揚,我們預計其將會在2008年裡繼續成功發展。” * ]: L# x' A. ]2 i" Z$ P/ k/ l
) w, Z" ~( {' Z: Q2 ~0 ^' R; Z/ L
“作為業內第一個開放的、語言可互操作的SystemVerilog驗證方法學,OVM邁出了重大的一步,保護了我們的客戶在驗證方面的投資,”Mentor Graphics Design驗證與測試商業部總經理兼副總裁Robert Hum說,“我們很高興OVM所提供的解決方案能夠有幸獲此大獎。”
- z( O5 Y5 F+ {) b0 A
3 _7 S! g) ^" }OVM基於IEEE Std. 1800™-2005 SystemVerilog 標準,提供了一種方法學和相應的庫,允許用戶創建模塊式、可復用的驗證環境,其各組件通過標準的事務級建模介面互相通信。它還通過一個通用的方法學實現了公司內部和公司之間的重用,以及模塊到系統的復用和虛擬序列的分類,並且全面集成生產流程常用的其他語言。該OVM源代碼、文件和使用實例按照標準的開放源碼Apache™ 2.0授權進行發布,可以從以下網址免費下載:http://www.ovmworld.org
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-31 03:01 AM , Processed in 0.135518 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表