Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13237|回復: 9
打印 上一主題 下一主題

[問題求助] 產學研合作?SoC總聯盟與TSoCC的社群合作接觸...

  [複製鏈接]
1#
發表於 2008-9-15 18:20:36 | 顯示全部樓層
工研院系統晶片科技中心 系統晶片技術期刊SoC TECHNICAL JOURNAL 各期題目總表
* q% |, d" c+ S: `0 o; V9 o! s6 N4 ~# z2 B7 ^" I4 R* G+ U
期別
技術領域
題目
作者
003
通訊系統/晶片系統
' K. {- C& F" p
超寬頻技術發展剖析
0 b& F& {# E4 ODevelopment Status of the Ultra-Wideband Technologies
* s# x$ T0 _7 Y+ o, u7 n
莊郁民2 N9 b3 g  ?! ?0 a0 z: k
通訊系統3 t7 s$ \% S: C, Q. l  W
多頻帶正交分頻多工之超寬頻設計與挑戰MB-OFDM Design and Challenge1 h" |' R$ C% b8 J
陳慶鴻.呂明和.蔡文聖.廖丁科
3 E) O, m4 ]  Y
通訊系統/晶片系統3 w' Q; H+ ]8 R* j1 a
WCDMA/GSM雙模CMOS接收機
3 K- p0 ]) D" k  ]# G  OA CMOS Dual-mode Zero-IF/Low-IF Receiver IC for WCDMA/GSM Application
9 a6 f; \  K8 p4 I
許峻銘.郭明清.樓志宏.歐威揚.蘇秉恩.楊子毅
7 h' w" O/ ?) `3 M% T, l
通訊系統/晶片系統
: N0 [3 S6 G) h1 b
應用於超寬頻發射機系統之可程式化增益濾波器  f1 |" z4 g! ]2 `0 s
A Programmable Gain Filter for Ultra-wideband Transmitter System4 v3 Q$ A/ H. {; t  W
李志常
9 r6 q8 e* e1 a/ p
通訊系統/晶片系統
+ P5 e5 |  L& u/ z5 x
DTV 調諧器架構分析
4 _3 u* _, o9 o; q, ]- D5 EDTV RF Tuner Architecture Technology Analysis0 \2 q* v3 [6 a- u
吳思賢5 c( b7 k+ o3 z8 T
晶片系統
0 W. q* Q- A" ^5 P8 L% ^8 c
通訊系統中數位類比轉換器(DAC)之電路設計( ]/ S  X* j' u9 ?# f* V, @' J' j
Design of DAC for Communication
, K6 c% X/ y$ o) c5 y  B5 _! w
劉沛潔( F7 _6 s; L: Y4 |2 f8 F8 _
晶片系統
  G, Z' t9 `  L/ d& K
架構階層功率估測模擬器  _, v3 H( R' t# {+ B4 Y
Architecture Level Power Estimation Methodology1 ~0 m" M, u- n8 M2 ]9 R4 s9 m. {7 m
張展豪.陳玉書.廖宜道
+ b9 r; Y; I5 [9 c! L
晶片系統
: f: |7 `; Z: t# _, o7 i
DVFS SoC設計與實現
% f8 {9 U4 F& q3 u1 kDVFS SoC Architecture & Implemenation
2 y) A( G/ m+ A
賴建元.林勁宏7 }% a% c5 l* r9 V' i9 H5 X
晶片系統
9 V# V  E2 g- D/ s
平台式DMAC之考量與實現
+ b' \! v! w8 R( lConsideration and Implementation of Platform-Based DMAC5 _/ i* U" d) O0 i* ^/ ?
沈志堅; E7 _' n. i4 Z) ?( [, j$ ^
晶片系統2 S+ m- n! P6 d3 {! ~% h, V
平台式記憶體控制器的考量及實作# H: N1 M5 ^9 c. J1 v- m
Consideration and Implementation of Platform-Based MC
6 J$ t. ~& b' a0 k" d* p
林群超4 O$ f6 \8 W7 ?% y
通訊系統
, X) i8 H. ~( x$ f: u8 j+ ~
多媒體壓縮標準 H.264 面面觀5 r: i0 i0 t0 E& b6 m2 D6 [
The Profile of H.264& c, @5 y8 a& x3 _* G0 e
曾紹崟.許志高
: B/ Y  Q# `( @# ~$ u) U0 H* `
晶片系統, V: {2 M6 _0 \5 D  O# X1 Y
準確的SoC混合模式模擬
- W" A0 s  \$ n8 ?$ x/ X7 LAccurate Mixed-Mode Simulation for Soc; c& I3 Z( {5 N( f" v. O: ^! u
張永嘉.林詠捷.何榮基.羅珮文
+ z4 C8 ?6 k5 f! E, I
晶片系統' T% v5 Z* ?- N& G  H2 _/ I0 E, r
應用於改善可靠度/可製造性後段設計自動化流程的方法  G" y2 X& Z) Z# Z: y% O* A
Design Automation of Backend Flow for Improving Reliability/Manufacturability
' q4 R  w7 |; F4 f2 B7 A: \
蘇秀雲.黃俊才.彭政傑
/ [/ X" g; K: U/ G/ a$ F+ S ; z3 e" {7 U6 a8 H+ M9 i  S
晶片系統
7 z+ Y8 s5 e9 `( M
Soft IP Hardening方法與實現
$ ?6 |0 y& ~6 z7 c" F' ASoft IP Hardening Methodology & Practice/ ^7 G+ t4 X; z
林勁宏.傅志新
( w; _" h5 ~3 t, Q# p# a: W. c
晶片系統
0 t5 f  Z8 b+ k8 _/ }. I
0.13微米混合電壓共容輸出入單元設計簡介/ v/ u( h: y! A6 h8 ]; u9 j/ r
Design on Mixed-Voltage-Tolerant I/O Cell in 0.13-µm CMOS Technology
- Z1 e0 M+ @3 `# `6 v: g& m
莊哲豪
9 m  a3 q0 @& y6 J1 D
004
通訊系統1 o- m/ v3 m, j6 ~
WiMAX發展之機會與挑戰, ]" W0 C; d; ~6 k6 K- K
WiMAX Opportunities and Challenges
  D% L$ a$ ~) T, @8 V
康志堅
( {( {! H* q" f+ @
通訊系統9 O4 m9 Y! T) ^+ R' u, m2 \8 [
WiMAX 標準與認證簡介
# _$ d3 u$ z4 e+ G5 gAn Introduction to WiMAX Standard and Certification' S& q/ s, g, \: P+ t3 t0 y
甘傑英* r6 o2 e* _' t
通訊系統/晶片系統
9 u6 \( n9 {, K3 q
DTV調諧器的低雜訊放大器簡介1 A8 f6 b- U9 J" v. c3 \
Introduction to a DTV Tuner Low Noise Amplifier
# w0 O2 h' c' @# Y4 ^
李青峰
, w  L# M- v3 A3 p2 v
通訊系統/晶片系統! k( o/ o! H! u' m* ~
全頻CMOS UWB接收機5 F4 [2 Z6 K9 p0 P) N; e
A CMOS Receiver for Full-band UWB Communication Systems
" c1 ^/ }) r4 o- n$ z' `2 X8 |
王志偉.陳彥宏
$ j  I( G: q# W4 F) x+ u
晶片系統
) N6 q0 M" g' ^6 t- G( f
應用於動態電壓調整系統之數位式可程式化切換式降壓器
, b" |: W8 @+ m8 t: O- yDigitally Programmable Buck Converter for Dynamic Voltage Scaling Systems! H) c! s  d8 D: h2 c3 U& X4 x7 Y
林崇偉
* h& a, M9 _9 T( z
通訊系統/晶片系統
2 N4 u+ H7 f* \& M
射頻積體電路之靜電放電防護設計
9 |0 Z! B. l" zESD Protection Design for RF IC# }/ U2 P% a6 V: C% j. D* L
黃柏獅.徐育達
  e+ ], L3 [8 R1 Y% v9 p# f+ t$ r2 w
通訊系統/晶片系統
9 x9 v( s* \& R: @
PAC數位訊號處理器
. j. O5 @  {" ?% @3 U) \3 j+ OPAC DSP
+ E, L/ v4 r1 C3 e. ?& I6 Z
張展豪.
" \2 K3 d. @  @2 G: V+ w- X
2#
發表於 2008-9-15 18:21:15 | 顯示全部樓層
通訊系統/晶片系統, Y  C$ r9 I8 r
PAC DSP 驗證流程: J7 p  M- y; E4 X  R
PAC DSP Verification Flow7 X/ R, U2 Z0 r. \/ M0 j' I* c3 e
廖宜道.& H5 B; i" j0 F' E1 X3 W( x. _
通訊系統/晶片系統
1 f" i5 ^( J2 }6 B; [
以系統層級設計方法建立PAC PMP SoC驗證平台$ g- f* n- [$ F& G
Construct A PAC PMP SoC Verification Platform Using ESL Design Methodology" ~3 J9 V  r  u
陳紀綱.蘇培陞
" v  j$ a! G5 D5 R
通訊系統/晶片系統! y1 D8 }5 n* a
應用在PAC平台上作業系統層級的DVFS設計概論9 [) ?7 I, Q: A# j
OS-Level DVFS Mechanism Concept and. A) d3 N( k; C" q, M. f3 y
Methodology on PAC Platform

, o' p& W! i+ G; d- S9 @9 i2 n
莊維彥.張明偉
9 q$ T8 @+ g0 t1 u! m4 g
通訊系統! }+ j9 F1 @% S4 P4 g' U
H.264/AVC、VC-1 與 AVS-視訊演算法比較+ m! G& ~2 Q- G7 B1 M/ y0 ~
The Comparison of H.264, VC-1 and AVS-Video algorithm' |4 _9 ]. Q( b& c& g9 r$ o
曾紹崟2 f  ^. ~0 ]7 ]4 M* Q9 o
晶片系統
- g' X  I4 k  a- M- p% \
可操作在GHz暨50%責任週期之新型虛擬分數除法時脈產生器! V) [, |, \0 A3 _7 n
The New Approach of Pseudo Fractional-N
/ a" T6 m- C1 g3 K2 i8 ?( h+ c" b; d7 z; AClock Generator for GHz Operation with 50% Duty Cycle

2 p' ~( l  Q7 X! n2 C+ x9 @( _
楊維斌.陳慶造.郭書菖
. Y3 \+ t5 Y* x3 S
晶片系統9 z8 R2 v, s; k' S5 D0 Y: P- `
靜態隨機存取記憶體 (SRAM )中的漏電流控制
6 n% j7 e6 |& yLeakage Control in SRAM
# d0 i2 q- y* y' |% x
  : y! O# B8 K' E
洪子健: w/ S% [; Z. E' K
0 P  K$ L& T5 ^6 r( Y8 f
晶片系統
  x5 K' B. ^- H& t
用於降低峰值電流之相反相位時鐘樹5 E  `' W5 o1 v$ H. I
Opposite-Phase Clock Tree for Peak Current Reduction
9 u  U9 `9 b& O! P# h5 x2 C. Q

6 r8 @, r; k6 ^/ i& y, w& u
聶佑庭; O7 R, {, S+ U
晶片系統
* Z+ ~- P3 O/ y5 M3 ]. i
先進閘級層次模型評估與研究
7 g* K1 G- R5 K) b2 HAdvanced Gate Level Model Survey and Research 6 R" x' T' T# `, o& p4 ~
邱怡芳.郭建興.鄭良加- K  j- P( u1 c3 t$ W
晶片系統
0 J5 v2 H" O0 ~' w8 o+ z$ C8 b
深次微米元件特徵化趨勢與考量8 N! L# @. X  ]; N2 J1 ~
Trends and Considerations for VDSM Cell Characterization
& r. V& }/ U5 ~( x
郭建興
) V8 t9 u, \8 q2 K
通訊系統/市場分析
3 M- k# U' Y- P' |
DVB-T/DVB-H Silicon Tuner市場分析  A5 i* X  w* Q$ L6 k0 R
Market Analysis of DVB-T/DVB-H Silicon Tuner
: I  O( C! w7 G' C
洪威+ `8 L: n% ]1 j) w- [
通訊系統/晶片系統
2 ~5 W& j' {* g3 ]! B3 L2 H& w
WiMAX RF Front-end介紹
, K) P4 c3 U  L( j4 ~An Introduction for RF Front-end Circuits Used in WiMAX Receiver
& T7 L3 x* I$ D  p8 s$ O
黃大榮
, M3 j4 _; n/ K$ q& f" _
通訊系統& f5 j: w( F& i$ |1 r( S" p; }
IEEE 802.16-2004正交分頻多工實體層之下鏈BER模擬/ j! D; t% b" ^; [! A
Downlink BER Simulation for IEEE 802.16-2004 OFDM-PHY
  m& O3 x3 Q. S* O$ o9 r7 V
丁邦安.吳家豪呂明和 , b, I- K- A3 a2 }9 b" h
通訊系統
8 ^  ~/ Z3 z: I. H9 o. E1 t
IEEE 802.16 無線網路安全技術介紹3 q, L" C: L8 j
Introduction to IEEE 802.16 Security
" H, b7 n  g2 H: O! N1 I
林頌為" g4 P+ M( y& |; r5 A  o
通訊系統& Y& d! W1 U# \+ W+ \' Z; W! V7 `
以Altera Stratix FPGA發展板實現一可變組態多路徑衰減通道模擬器
$ {" o4 S+ `0 W3 n% [# BImplementation of a Configurable Multipath Fading Channel Emulator on Altera Stratix FPGA Development Board
( l7 j1 O3 o( |. D
唐鴻威.許仁源
  y+ e( j2 h( }% x- w4 |$ a丁邦安1 P& N% s( o' m5 A2 s2 O* j- V. x
晶片系統' j" W# b( g8 C2 ]  i( f" m9 V
一套實際而有效率的處理器自動驗證方法8 E# k8 G; S, @* Y" d# l: r
An efficient methodology of Processor Automatic Verfication
0 |8 R: x# _0 _+ j
劉明倫.吳日昇.林仁傑
- h# t5 e- F$ Z/ m1 Q
通訊系統/晶片系統
8 ~1 C# M0 c) J2 _# D: p+ z' G* D) _
應用在數位訊號處理器的先進直接記憶體存取控制器6 H: `) k/ F- H5 e- p' k% Y7 o" v
Advanced DMAC for DSP Processor
! q& k# M, v  n+ ^; w
陳玉書.屠禎繼/ k) V/ v- w1 _2 ~. {- Q
通訊系統
+ e8 v4 g9 F) s( I  t( I
模型搜尋式的可變長度編碼法
& Z# U1 N8 J+ kA PATTERN-SEARCH METHOD FOR H.264/AVC CAVLC DECODING
; x+ h3 o6 M$ H( l7 b! B
曾紹崟.謝天威
% u  Q2 p7 d( f$ _! B: g3 C+ a/ F
通訊系統
# X3 ?9 o/ D$ V; q$ z
超高頻無線辨識系統應用與標籤設計
& X8 ?" ?  s5 I1 w! ]6 i, q& G8 Z- cTags Design and the Applications of the UHF RFID Systems
9 q3 R, y5 X2 _  ]; Y4 e6 O8 a3 v& x
張守傑/ P( R' `- q) g. Q: A
通訊系統/晶片系統
" v# V; x+ h; V; `
A 3mW 20KHz Sigma-Delta Modulator with 93dB DR in 0.35um CMOS/ L3 h/ R9 r6 K; A) ?
張用璽" d; `( R. i/ m' N
3#
發表於 2008-9-15 18:21:48 | 顯示全部樓層
通訊系統/晶片系統/ V! E8 v/ o$ b. ]# g, h& v
PCIe Gen2 實體層類比前端
7 l* m9 h& w# b+ E; a& w! s4 [% pPCIe Gen2 Physical Layer Analog Front End
" }2 C, W& q! Y) B& j
翁盟智.林穎甫.陳欣昭.黃立仁
! I' X& o4 W. [
通訊系統/晶片系統
1 f! P9 M+ ?  m9 N
多頻帶鎖相迴路分析及設計
0 H, G2 q! q! C0 v0 a1 ]6 z; wAnalysis and Design of Multi-Band Phase-Locked Loop5 S6 Z  e# r/ r% K) i2 H  b. c7 v
陳慶造.張仲宇.卓峰信
3 h/ }+ v- z8 Y/ s# z" Q
通訊系統8 ]  m( ?2 Z* ^$ A9 {
應用於Giga-bit/s時脈與資料回復電路之相位檢測器
- b! i" U; H, B$ k2 oA Phase Detector for Giga-bit/s Clock and Data Recovery Circuit. W( S. Z+ o5 J4 h2 p
李瑜.鄭乃禎
1 N+ T& u$ V' t! y9 C8 t
晶片系統2 V! b+ F5 C4 ^; j" S1 j9 s
閘級層次低功率實現技術之改善6 @8 ^3 S0 B( E) s; y! T; @4 n( N( D9 y
Improvement of Gate-Level Low Power Implementation Methodology& x9 z, A+ j( V9 Z7 R  W
龍巧玲.陳繼展
" [  v! n. _8 D$ f1 J0 X- {
晶片系統; W) K* n9 j3 |6 O! T3 v$ w7 h
可製造性設計應用參數的萃取--晶片導線特性可變異性研究  Z5 w2 Z& _( u% T; ?
A Study of Interconnect In-die and Die-to-die Variations for DFM Applications
6 _) v5 P3 L/ I2 Y# C$ N
彭政傑.陳來福.黃俊才.黃清吉.蘇秀雲' O7 Y" B! H" X% c
晶片系統/ E+ d1 h& p( Z8 O4 A$ h7 t
南港IC設計育成中心4 U8 E9 W+ w5 a7 n' k% E. O
The Position and the Role of Nangkang IC Incubation Center
: x% a/ K, G8 f6 y/ `
陳燕民.黃珮貞.宋瑩
+ b: `, K2 t) M/ J) g
晶片系統
: b4 ^8 c: g4 w# A5 b7 l
行動寬頻裝置的發展現況與市場前景3 e- ]0 q* x2 k) h: o
Current Status and Market Outlook of Personal Mobile Broadband Devices
# o' A5 c2 {7 V8 W! \- g$ m; ~
朱思穎& ^# n1 h5 S; r8 Y* j5 Y7 f
通訊系統/晶片系統
# k7 T) u8 }( J. n4 S$ h  l3 h! \
PAC可攜式多媒體播放器系統晶片9 |  s6 V' w$ r4 h! Q: o
PAC PMP SoC
4 m& ^* T$ `" Y
謝天威.紀坤明.賴建元$ W( N* m$ t4 t4 @
通訊系統/晶片系統% \5 L) R9 ?- k* L% f6 a1 n: t
PACDSP MP3 解碼器
6 {1 M2 o# T' L" Y% y" ]PACDSP MP3 Decoder
$ j( V: z7 [2 H8 q1 }- }
楊仁魁& S3 F  R6 ?4 B( R
通訊系統/晶片系統
1 S) {. @( C6 A4 B7 u
針對多媒體應用之高效能平台式直接記憶體存取控制器
1 |, c/ s) {4 ?0 O* [An Efficient Platform-Based DMA Controller for Multimedia Application
! Z- b5 P, \6 z. p
余家豪.劉仲凱.康智恆.王尊賢.沈志堅.曾紹崟) N0 i* ?- M, T( Q6 h' j+ G  m2 J# h
通訊系統
' p3 D& O9 N2 I# f6 ^
行動式 WiMAX 認證標準的制定現況與動態4 t, Q+ e. h; ]. D% F0 E) d
An Overview of the Mobile WiMAX Certification Status
* T/ l6 c, u( n2 Z7 i2 N. b
江守平.甘傑英
6 u9 Q) i' C0 X* b8 l! K+ R+ h
通訊系統8 A4 F0 ]" b4 W
Mobile WIMAX省電模式簡介
0 {1 R( p6 Z) D/ bAn Introduction to Mobile WiMAX Power Saving Mode

2 u8 ?  F  X! o8 S
顏鴻傑) r! p7 ?- w% M  c: Q
通訊系統! D+ P) X* h  T" k$ t" T. \1 g  X7 e
空間多工無線傳輸之低複雜度偵測器0 z. d2 Z( y6 n5 Z- _; i
JQRPSD Detection with Low Complexity for SDM Wireless Communication6 c. F4 ?4 H" \7 A- h- Z4 }# l- v% @
林心蕾
/ u  `! j- t& E; l
通訊系統/晶片系統
9 r  P. l" N# g1 }
應用於WiMAX發射機之具有直流偏移補償基頻濾波器1 N3 Y9 l3 B4 [
A Baseband Filter with DC Offset Compensation for WiMAX Transmitter Applications0 v* P% F7 x1 [! f2 o1 K5 C6 }
郭信宏
* ^8 o1 |1 S) C# E+ S+ e- w: ^
通訊系統/晶片系統
2 P% L5 ]& _$ o5 x4 Y
超低功率無線積體電路設計考量( K2 X1 v4 u) T2 k8 w  v
Ultra Low Power Wireless Integrated Circuit Design Considerations

; \* s2 C& q4 Q& B( U- r( b6 e
陳威憲.莊凱翔
/ F5 [4 u  a! ^# P( D
通訊系統
" Z+ y. L  o8 L, F' \5 D4 a3 o
電容感測前置放大電路之設計" [. J; F3 P' }  D# H5 \% |9 t
The design of capacitive sensing preamplifier

5 x- L" O; |6 O4 H' g2 c
鍾啟晨.夏廷魁
5 @+ ~# R4 g" e/ M1 p& L. v/ u
晶片系統) E+ d; {: Z4 h1 {: t# c
實現在90奈米製程之低電壓數位類比轉換器
$ _- X# L$ E. AA 1.2V 10-Bit 200MS/s Current-Steering D/A Converter in 90-nm CMOS

! Q! f, K- `2 H
游爵豪
* q3 \  Q3 p- x% R
晶片系統
) n! C: N- }/ L- l4 z, U7 g
90奈米多功能可控制輸出入單元設計簡介
, j" o6 Q% F0 BDesign on Configurable I/O Cell in 90nm CMOS Technology
0 |7 k9 C$ `$ l% c
梁詠智.黃清吉.胡芳綾,陳佳惠& e5 h+ X  G; T3 `9 h
4#
發表於 2008-9-15 18:22:37 | 顯示全部樓層
晶片系統; [' _+ k1 T5 N3 X# |* f' T
應用超低電壓動態浮點輸入暫存器於高速除4/5雙模組除頻器電路
, D. t- d$ s6 _! PA New Dynamic Floating Input D Flip-Flop (DFIDFF) for High Speed and Ultra Low Voltage Divided-by 4/5 Prescaler

; i: @- c/ _" f4 ]6 D
趙廷昇.張仲宇.卓峰信
1 r* t! o* F1 |) T8 u1 R
晶片系統
4 k9 l. c) `% ?
暫存器峰值電流之改善方法A Method for Reducing Peak Current of Registers: s8 U4 N8 W* N
聶佑庭
; `' w6 K5 v2 \' ?6 E3 [2 {" \6 L9 Z4 ]
晶片系統
2 M8 q( k3 r4 C- C3 C$ B8 f
使用電子系統層級設計方法開發雙核心系統晶片平台
4 g! c- U1 A% v# Y- fApplying ESL in A Dual-Core SoC Platform Designing

6 w$ U* f$ p3 e7 K7 V; c
蘇培陞.陳紀綱.林士哲
, n( R/ ?4 x, V* u0 L; _* \8 B: j
007
通訊系統/市場分析
( r8 Y3 x- c8 o; r6 R
行動式WiMAX市場展望
8 [; t; T" F$ @* S0 f6 VMarket Perspective of Mobile WiMAX

# _7 s3 a5 J$ q3 n: L9 Y; k
康志堅& ~7 @  }9 I7 X- T* M% h
通訊系統通訊系統/晶片系統, |; T# l# _8 o# a
AAC Decoder在PAC DSP上的實作0 m' D2 ?- Z2 `2 @$ z/ d- `
AAC Decoder Implementation on PAC DSP( f! F' L8 S5 K
劉俊男.洪瑞鴻.蔡宗漢) b; m# m5 I0 l1 b* f& n* y4 I
通訊系統通訊系統/晶片系統
# U8 E! f9 [1 b0 o* f. b* \
JPEG 解壓縮在PAC DSP上的實作) u, I& _/ J8 z% B- b
JPEG decoder Implementation on PAC DSP& h, C9 O6 E2 W, {# j
曾紹崟.范益瑄
' _# F# A& Q% k
通訊系統通訊系統/晶片系統' G4 _0 K1 i6 h. o3 @
網路電視應用在PAC SOC平台上資料流程與流量的分析
* M, v2 g* ^' n3 nData Flow and Analysis on PAC SOC Platform for IPTV Application

$ O* y4 I; y; Y5 L1 k: o+ Y
陳澤民.楊仁魁.曾紹崟- x& ~3 d3 A& ~) Y
通訊系統
- Z3 Z9 ~4 |! m& Q1 I' o: ?
WiMAX媒體接取層自動重送要求機制簡介! i6 i! A7 F1 U3 o. ]- F
An Introduction to WiMAX MAC ARQ Mechanism7 {6 ~$ g  S3 v2 S( C- p$ U
游文章- @0 }/ s" X8 A/ Y4 n4 _
通訊系統
; j( t$ R$ D7 T! o
IEEE 802.16e硬式換手機制之簡介
& Y  A8 `  e1 }) @8 s+ Q8 e# s) MIntroduction to Hard Handover Mechanism in IEEE 802.16e

# u, G  j# E! Z1 h( I
陳富城
+ c+ h/ e* v7 L! g+ ?
通訊系統" q$ Q0 @2 }3 L* \) L8 a8 Z
WiMAX系統下之多重模式通道估測及追蹤3 `5 T8 `/ N/ K! O8 i& ]
Multimode Channel Estimation and Tracking in WiMAX System) P- ^, S0 W# Q1 V; u) J7 ?" O/ ^5 v/ m
謝雨滔.丁邦安.陳治宇* a) H- r% G4 D
通訊系統/晶片系統) U; T0 l* O2 S$ B, g6 m
應用於WiMAX系統之高效能可規劃FEC架構設計
# Q) q+ w! w$ NHigh-Performance Reconfigurable FEC Architectures for WiMAX8 J0 o* _. b. p0 r3 T$ }
朱峻源.林承鴻* s! `$ P6 A# |
通訊系統/晶片系統1 l  M" H4 b8 ^: R/ o
WiMAX RF Front-end Transmitter介紹
3 i' _: N" f" H9 YAn Introduction for WiMAX RF Front-end Transmitter
2 C9 j7 |; a6 n( s
李仰涵( ~( j7 c" s" p; ?2 m  [9 y
通訊系統/晶片系統
  w* J- n  E6 P& G1 L5 h: `+ n
A 1.2V, 10bits, 100MSPS低功率管線式類比數位轉換器for MIMO WiMAX- ~  C4 b2 u: R- I) B+ u
A 1.2V 10bits 100MS/s Low Power Pipelined ADC for MIMO WiMAX

. J" i2 U! c& S/ @6 h' _# W* w
陳玟蕙  |6 E& U4 f+ D) f# [$ g5 }( x
晶片系統3 f" e% H1 O" W) O4 h
管線式類比數位轉換器功率最佳化模型
' J! h7 r( e+ W: j) C' WPower Optimization Model for Pipelined Analog-to-Digital Converter
2 L% \) J1 Y: a0 f9 k
陳以勛1 O" [( W, d0 s, r6 F$ Q7 L$ K  _
晶片系統1 X; g& _: b+ _% X; a
超低電壓電路分析與設計; W( J5 H0 e$ O  v
Analysis and Design of Ultra Low VDD Circuit

" z+ S% U, l* }8 c8 Y' v
趙廷昇.張仲宇.羅有龍
9 h1 L: B# ^$ I& X+ c" A
通訊系統; S+ r& P" [3 K  B* K
高效能通訊系統之位元錯誤率測試策略
) O+ |. o8 R0 ~& k( h. DBER Test Strategies for High Performance Communication Systems
' ~0 q7 _) x# n6 O1 p  o
李瑜.鄭乃禎.陳繼展2 q, e, S3 L* |1 X3 [
通訊系統  O: v+ w5 i8 \! t
異質網路間的無縫式多媒體傳輸+ u8 X) ^1 ^" f; L+ @
Seamless Multimedia Communication Between WiMAX/Wi-Fi Heterogeneous Network7 t/ x) Y* w& b+ y/ e
黃永順.程永華.蔡宗霖
) \  S) N3 R. D, g
5#
發表於 2008-9-15 18:24:35 | 顯示全部樓層
008
通訊系統/市場分析3 t" d, R8 ?3 G4 s9 e* x0 C1 q
數位行動電視市場分析+ Z* _! i# G* b$ s; f
Market Analysis of Digital Mobile Television
5 z" q2 |/ y& f$ O, k( O7 d2 V
李桂華1 b  A  V, o6 G9 h4 r- W/ ]+ e
晶片系統/晶片系統1 E# f5 `1 ]3 N
工研院PAC計畫-由「超長指令數位訊號處理器」至「多核心計算平台」8 `1 Y0 N, D3 U: a/ u$ L
Overview of ITRI PAC Project – from VLIW DSP Processor to Multicore Computing Platform
" L; x, I, E' ]0 F
謝天威.林泰吉.劉俊男曾紹崟.紀坤明.朱元華
- T* v( r; v5 ?. y3 A& d
通訊系統/晶片系統
% y2 j6 c/ c. B9 F
在雙核心平台上以畫面為單元的可調式電壓頻率的H.264解壓器
# H5 C4 q6 e% i; B; m0 SFrame-based dynamic voltage and frequency scaling for a H.264 decoder on PAC Platform
4 ?% ^0 x7 \' `/ }$ p# r
曾紹崟.張明偉& e; }5 w1 J% t
通訊系統' ?" `7 j2 I7 q9 R% Q; j# p
PAC Duo SoC系統網路頻寬分析/ c7 J. s: H  R9 u, o
System Interconnect Bandwidth Analysis of PAC Duo SoC
; m. D, U$ b# S- w/ p, t* v
紀坤明.李國丞.黃保瑞林周坤" O% }8 G  Z* B5 n& P
) R( I6 K- U7 ?2 T  O
通訊系統/晶片系統5 [" c' J, V; Q! ]' k, t
IEEE 802.11n基頻訊號處理技術
  w/ Y6 n. f, {+ i% h5 MIEEE 802.11n baseband signal processing techniques
# T' T% T- ?2 v; O
陳治宇.石韻宜.王志凱丁邦安
" i" w$ `- V) {# w
通訊系統/晶片系統
$ [6 k# k! s& b) y# V9 y! q3 r3 C
應用於WiMAX接收器球型解碼之基於CORDIC架構QR分解電路' z- e5 X% X$ g# u2 y
CORDIC-based QRD for the Sphere Decoder in an MIMO WiMAX Receiver8 Y( o' ]- `. ~, e
陳楨明.陳逢期; ]' X1 n: a3 a% V
通訊系統
, I- Q: ?$ Y7 S0 B5 Z; H
利用QoS參數之分類排序以建立WiMAX省電類別之方法
0 ^# H9 b6 H  X: lA Sorting Method for Power Saving Class Creation Considering QoS Parameters in WiMAX3 v8 t7 Y; x, n0 N( W9 |
康 諾.顏鴻傑.邱玉敏: U* `* I2 Y; b* i' L! k) Q  y
通訊系統/晶片系統# d5 k' k# G2 U* a+ s
射頻直轉式架構I/Q升頻調變器載波洩漏校正電路介紹: J& _* H$ F& i9 s8 A
An Introduction for RF Direct-Conversion I/Q Modulator Carrier Leakage Calibration Method
3 ~8 _. ~0 d% x: M, I9 I5 Y3 y
許漢州) J; D' J$ q  k5 e% Q6 l
通訊系統/晶片系統9 g) M: a/ L+ @1 p! t
應用於超寬頻數位類比轉換器
, {( k8 h& g3 ]! k! Q% VA 1V 6-Bit 2GS/s Current-Steering D/A Converter for MB-OFDM UWB Transceivers% \3 S' Z% T, I! ?( _% K- x) V8 \
林書民.謝青玹
3 h( Y2 t" H; }( D% g0 t
晶片系統
# q* l5 x9 |  v
應用於超寬頻接收器的低功率,6位元, 1.2-GS/s之雙通道快閃式類比數位轉換器
0 w7 I' I! e8 @5 u# ]2 H( o: uA Low-Power, 6-Bit, 1.2-GS/s Dual Channel Flash ADC for UWB Receivers
4 I$ H, D( F/ V! Z5 l5 {9 K
陳博瑋.鮮思康
" q( i0 Z* j+ i- r  T
晶片系統
# q" K$ `3 g  v! c& Q* p3 k' W
超低電壓300MHz 8X8管線式乘法器之設計( C4 P0 Z  \2 C, C( e; \+ O" X
300MHz 8X8 Pipelined Multiplier Design with Ultra-Low Voltage
2 ~' Z" L( d  s; O5 G/ u$ l4 V! V
梁詠智.黃清吉5 D1 P3 X' A. @$ o, B9 P$ O
晶片系統3 M; ?/ w% ~9 |  m  m. R
具有寬頻操作與高解析度之內建式抖動量測試技術
0 X8 Z( r* ^/ k+ ?6 \# rA Wide Range and High Resolution BIST Technique for Jitter Measurement
! u% _6 |' R" E8 Q
李 瑜.鄭乃禎.陳繼展
% r5 W  B3 Y1 j1 J4 K' D2 l# A
晶片系統
/ [6 V, K; \* H0 U2 K, N0 h" e9 v
考量雜訊電源供應網路設計之快速佈局規劃
# |+ e# _1 G7 `3 Q) {6 vNoise-Aware Floorplanning for Fast Power Supply Network Design( b" p4 N& b/ s! ?- U
林昌賜4 z0 g4 F% i  W
6#
發表於 2008-10-20 14:29:54 | 顯示全部樓層

新竹科學園區管理局補助SoC設計課程

新竹科學園區管理局為協助半導體(SoC設計)從業,或研究人員提昇人力素質及專業技術能力。特補助經費委託交通大學電子系人才培訓中心,於2008年第4季推出師資優良、學費最划算訓練課程。
0 n$ F& F9 E3 ~: e) U/ ^3 H4 t4 n: n* K$ o7 ^
本梯次自2008年10月25日起,陸續推出「積體電路之靜電放電防護設計」、「OFDM基頻傳收機之設計(WiMAX基頻)」、「Overview of SRAM Design in Nanoscale CMOS」、「多頻帶射頻前端電路之設計」、「嵌入式記憶體電路設計與高良率實務」、「WiMAX系統設計(含MAC設計)」等課程。* M: ?- A4 M+ F0 ^, t# K" @
9 T5 [+ B# T; _- V8 E# G2 y. @
每堂皆是關鍵技術課程,舉凡靜電放電防護,以至最新WiMAX技術,都值得來深入探討。師資包含交通大學資深教授,及擁有業界多年資深工作經驗者,詳情洽交通大學電子系人才培訓中心。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-9 12:27 PM , Processed in 0.159020 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表