Chip123 科技應用創新平台

標題: 關於Quartus II裡設定值的問題 [打印本頁]

作者: day766    時間: 2007-9-4 09:01 AM
標題: 關於Quartus II裡設定值的問題
最近在用Quartus II V6.1版,在新增New project wizard裡有一個Target device family and device的選項組,裡面有各種不同device可選擇,ex:Family-stratix; device-EP1S10B672C6.......。同樣的設定,也可以在新增project後,在Setting內的device欄位更改。( X, T7 l. _/ W7 t: D9 G
問題在於,我發現同樣的VHDL CODE元件碼,如果用不同的device setting,經過PowerPlay Power Analyzer tool的分析後,會得到不同的Power Consumption耗電量。目前只觀察到不同的Device會有不同的Logic Cell和 LC Registers數量。而Logic Cell和 LC Registers數量越少,則秏電量越少是肯定的。只是不知道為什麼在同樣的VHDL CODE之下,選擇越多LEs,反而Logic Cell和 LC Registers的數量卻越少。而VHDL Code跟device setting之間的關係是?
作者: Cappuccino    時間: 2007-9-5 09:55 AM
合出來的cell/register數目變化不用太在意吧
8 X% e& |8 q! k. n( T4 z! A( V& ]有的新型號device,可能定義的cell/register和舊device不同
7 w* w% Y5 ]# P" ^因此光看帳面上數字不一定能夠一起比較, k) w3 k; @7 r  [4 S
有時則是完全一樣的code和timing constraint) F- w9 {, J) d; m2 j$ }
不同時間compile,出來的timing和area也會不同' b2 S  N2 f; a- Y- Z$ s2 z
這應該算是Quartus2自己本身tool的關係
: `2 U3 c7 F$ d; _9 p( dSynplify Pro比較準,一樣的code和constraint合出來結果都一樣
作者: day766    時間: 2007-9-5 09:37 PM
在使用Quartus II的時候也發現到一些現象。就是當我把device setting設為Stratix III系列的device,用PowerPlay Power Analyzer tool的分析後,在Core Dynamic Thermal Power Dissipation項目裡的值會是0。而如果用其他系列的device,則可以模擬出該項的值,這是什麼原因呢?我去找了相關資料,在Altera的產品目錄�有指出,StratixIII為高階低耗電的FPGA,但不知這跟測不出Core Dynamic Thermal Power Dissipation有何關聯?
作者: ssejack1    時間: 2007-9-6 12:55 PM
Code synthesize 完成後的 net-list 應和 target device 無關, 但是每個系列的 device LE / routing resource 有些差異,這些就會影響到 feeting to device 佔用的 resource 有關係;比如做一 11-1 MUX 選用 4 input 的 LUT 架構的 LE 之 device 和 6 input 的 LUT 架構的 LE 之 device 就會佔用不同數量的 LE, 4 input 之 LUT -> 約佔 5個 LE, 6 input 之LUT ->約佔 2 個 LE!




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2