Chip123 科技應用創新平台

標題: 請問有誰知道什麼叫做ADC driver [打印本頁]

作者: super    時間: 2007-6-14 06:53 PM
標題: 請問有誰知道什麼叫做ADC driver
Dear all:
: I( ?/ g. G8 W; C  }7 e. V: C9 _$ r  y            請問有誰知道什麼叫做ADC driver 應用在哪裡?
3 ?: ?, @9 d) o& |# j0 Z+ N( Z3 G- P% a! U5 J7 u4 V! t
  thanks.
作者: mt7344    時間: 2007-6-14 09:46 PM
是不是只  ADC 前面的 pre-driver?6 p: F# S. C0 e2 ^* N9 S9 K" c
若是! 這個 op buffer 的設計是有一點的困難度唷!!
作者: super    時間: 2007-6-15 12:47 PM
嗯  就是那ㄧ個....7 U6 o; J3 S0 ^  Y
我是想問這一個 driver 是做什麼用的  ?3 |& A$ q' E' I" l# C2 ^* D0 I4 P
為什麼需要這一個driver ?
3 m/ w0 s. `0 u9 u8 i: M" v
  K. e) l% n* {+ ~0 `thanks .
作者: monkeybad    時間: 2007-6-15 02:14 PM
標題: 回復 #1 super 的帖子
ADC前面加一個負回授的OP 其中一個功能是可以拿來調gain的大小 把輸入信號的電壓放大到與ADC的
$ s& [9 b$ m# \, |輸入電壓範圍一樣# A$ k. u9 s1 v. r3 m& q; @) E
ADC通常是電壓輸入 有的driver可以把電流信號轉成電壓信號   看你OP怎麼接' z2 l1 W% b0 ?! A2 e
另外有的driver也可以把單端輸入轉成差動輸入
作者: sjhor    時間: 2007-6-15 05:39 PM
標題: 回復 #3 super 的帖子
大部分的理由同 "Monkeybad" 大大的說明!
2 }2 m- p+ B( U還有其他的理由如下:
, {: f3 L# C" R  M* C前一級的 driver 能力無法推動這個ADC! 像似 FLASH type ADC 他的內部電阻非常的小!  所以前一級的信號一定推不動! 這時候就需要需要 driver!!
作者: super    時間: 2007-6-20 05:19 PM
所以 只是單純的將前一級放大的ADC input輸入電壓範圍一樣" p( f3 w; X: u! A- }5 f" y9 v' E
     這也是因為 full-scale的問題嗎 ?- I  S" }9 J, K2 x

2 A0 H  _4 z5 d4 F* P) f4 }thanks.
作者: monkeybad    時間: 2007-6-20 07:05 PM
標題: 回復 #6 super 的帖子
恩恩 這只是其中一個原因
. d4 K  d- a6 b3 d/ {因為信號在傳遞過程中 還要考慮如何推動下一級負載的問題 所以會加一個buffer來增加推動能力% |; P2 }- o' P, p  i
另外有的還會在前面加個電阻電容的低通濾波器 來過濾掉高頻雜訊
5 a1 Q/ w* ~1 h/ p如果想要了解更詳細的話 建議上網去找有關ADC的Datasheet 裡面通常都會有說明
& K  d2 m; N3 m( Q1 _, h還有附OP電路圖
作者: neterlin    時間: 2007-7-17 11:56 AM
請問buffer需要多大的driver能力才算足夠呢?設計時要注意OP的PSRR嗎?
作者: mt7344    時間: 2007-7-17 12:21 PM
標題: 回復 #8 neterlin 的帖子
所謂的 Buffer 就是其 Driver 能力較強!  較不會失真!!  哈哈  這是個廢話!!
  e, o( ^& j# ]! s6 Z* Q那到底需要多少的 Driver 能力才夠唷!!
7 ]( e$ n7 z$ @3 b3 @' L這個嘛!!  沒有人會知道!! 除非設計者自己!!   因為這個要看你使用的 device 其 R load & C load 或者是其他的 Loading 而決定!!
# m$ B5 S, j0 h5 A7 T$ f: p& G) v所以  沒人知道你的 driver 能力夠不夠?  所以要看你挑的 device 情況唷!!
; u; F6 a  v* V: _9 z7 B& J7 @" l5 b
至於 PSRR 也要看你的 power 規格  才知道是否需要特別注意唷!!
作者: bond    時間: 2007-7-25 10:16 PM
標題: 回復 #3 super 的帖子
也有阻抗轉換的功能,或是位準轉換及Gain設定的功能
& A( W) `$ p9 B+ ?8 X1 a  o9 l還有single-end, differential轉換等5 B5 L" j5 k1 s5 [/ B+ y
或是Bipoar,Unipolar轉換
( [" O1 b# B8 ]" S+ W5 G& r. o都有可能
作者: ppttss    時間: 2007-7-29 11:39 PM
感謝該文的發文者及回答的大大,
+ y- Y, Y4 g: K剛好最近的工作有一些地方與此有些關連,
: H, V  O& M  J: r0 N也是我搞混的地方,
1 O9 F( s9 F1 h" _! q$ D# Q謝謝各位!
作者: DennyT    時間: 2007-7-30 11:30 AM
標題: 類比數位轉換器中的輸入採樣結構[轉載自EETimes]
原文出處:
! j5 d& @+ Q) W+ q5 ^* O$ ahttp://www.eettaiwan.com/ART_8800473676_617739_TA_aad2b2a3.HTM
6 X: _' \: g! ^/ E6 r7 A+ m8 d' j" d+ j2 h; ]; `8 Q( i+ v; Q
類比系統設計人員正面臨許多設計挑戰。他們不僅要選擇合適的元件,還必須準確地預測這些元件在系統內的相互影響。其中,類比數位(A/D)轉換器的設計相當困難,因為必須在系統級考慮各種不同的輸入採樣結構,並做出正確選擇。本文將探討幾種通用的輸入採樣結構,並討論每種結構對系統其他部份的影響。  . ^/ C. v' a5 |
5 q2 s# E3 g, f' Y- M/ F; A
在目前使用的眾多CMOS A/D轉換器中,一種常用解決方案是使用開關電容結構實現輸入採樣。在這種最基本的結構中,輸入部份由體積相對較小的電容和類比開關組成,如圖1所示。  
4 G3 o7 ]1 B: R
+ D& G( h$ V9 O" `5 J4 Q. C當開關設在位置1時,採樣電容被充電至採樣節點的電壓(在此例中為VS)。然後,開關切換至位置2,此時採樣電容上累積的電荷被轉移至採樣電路的其他部份。這一過程不斷反覆。  , O8 {' Z* }' t9 ?, L* Z

6 t0 [+ V# L- F: @5 Z9 O3 r4 K上述這種不帶緩衝器的開關電容輸入會引起嚴重的系統級問題。例如,將採樣電容充電到適當電壓所需的電流,必須由連接到A/D轉換器輸入端的外部電路提供。當電容切換到採樣節點(圖1中的開關位置1)時,需要大電流對電容進行充電。這一瞬態電流的大小是採樣電容值、電容開關頻率和採樣節點電壓的函數。  
0 \4 F+ [3 ]( z
+ c5 M- L7 m2 K9 v5 N9 J這個開關電流由下式表示: 6 M$ L1 z4 @0 t% W! w* x+ \
) T. k  i2 o3 \% R4 X5 m. M
Iin=CVf
0 Y2 u; t3 l+ X3 P4 x
+ F  {# @" f4 P6 Z/ _# _) A其中,C為採樣電容的電容值,V為採樣節點上的電壓(此例中為VS),而f為採樣開關的開關作業頻率。這個開關電流會在採樣節點產生較高的電流峰值(如圖1所示)。 ) V4 O$ a+ q7 {) k9 M

; P2 [3 _3 _, Z3 n圖1:簡單的開關電容輸入結構。
( q- F7 z; P% n. D! g  G0 ^  Z/ G. A% K2 i, ]+ v5 |# j
設計A/D轉換器的前端類比電路時,必須考慮這一開關電流的影響。當該電流流經任何電阻時,都會產生壓降,在A/D轉換器的採樣節點處產生電壓誤差。如果轉換器的輸入端連接高阻抗感測器或高阻抗濾波器,那麼誤差將變得很大。例如,假設A/D轉換器的前端採用電阻來隔離感測器並改善靜電放電(ESD)保護功能,如圖2所示。 & H% p, e; Y8 S9 o$ a, c0 f& D9 y

0 {0 ?/ w: A8 q$ E  m圖2:帶串聯電阻的無緩衝開關電容輸入。
' d( P; a  d1 P+ H/ \# I
此例中採樣電容為10pF,開關頻率為1MHz。根據上式,瞬態電流約為25?A。當這個瞬態電流通過10kΩ電阻時,採樣節點上將會產生250mV的電壓誤差。由於採樣點可能在下一個採樣週期之前達到穩定,因此這是最差情況下的估算值。設立時間取決於10kΩ電阻器和採樣電容以及A/D轉換器輸入端的寄生電容所構成的RC時間常數。寄生電容源於A/D轉換器導線、電路板走線長度以及內部MOS開關電容。此外,可能需要外部緩衝器電路提供必須的電流,並確保採樣點得到正確設置以保持線性。然而,在更高開關頻率下,放大器輸出阻抗會增大。因此必須仔細選擇放大器和相關電路才能解決瞬態開關電流問題。  + U9 l' S0 q9 [. K( G- X- B

, L' Y2 ~* e0 n為盡可能減少外部電路的瞬態電流要求,可以採用如圖3所示的內部緩衝器。
+ r# r! S4 ^0 H' ?
5 N4 f" O% s2 c! }
圖3:帶緩衝的開關電容輸入。
1 l' N" e4 ?; h7 \" x7 V% w, V7 Q
在此例中,類比開關可組合成三種不同的狀態。在位置1處,採樣電容被快速充電至採樣節點電壓(VS)加上(或減去)緩衝器電壓偏差(VOS)。在此階段,電容充電所需的瞬態電流由內部緩衝器電路提供。最佳化內部緩衝器設計可在所要求的開關頻率下提供低輸出阻抗,以便在指定時間內為電容正確地充電。然後,重新配置開關,使其連接圖3的位置2處。此階段採樣電容直接連接到A/D轉換器的採樣節點。接著,採樣電容被充電或放電,以便使電容電壓與採樣節點電壓相等。這時可能仍然存在少量開關電流,但所需的外部電路電流較小,因為電容電壓已經被充電至內部緩衝器的偏置電壓範圍內。  # I" i5 A6 p/ I' F! L' j* B# z1 S

6 a; G0 G- y2 M最後,類比開關切換至位置3,將採樣後的電壓傳送至採樣電路的其餘部份。帶緩衝的開關電容輸入結構優點,是能夠大幅減少對A/D轉換器外部電路所需提供的瞬態電流。上述例子中採樣電容為10pF,開關頻率為1MHz。假設內部緩衝器電壓偏置為10mV,產生的瞬態電流僅100nA,比不帶緩衝的採樣輸入瞬態電流小250倍。  
/ e: j% j# x& t% T% e' i2 ^
( V( v+ b4 K" @) P有些情況下,可將一個固定或可編程增益放大器整合在A/D轉換器前端的元件中。整合的放大器不僅有助於減少必須由外部電路提供的開關電流,而且還能對類比訊號進行放大。
: k' ~7 r5 C8 Q; c
' V9 q1 t' ^5 v, K% f此外,還可採用一個斬波穩定放大器(Chopper Op Amp)來減少1/f噪音,即所謂的‘閃爍噪音 flicker noise’。這種低頻噪音是生產製程固有的MOS電晶體通道表面狀態引起的。斬波可以消除1/f噪音,並減少外部電流要求。然而,由於MOS開關的不匹配,電路中仍將存在少量輸入瞬態電流。  無論是何種採樣結構,A/D轉換器都必須採取ESD保護。對於CMOS方案來說,通常採用鉗位二極體提供ESD保護,如圖4所示。 * w* u# D* {% T7 |" m8 W6 e
4 b2 c0 t8 b' ]# S: f% P2 a
4 _( M% [" o( A
圖4:CMOS ESD保護。

6 u9 ~  K; V% P1 Q9 Z鉗位二極體可有效限制加在轉換器內部電晶體上的電壓。如果輸入電壓與電源軌的差值超過二極體壓降(通常為0.7V),則二極體將導通,以限制電壓。但鉗位二極體同樣會出現電流泄漏,在設計類比輸入電路時必須考慮這個問題。儘管這一泄漏電流通常較小,也許只有幾皮安,但該電流會隨著溫度升高而大幅增加。 7 E+ X. u3 e( Y
0 H" B1 x; c+ i( [2 m3 q- q
本文小結 * E* o- C  g' x( K
6 t, ?1 l- R4 F- I
隨著A/D轉換器的不斷發展,系統設計人員充分瞭解所採用的輸入結構及這種結構對外部電路的影響將變得越來越重要。本文討論了一種簡單的開關電容輸入結構。開關電流要求會對系統的整體性能產生巨大影響,因此必須合理設計外部電路。整合的緩衝器或放大器可大幅減少開關電流,簡化A/D轉換器外部電路設計。ESD保護電路也會影響外部電流要求,且其影響隨溫度會有很大的變化。  3 c; v8 b6 u8 H, C' ?0 [

( X3 U6 x" m& P  H作者:Kevin Tretter ! h+ Y! Z+ A' [! B/ ?9 o9 u9 s
資深產品市場行銷工程師
3 t( Y! o; t( ?* H類比和介面產品事業部 1 P! {" r3 T2 d! [
Microchip Technology
" b/ l5 V: ?5 b. g$ g; |6 r; W. ]/ ]: v/ o* k$ ?, p
[ 本帖最後由 DennyT 於 2007-7-30 11:42 AM 編輯 ]
作者: airtai    時間: 2007-11-28 12:56 AM
真是感謝大大的分享~現在正專研類比領域,不解ADC的詳細原理,正好看到這些資料,受益無窮啊~~~




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2