Chip123 科技應用創新平台
標題:
arm an119
[打印本頁]
作者:
happpyend
時間:
2007-5-29 01:55 PM
標題:
arm an119
請問有人有做過這個lLab嗎?
8 G" R2 J$ }* r7 h1 h* f
. f: h# I: s, p+ j" j4 R
這個範例有附bit的燒錄檔,也有verilog code
' u% _! X- A" K4 S8 V# N
8 x% k. e) G9 z: q* S
使用燒錄檔當然是可以正常的運作,可是從她給的code我自己重新合成卻錯誤百出,也沒辦法弄成燒錄檔
) j$ B5 n @1 M3 K% H
) I5 Q1 b2 L( u$ j2 ~
不知道是否是自己哪邊出錯了,懇請大大幫我合看看,如果確定可以,煩請救ㄧ下
' ]' X Z: u: ~
* ]1 {. P: c, y
family:vertex2 device:xc2v6000 package:1517
' S2 c6 F( p3 Z2 x( p5 q
" ]# B# p) ~1 i: C
code:common內的所有檔案+integrator-AHBArbiter.v-AHBExampleMaster.v-AHBMuxM2S.v
作者:
sieg70
時間:
2007-5-31 02:54 PM
application note 119 的用法, 請查閱目錄下doc的pdf檔AN119_Implementing_AHB_Peripherals_in_Logic_Tiles.pdf
9 d- k, j2 W. Y
特別是page 34起這幾頁
) K( a9 O* O; q% q' r
% d* J, O4 s) Q! g6 S
才46頁的文件不該沒自己去作工夫K一下的
( C" u) b d# ]1 l7 @/ f& I5 O2 R6 L
3 L' z( t: ^( X; D
這個範例提供了5個example, 分別是 logic目錄下的
( c/ F1 W" K% t! S5 a- b5 t
(1) coremodule_fpga
2 {3 N. b0 J! P5 [' a) y
(2) integrator_fpga
z; z7 V8 @ _! g' u5 Q3 L* v* b
(3) master_coremodule_fpga
/ j7 [3 z& S2 m
(4) master_integrator_fpga
6 F- @6 W$ N! C3 f- J- q m( X- i
(5) master_pb926ejs_fpga
; [0 c/ j* v/ [- d) i
其中1跟2是在CM或Integrator上作AHB slave設計的範例 (在這裡 common裡部份跟master有關的HDL code會用不上,像AHBArbiter.v)
# d/ h( M2 P" g c' T/ R2 F
3,4,5是在CM, integrator或PB上作AHB slave + master設計的範例
$ E6 r9 z0 H% D
. ~" O) r. L$ _
使用時, 要把這些目錄下的檔案, 聯同 common目錄下的HDL code一起建成project去implement
B8 _& T0 K- V* \( t: Q% f) u( ~
這樣去compile出bit檔來下載
) M) @4 O& \, `
; \ Z* T% J6 F" `) Z/ F$ P$ j
pin assign檔在physical/下面的script目錄下, 每個範例都有提供對應的ucf檔
3 c, l2 t6 R( R$ o# V7 x
; g* v2 p8 C6 f t; u) E' x$ L
這一關參考設計能run過後才來談修改成自己的設計
# k) e, d7 w6 |3 H' |+ p
4 w+ u$ J0 r; J- F$ q
建議你自己養成k文件的習慣, 還有加強ISE的使用能力
歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/)
Powered by Discuz! X3.2