班別代碼:96U01 上課日期:2007/6/25 到 2007/6/27 上課時間:09:30-16:30 報到時間:AM 09:00 上課總時數:18小時 招生名額:25名 地區:北 區( X9 E+ C1 W5 \" `# o- q1 g0 A; t | |
主辦單位: | 工業技術研究院 |
協辦單位: | 中華民國微波學會( U2 X5 `! `+ q! W! V \ |
上課地點: | 台灣金融研訓院 502會議室 |
詳細地址: | 台北市中正區羅斯福路三段62號5樓 [周邊地圖] |
課程費用: | 每人NT16,000元 (含稅、講義、茶點、午餐) |
優惠方案: | 悠適菁英會員95折,悠適桂冠會員85折,悠適金星會員8折;加入會員請參考HTTP://WWW.RDIC.NET Z, l& ~) e2 Y* j* r* n7 Y' q 中華民國微波學會會員可享9折優惠& A% ]$ ~/ e/ D6 ?* T! V4 N |
課程重點: | 1.資料轉換器(Data Converter)之原理開始介紹 2.各種ADC之架構介紹 3.低電壓、低功率相關之電路設計技術! Y3 M9 p$ Q; f% x: @ y; i' C( S 4.以實際設計例子介紹ADC積體電路實現方法,包含電路模擬與測試 |
課程效益: | 1.完備ADC系統設計概念+ Y' X' d, J5 [ 2.熟習ADC積體電路設計技術 |
課程大綱: | ◆96年6月25日(一)4 E/ w6 \ S/ J4 h3 g% `# b # ~6 p+ o& ^* P' v4 K8 K# n 09:30-12:30 Data Converter Fundamental! w& ~+ E. _" g ▪Ideal A/D converter ▪Quantization noise ▪Signed Codes ▪ Performance limitations 12:30-13:30 Lunch : U7 l/ X7 [3 d! S 13:30-16:30 Analog-to-Digital Converter (ADC) Architecture ▪Integrating converters- `# b! A4 p2 ?- _- n9 H' s8 X' Q ▪Successive-approximation converters ▪Algorithmic (or Cyclic) A/D converters8 V# p/ u" w, { ▪Flash (or parallel) converters ▪Two-step A/D converters ▪Interpolating A/D converters ▪Folding A/D converters ▪ Pipelined A/D converters ▪Time-interleaved A/D converters ; S1 D, P+ z/ N S3 h ◆96年6月26日(二)0 i$ c! n7 ^* o, B, y 6 A" g$ x7 ~1 |7 M: y1 L( \6 u" ~ 09:30-12:30 Sigma-Delta ADC Architecture/ e! Q7 M' A( C6 N( I6 S/ x ▪Oversampling without noise shaping ▪Oversampling with noise shaping0 y' W' F% a6 b! B, O' x2 D! J ▪System architectures4 D- w4 l8 m& W' t- a4 | ▪Digital decimation filters ▪Higher-order modulators W1 ]( Y" G8 [: ` ▪Bandpass oversampling converters + q2 V# V" D. t* K: M: ^ D" \& f* g U 12:30-13:30 Lunch # I O) l/ |* `9 U1 Q0 | 13:30-16:30 Low-Voltage/Low-Power Circuit Design Technique' I6 x# G/ x9 s1 f) L0 }) e ▪Switched Opamp ▪Sub-threshold Opamp , f- C, O1 Z; }0 J. y ▪Other low-voltage low-power technique 0 v9 y6 i: u. }) E2 o: s+ X7 X! f- ? ' b2 A1 A. X1 p ◆96年6月27日(三) 09:30-12:30 Design Example I: SAR ADC and Pipeline ADC , z! ?5 C, H' n9 s i4 z" W. k 12:30-13:30 Lunch1 ~1 T: L1 j) w+ U& V8 l + C. I1 }# h1 H5 j% ~ 13:30-16:30 Design Example II: Flash ADC and Sigma-Delta ADC |
講師介紹: | ◆李順裕 教授 y6 |- u) X: L5 J: \% P( ? 現任: •國立中正大學 電機工程學系 副教授5 |+ O% {* V3 [, v: R2 I [' a •IEEE Circuits and Systems Society Member9 {/ K; G# D% J& T( C •IEEE Solid-State Circuits Society Member •IEEE Engineering in Medicine and Biology Society1 @7 J0 c7 l3 t0 x) {- k 學歷:國立成功大學電機工程博士 0 X: G% ?: n" s2 E8 B8 |* _ 經歷:1 ]1 K+ K$ w6 P# Q •國立中正大學 電機工程學系 助理教授# h6 {/ x7 k: v: ~ •南台科技大學 電子工程系 助理教授 •南台科技大學 積體電路設計中心 主任 •工業技術研究院 電腦與通訊研究所 工程師 •華邦電子 消費性產品開發部 工程師$ p% y% s6 u, d7 s4 Y1 }- \ Z$ B •羅技電子 製造工程部 工程師 •美台電訊 製造工程部 工程師 專業領域:) v _' t+ D% E6 [ •Analog Integrated Circuits •RF transceiver (UWB, WLAN, Zigbee)8 y0 h3 ?3 t% L/ r) j •RFIC circuits& c& Z% h% L5 J* T( x9 F. k •Mixed-signal circuit and system •Biomedical circuits and systems1 O$ ~, S! R7 Z' {8 q •MEMS front-end circuits |
招生對象: | 大專以上電子電機相關科系畢業,曾學過電子學或類比積體電路設計課程者,建議以具備一年以上IC設計實務經驗之IC設計、通訊、視訊領域之IC設計、電路設計工程師尤佳,或對本課程有興趣者。 |
繳費方式: | ※即期支票: ▪抬頭:工業技術研究院 ▪票據:禁止背書轉讓之劃線即期支票5 ^- M+ S' q# a7 s! `; N7 { ▪請將支票掛號寄至11503台北市南港區園區街3-2號10樓之1 工研院資通所錢小姐收 ※銀行電匯、ATM轉帳: ▪收款銀行:土地銀行工研院分行 ▪收款帳號:156-005-000025 (土銀代碼:005) ▪收款戶名:工業技術研究院 ▪匯款時,請務必於備註欄中加註「資通所」及「參加課程代號」3 D0 q c; U% o* |; e6 z& w# \! q. ? ▪匯款後,請將收執聯連同報名表傳真至(02)2655-7372錢小姐收* [3 s# d* X- Z- w% z$ P! ~ ▪ATM轉帳繳款,請於繳款後將收執聯連同帳號末六碼傳真至(02)2655-7372錢小姐收) Z6 C \% |: }6 r0 {6 j; l' O3 t" P/ r ※郵政劃撥: ▪帳戶:財團法人工業技術研究院─資通所 ( @$ ~7 U4 ^5 c! Q: Z ▪帳號:19614649 ※現場繳費:開課當日以現金或以即期支票方式繳費3 L& ]; i0 F5 n2 R* C . j h, ]: g* A t, \4 e$ ` |
退費需知: | 若報名者不克參加,可指派其他人選參加,並於開課前一日中午前通知執行單位。 如需取消報名,請於開課前三日以書面傳真至執行單位並電話確認申請退費事宜。逾期將郵寄講義,恕不退費。 執行單位連絡電話02-26557600-123錢小姐6 u+ ~2 t% n5 r6 b+ H |
報名方式: | 網路報名(24小時開放):http://www.rdic.net 通訊人才發展中心0 H% F4 O+ x* ]5 s* \! K# ]1 \# v$ e8 S 傳真報名(24小時開放):FAX:(02)2655-7372 電話報名(週一至週五9:00~18:00):(02)2655-7600 ext 123 (錢小姐) |
報名聯絡人: | 錢小姐 |
變更: | 若因不可預期之突發因素,主辦單位保留本課程更改之權利 |
歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) | Powered by Discuz! X3.2 |