Chip123 科技應用創新平台

標題: Altera推出業界首款65nm低成本FPGA [打印本頁]

作者: jiming    時間: 2007-3-20 10:51 AM
標題: Altera推出業界首款65nm低成本FPGA
Cyclone III FPGA前所未有同時實現低功耗、低成本和高性能;適合無線通訊、視訊、顯示等其他對成本敏感的應用
! Y: p/ i% o# S3 m  f  u% b0 @$ b+ R0 M- B( ]. C# v
2007年3月20日,台灣訊——Altera公司今天宣佈,開始發售業界首款65nm低成本FPGA——Cyclone® III系列。Cyclone III FPGA比同競爭FPGA的功耗低75%,含有5K至120K邏輯單元(LE),288個數位訊號處理(DSP)乘法器,記憶體達到4Mbits。Cyclone III系列比前一代產品每邏輯單元成本降低20%,使設計人員能夠在成本敏感的應用中大量使用FPGA。2 `0 R1 c. D0 }; z
7 N8 D* F5 `# O! ?/ U, }5 q% h7 m
艾默生環境最佳化技術有限公司首席電子官Eric Wildi表示:「我們收到第一款Cyclone III元件,在高性能嵌入式電機控制項目中採用這些元件。與傳統的微控制器和DSP方案相比,Cyclone III FPGA最突出的架構創新,例如其性能和豐富記憶體資源等,幫助我們以超高性能低價格實現更多功能。」
# v+ t5 g$ U$ |0 @' ^) S3 y$ F: o# q# e) N* G9 V9 Z$ j
利用台積電(TSMC)的65nm低功耗(LP)製程技術,Cyclone III FPGA提供豐富的邏輯、記憶體和DSP功能,功率消耗更低。在可編程邏輯發展歷史中,Cyclone III FPGA比其他低成本FPGA系列能夠支援實現更多的應用。
% U* q1 v: X5 A8 R2 Y
  ]  T9 L9 j% X: ^Altera亞太區市場總監梁樂觀表示:「Cyclone III系列前所未有地同時實現低消耗功率、低成本和高性能,與任何其他競爭方案相比,適合更多的應用領域。250名以上參加Altera®早期試用計畫的客戶已經在大量應用中採用Cyclone III FPGA進行設計,主要針對消費性電子、汽車、軍事、工業和無線通訊等市場。. _$ x: [5 M: [. \2 j1 @) Z
8 F3 H8 W, ^% D
為更多應用提供更多資源
% @7 s, \4 ]" [8 j0 ^0 h4 ?2 A以下是工程師採用Cyclone III元件實現獨特功能的幾個實例:
0 S3 G/ G! Q* E( y
3 V, A/ v0 Q" f軟體無線電(SDR):Cyclone III在單顆元件中整合SDR訊號處理,靜態功率消耗低於0.5W。Cyclone III系列在單顆元件中整合所需的邏輯、記憶體和DSP乘法器等訊號處理功能,成本非常低—這是其他元件無法實現的。3 H, F! |- a, g- \9 V, p! H

; ]# ^/ c/ ?5 t. y一個主要例子是Rockwell Collins的保密移動軍用通訊項目,其大小、重量、功率消耗和成本是最關鍵的因素。該公司採用Cyclone III系列後,在每一方面都能夠採用同類最佳的規範來設計系統,最終實現以前無法獲得的新應用。開發風險是另一重要因素,Altera向Rockwell Collins提前交付首款Cyclone III元件,因而降低此風險。
4 P8 y# O" B6 D' M# D" l4 d, K
4 _, B+ z' [0 E2 D* a無線:與前一代產品和競爭產品相比,Cyclone III FPGA的低功耗、高密度和充足的DSP功能使設計人員可以在大量新的無線應用中使用低成本系列產品,例如無線微型基地台的數位中頻(IF)和基頻功能等。
) ~. ]- ~+ b# v8 n' x' y4 z# D! y- M. s$ |7 {" T( Q  f: F( G8 L
視訊和影像處理:在視訊系統I/O、視訊壓縮編碼以及視訊和影像處理應用中,只有Cyclone III FPGA恰當地結合DSP乘法器、記憶體和邏輯資源。事實上,客戶能夠以低於20美元的成本實現完全的H.264編碼器,或者以低於5美元的成本實現高畫質(HD)縮放功能。5 v0 {" V1 z4 R9 _

2 W) a8 o$ C' E9 a% f) L8 _Let It Wave的CEO Stéphane Mallat教授表示:「隨著Cyclone III系列的推出,Altera提供第一款含有豐富記憶體和DSP的FPGA,非常適合對成本敏感的應用。使用Cyclone III FPGA後,Let It Wave能夠以非常引人的價格為消費性電子市場提供高階視訊處理產品。」& O* t" w$ c  b! D3 r

- z9 B( ^3 z& a: \6 f; r顯示:Cyclone III元件針對顯示應用進行最佳化,是第一款能夠滿足所有1080p HDTV性能需求的低成本FPGA。Altera採用專業顯示I/O介面(mini-LVDS、低擺幅差分訊號和點對點差分訊號)來建構Cyclone III系列,與前一代產品相比,每個鎖相迴路(PLL)有更多的輸出,動態配置PLL支援可變更新率。結果,客戶可以針對多種顯示尺寸和解析度設計一種單一平台,成本只有4美元。客戶還可以結合現有的ASIC/ASSP元件來使用Cyclone III,以提高影像品質和功能。0 Y# W2 i+ x$ R; S; Y$ z6 O
1 \1 v8 H) a) n; y
全球定位系統(GPS)技術生產廠商Navman船舶電子產品分部硬體開發經理Fabio Galli表示:「Cyclone III FPGA的低功率消耗和低成本特性非常適合我們的很多產品。我們收到第一款元件,將用於下一代船舶導航產品的視訊處理和顯示驅動。同樣,Cyclone III豐富的記憶體和乘法器資源使我們能夠在以前的DSP處理器或者ASSP應用中使用FPGA。」
, P. @, B# W" ~
3 U6 m+ {( C6 W, w關於這些應用的詳細資訊,請參考www.altera.com/cyclone3-markets
, ]& o# P, b  I; X3 T( ^- I
  g8 A0 ]. g- B% A) \6 Y客戶現在可以在Quartus® II設計軟體版本7.0中開始Cyclone III系列設計(參見www.altera.com/corporate/news_ro ... ducts/nr-qii70.html 的發佈聲明),該軟體的訂購版和免費的網路版支援所有的系列型號。Quartus II網路版對Cyclone III系列的支援表明,在所有FPGA供應商免費套裝軟體中,該軟體支援密度最高的元件,全世界眾多的設計人員可以使用全系列Altera先進的65nm低成本FPGA。在一定時間內,Altera還為客戶提供免費的ModelSim®-Altera網路版軟體。除了Quartus II軟體,Altera全面的設計環境還包括成熟的矽智財庫、專用參考設計、起價199美元的低成本開發套件,以及世界上最通用的處理器——Nios® II嵌入式處理器。7 N% ~5 a8 h' x* ^' [9 z( a
& B+ O3 Z+ |0 M
價格和供貨資訊
; ^) w3 Y; [; w; jCyclone III EP3C25現在已發售。2007年底之前發售Cyclone III系列的所有8個型號產品。EP3C5E144C8 500Ku的價格為4美元。關於Cyclone III FPGA的詳細資訊,請瀏覽www.altera.com/cyclone3
+ o( `$ w" |* Z. N; t$ G+ v. Z0 e: F7 G3 X. c+ H8 ?; N2 j/ @
[ 本帖最後由 jiming 於 2007-8-21 04:29 PM 編輯 ]
作者: jiming    時間: 2007-3-20 10:54 AM
標題: Cyclone III FPGA --- FAQ
以下是Cyclone III FPGA系列常見問題( E  j0 m7 x% r- @5 s. U$ {

' l7 q2 z* G1 G+ e) _# B6 a) x. @: N問:什麼是Cyclone® III FPGA系列?, x% m2 k: I1 Z. c6 k
6 W1 b4 S2 W+ s: A! k
答:65nm低成本Cyclone III系列是低功耗、高性能FPGA系列,設計用於支援多種對成本敏感的大批量應用。Cyclone系列推出這第三代產品後,Altera繼續降低開發成本和系統成本。低成本Cyclone III FPGA由8個型號系列組成,容量在5K至120K邏輯單元(LE)之間,包含有4Mb記憶體和288個DSP乘法器,提供多種低成本封裝。關於嵌入式乘法器、嵌入式記憶體和封裝以及其他特性的詳細資訊,請參考發佈背景介紹的產品表。! P9 E( _6 l" D
0 `: o/ K) F" l" h+ f
問:Cyclone III FPGA有什麼獨特之處?
% x0 b* Y- d, |! F5 X) x# i1 n. ^7 f, }
答:Cyclone III FPGA前所未有地同時實現低消耗功率、低成本和高性能。Altera還為客戶提供最全面的效能開發工具,包括Quartus® II軟體版本7.0。同樣地,Cyclone III系列高效的工具以及豐富的邏輯、DSP和記憶體資源,使設計人員能夠在更多的大批量應用中,選擇可編程邏輯來替代ASIC和ASSP。4 v  @( N" V7 i

# f8 ~3 t8 D5 C3 b問:生產Cyclone III元件採用何種製程技術?6 |; M/ K3 f& ]9 A$ C

' p  Q7 z* O' V$ I, D0 S9 m6 u答:Cyclone III元件使用台積電(TSMC)的65nm(9個金屬層、全銅)低消耗功率(LP)製程技術,在300mm晶片上生產,設計實現低洩漏和低動態功率消耗。推出Cyclone III系列標誌著Altera第一次使用台積電(TSMC)成熟的LP製程。
( f8 u0 Q/ W0 v; J) e3 c3 I/ a% y; _' H( c  z4 U
問:將在什麼時候提供首款Cyclone III元件?1 Q7 U( ]  `. O8 c, a# I* j

6 @1 p9 e4 e8 ]; C  R答:現在已經發售首款Cyclone III元件。將與2007年第三季發售產品級元件。所有Cyclone III元件將在2007年年底之前以成品發售。設計人員現在可以使用Quartus II軟體版本7.0開始設計,該軟體目前已經公開發佈。200多名客戶已經在Cyclone III系列早期試用計畫中使用Quartus II版本7.0。
! J' `* W" b' J3 I1 ]/ ~1 P
" V+ J7 N5 M8 P  ]- S) |# Z7 U& V問:請詳細介紹客戶現在如何採用Cyclone III元件來啟動設計。% h- M- s  x. M; a- `* i

1 p2 H9 v+ }& r* J& \/ Q3 `答:設計人員現在可以下載並安裝免費的Quartus II網路版軟體版本7.0來開始Cyclone III設計。在這一使用方便的新版Quartus II軟體中,Altera提供開發成本最低、時間最短的設計過程,確保流暢而又成功的設計流程。Quartus II軟體還與所有主流第三方合成以及模擬工具實現無縫整合。250多名客戶已經在6個月前開始的Altera早期試用計畫中使用Cyclone III FPGA進行設計。客戶可以在www.altera.com/download下載Quartus II軟體訂購版和網路版。開始發售後,Altera®軟體的有效訂戶也將很快收到Quartus II軟體。; K* Z3 H( `( C7 Q

2 K$ q3 N( E/ g1 y- d8 ~問:Quartus II軟體版本7.0有什麼新功能?: R3 v8 O: v- h0 G( D
2 E$ [" A- q/ a9 y
答:Quartus II軟體版本7.0訂購版和免費的網路版都支援全系列65nm Cyclone III FPGA。Quartus II軟體版本7.0的效能和性能在業界首屈一指,支援最新的系列產品,包括含有4Mbits記憶體、288個乘法器和120,000個LE的EP3C120——在所有FPGA供應商免費軟體套裝支援的元件中,該元件是密度最大的。設計人員利用Quartus II軟體的高階技術和效能特性,能夠充分發掘出Cyclone III系列的潛能,使功率消耗比前一系列降低50%,速率比最相近的低成本競爭FPGA快3個等級。  z* o/ O/ x0 K% N
: N) ?& @' ]0 ]9 H
Quartus II軟體版本7.0的特性包括:
# D* A# e" z3 F8 l2 |& G& y* q•        TimeQuest時序分析器,快速方便地實現時序逼近。
9 l6 q! R* a" G2 k+ C•        漸進式編譯縮短編譯時間,支援採用團隊方式的設計。
+ [) w6 I9 Z. ?, z6 B" J+ w•        PowerPlay功率消耗分析和最佳化工具進行低功率消耗估算,SOPC Builder和DSP Builder工具進行系統級設計。
4 K6 ^& ?5 y8 n6 Z•        更新後的SDC時序約束功能支援Cyclone III元件,迅速實現高速來源同步介面(例如,DDR和DDR2)和時鐘多工設計結構的時序逼近。
- W' C8 u" \& b6 {% ?5 J2 C& {2 h1 @. S
問:Cyclone III元件支援哪些新的應用,是如何支援呢
9 Z0 ^0 Y, Y5 `  ?1 l* p  Q* g" x  O% Y5 s6 I: `* I1 P$ c* C! o4 e
答:請參考新聞發佈,以及www.altera.com/cyclone3-markets上Cyclone III FPGA支援的新應用實例。8 F% ]# P9 q1 D, h

' R* B/ G) Z7 d問:Cyclone III系列採取哪些措施來降低功耗?
' Z6 v" w7 e% o3 b) x
8 r: i6 P3 C  G7 Y/ e' i答:Cyclone III系列利用台積電(TSMC)的65nm LP製程,以及Quartus II軟體獨特的功率消耗管理等多種技術,功率消耗比90nm Cyclone II系列降低了50%,比競爭FPGA的功率消耗低75%。台積電(TSMC)的65nm LP製程針對可攜式和消費性電子市場進行了精確調整,具有最低的靜態功率消耗和動態功率消耗,例如DVR、掌上型設備和可攜式媒體播放器等市場領域。Quartus II開發軟體的PowerPlay技術對設計進行自動分析和最佳化,降低功率消耗,同時滿足時序和性能要求。低功率消耗優勢包括能夠在散熱困難的環境中工作,降低甚至避免了在冷卻系統上的投入,延長了可攜式應用中電池的使用時間。$ [5 T0 [7 e4 Q! A3 M$ j' \

- T: [4 a6 B4 I7 x2 r問:Cyclone III系列採取了哪些措施來降低成本?: o) W; h! ]0 q+ d' O$ B

4 r' b- y! E. [; d! F) a8 W答:Cyclone III元件充分發揮65nm技術(小晶粒、高密度和低成本)的優勢。Cyclone III元件還採用交錯I/O焊墊來減小晶粒和電路板大小。多種低成本封裝選擇,以及低成本平行快閃記憶體配置元件,使Altera能夠提供成本最低的FPGA解決方案。, O/ L! X# r, L' Y, V
( s) N. a) l! ^+ `1 D- @3 p
問:Cyclone III元件系列的批發價格是多少?5 s; F+ _" ~) I! E) g

, F3 ^+ ^! y* C( m: S* y答:EP3C5E144C8 500Ku的價格是4美元。! z! {8 j+ f% B3 Q- V+ t2 ]
/ r* S8 Q2 ~/ h) f, M: _4 [
問:Cyclone III系列主要針對哪些市場?; y4 E6 B% m# E8 Z0 ^( }

: |, Q& t3 u( y- @' H答:Gartner Dataquest預測2004年至2010年PLD市場的CAGR達到15.9%,其中汽車行業(49.7%的CAGR)和消費性電子(24.4%的CAGR)是增長最迅速的領域。這類應用對成本最為敏感,將主要採用Cyclone III系列等低成本FPGA。無線市場對Cyclone III系列也非常重要,與前一代FPGA和競爭FPGA相比,其功率消耗更低、密度更大,功能更豐富。專業應用包括無線基地台、軟體無線電和顯示,以及影像和視訊處理等。3 ^5 q/ P) _( ~( b# B, ]

- f: ?. B8 e, D' R6 k0 ]2 _& v問:請詳細介紹Cyclone系列的發展情況。
7 u0 V( s0 |7 \1 S0 Q7 R
6 e1 g" v1 t- i, i答:Cyclone系列為可編程邏輯方案打開消費性電子和汽車電子市場。今天,Altera大約14%的收入來自消費性電子市場,而2001年只有9%,在那年首次推出第一代Cyclone系列。大量的工業和汽車用戶採用Cyclone系列FPGA,使Altera在工業領域的增長由2001年的16%提高到2006年的34%。Cyclone和Cyclone II元件系列在成本、可靠供應以及可用性上的優勢,使其在這類市場上廣受歡迎。- ^) `5 d4 @7 r& Z! _) Y

* N8 p: Y- S0 `" i問:與Cyclone II元件相比,Cyclone III元件如何呢?8 j! `- h8 ]( C6 ~; t

: ?0 J5 J: ^" M答:與前一代90nm製程元件相比,65nm Cyclone III系列具有:
* ]! K, v% u' M1 M3 L& X6 s& l9 W5 U•        1.7倍的邏輯2 m- j+ h9 O$ w) S& \# w
•        3.5倍的記憶體
3 q3 {+ O. f5 O; y* \" m7 I•        2倍的乘法器, F1 z' c# E0 ?1 [+ ~  X/ M, n
•        每LE成本低20%
( q. a( H" V: y5 r) P•        消耗功率低50%' b4 Q$ u' ~" w4 u& G& P& T% v
•        低成本配置選項支援業界標準平行快閃記憶體元件
' B5 s4 f* V$ Z: w9 ]  V/ x•        速率更高的記憶體介面- m6 I2 F5 ^$ W2 b+ s$ v5 Z
•        更多的I/O,更靈活的PLL。, x6 g$ ~3 l4 l* M+ P' N8 o$ ]

8 \2 K& j1 N4 q. `5 X問:請詳細介紹Cyclone III系列性能。; `: _) Z3 W) p4 O6 y: W' [
! n! p( o8 H! l
答:由於90nm Cyclone II系列已經比競爭FPGA系列的速率高出3個等級,Altera選擇改進Cyclone III系列的消耗功率、功能和成本,保持內部核心邏輯的性能和Cyclone II系列的一致。提高嵌入式乘法器、板上記憶體和外部記憶體介面以及I/O的性能。
* k9 \4 K2 D. _5 `' Z
+ [$ r* G1 t/ G. V& }$ ^7 v1 P問:請詳細介紹Cyclone III系列功能。- s$ P: `( e8 I. f2 O7 H
7 Q6 {7 g+ c. m/ U7 Z
邏輯:Cyclone III系列在5K至120K LE範圍內提供多種元件型號,是同類元件中密度最大的。與Cyclone II系列相比,Cyclone III系列密度增大到1.7倍,使用戶能夠在一片低成本FPGA中整合更多的功能。6 c, P6 q, a* F# j& s* T- n

# o  J  T+ R$ i- W+ c$ oDSP:Cyclone III系列乘法器性能達到260MHz,適合寬頻平行處理應用,而Cyclone II元件只有216MHz。Cyclone III元件的乘法器至邏輯比平均高出60%,是中等密度(15K–60K)應用中乘法器至邏輯比的兩倍,中等密度是大量DSP應用的「甜蜜點」。
% B/ K& n6 b9 C) g/ P2 _: T& b* F( c
內部記憶體:Cyclone III系列記憶體模組容量是Cyclone II系列的兩倍,性能由216MHz提高到260MHz。
5 ?  M" N7 O+ X# z" E, z
/ S# J& e& @( ]外部記憶體:支援的400Mbps高速外部記憶體介面包括DDR、DDR2、SDR SDRAM和QDRII SRAM,自校準PHY實現快速時序逼近。& i: c* X( W9 p, w& g6 ]
I/O:Cyclone III系列在8個I/O區塊上提供545個用戶I/O接腳,支援多種業界I/O標準,包括875Mbps的LVDS通訊介面。6 t1 \1 y0 G- l$ k: v6 ]6 A
問:Cyclone III在Altera組合產品中處於什麼位置?3 j+ |( F/ M7 D" P+ N8 h
答:Cyclone III系列加入Altera的FPGA、CPLD、結構化ASIC、嵌入式處理器和開發工具「全產品」組合。Cyclone III系列是第三代低成本FPGA,設計用於大批量系統的核心功能。Altera低成本產品的另一支撐是HardCopy®結構化ASIC系列,使設計人員可以在大批量應用中使用Stratix®系列FPGA的高階資源。2 ?9 Z3 Q/ w" J3 i6 G# F* O
/ l  @  ]& N# `6 S6 u
問:哪些第三方工具支援Cyclone III元件?  Z# t! ~9 \7 i/ g! N  W
! o7 o' n- X9 Q2 j+ J
答:除了Quartus II整合合成工具、合成和模擬工具,Mentor Graphics、Synplicity、Magma和Aldec等主要的EDA供應商都支持Cyclone III系列,保證Altera元件能夠獲得品質最好的結果。
: a- g- Y0 N1 @4 D
/ ], b0 d# s! n) N! b  L問:Cyclone III元件支援哪些矽智財(IP)內部核心?) i) W$ _: q3 k# ~
+ j7 T5 V6 x3 s6 `* l2 I
答:除了流行的Nios® II系列嵌入式處理器,Altera還提供現成的IP內部核心,針對Cyclone III元件進行最佳化,支持標準IP內部核心擴展庫。每一內部核心經過最佳化,充分發揮Cyclone III系列架構的優勢。Altera IP MegaStore網站http://www.altera.com/products/ip/ipm-index.html上有更詳細的資訊。
6 w) V2 j: E  v
: {- ~0 k8 N4 N' n. S+ c問:Altera支援從Cyclone III FPGA移植到HardCopy結構化ASIC嗎?9 G* U9 Z1 S; e+ u% O
* E: ~  K0 P" J; X9 T
答:目前還沒有計劃支援從Cyclone III元件到HardCopy結構化ASIC的移植。Cyclone III架構已經經過最佳化,在其密度範圍內具有最低的實施成本,產品能夠更迅速地面市。HardCopy元件支援的性能等級超出Cyclone系列元件的範圍,因此,Cyclone III和HardCopy元件是互補的,使設計人員能夠在所有密度中選擇成本最好的解決方案。
作者: jiming    時間: 2007-3-20 10:56 AM
標題: Cyclone III FPGA客戶見證
「Cyclone FPGA為我們Modero觸控螢幕的多種型號,提供性能價格比很高的視訊處理和影像產生功能。依靠Cyclone III FPGA,我們降低功耗和成本,其特性針對顯示進行最佳化,使我們能夠在產品中實現更多的功能。」2 Y$ [/ j8 ?# w. H) ^' I) V9 o

7 L) ?: r  S9 D2 x* ~9 mRobert Noble 首席技術官AMX
! M- k8 j  g( W  i
1 S# h% R# y* h- U7 A「我們收到第一款Cyclone III元件,在高性能嵌入式電機控制項目中採用這些元件。與傳統的微控制器和DSP方案相比,Cyclone III FPGA突出的架構創新,例如其性能和豐富的記憶體資源等,幫助我們以很高的性能價格比實現更多的功能。」: o: p% r. N; x, S$ x
; m! ]6 Z: P# H6 G5 s" e7 S/ o. X
Eric Wild 首席電子官 愛默生氣象技術公司
4 b* I: X! z: o
5 M1 Z2 K0 D$ H$ l, Z( U「隨著Cyclone III系列的推出,Altera提供第一款含有豐富記憶體和DSP的FPGA,非常適合對成本敏感的應用。使用Cyclone III FPGA後,Let It Wave能夠以非常吸引人的價格為消費性電子市場提供先進的視訊處理產品。」1 c. U, s: \+ g/ R2 `6 W  F

8 |; x  U; W1 wStéphane Mallat教授 CEO  Let It Wave
( m, e( x  H( u- P5 b, A3 |
8 @7 q8 k5 C' Z: l- c0 C! n; K4 q「Cyclone III FPGA的低消耗功率和低成本特性,非常適合我們許多產品。我們收到第一款元件,將用於下一代船舶導航產品的視訊處理和顯示驅動。同樣,Cyclone III豐富的記憶體和乘法器資源,使我們能夠在以前的DSP處理器或者ASSP應用中使用FPGA。」
  e# x5 {7 G$ u* p5 K: x! d1 x  M. _" O
Fabio Galli 船舶電子部硬體開發經理 Navman
  a. }) c- m% I- c/ }
" R; L4 A* ]: ^; `) x7 |3 d「Cyclone III FPGA具有低成本、低功率消耗以及高性能特性,是我們即將推出數位基地台專案的最佳選擇。Cyclone III元件提供豐富的記憶體和乘法器資源,使我們能夠在可編程邏輯中實現更多的DSP功能,獲得最好的性能價格比。採用Altera的FPGA方案,我們建立傳輸和接收訊號處理鏈路,以最低的成本處理複雜的濾波、線性化、中頻(IF)處理和控制等功能。」0 W- B% ^" ~) O; e: N4 _

6 X5 Z$ ?5 [; a) g0 r2 `" l% ?Stephen Mann博士 SP組主任;基礎設施部 Tait電子公司7 J6 K$ U4 ]! z/ t5 \3 z
7 x' E9 |0 ~$ t% s
[ 本帖最後由 jiming 於 2007-3-20 11:04 AM 編輯 ]
作者: jiming    時間: 2007-3-20 11:02 AM
標題: Cyclone III 背景介紹
在2002年,Altera首次推出針對低成本進行設計的FPGA,改變可編程邏輯的面貌。這些第一代Cyclone®元件在密度、特性和成本結構上與其他FPGA不同,在大批量應用中能夠與ASIC進行競爭。現在,隨著65-nm Cyclone III系列的推出,Altera擴展低成本FPGA的應用領域,在大批量應用中前所未有地同時實現低消耗功率、低成本和高性能。結合Quartus® II開發軟體版本7.0,Cyclone III系列不但提高效能,而且以嚴格的成本和功率消耗預算滿足應用需求。
9 K1 c# L3 ~# e" c; z- I( {. B5 I2 t3 P8 o
採用台積電(TSMC)的低功率消耗(LP)製程技術,Cyclone III系列延續Altera在及時交付高品質可靠產品上的良好營運記錄。首款元件已經向客戶發售,所有Cyclone III元件將在2007年年底之前投入量產。/ q) I/ o5 y3 ~6 G: l( U* H) i$ ]

* y* B$ C% {1 v1 ~% D和Cyclone III系列家族一樣,客戶是產品規劃階段的重要因素,由他們決定嵌入式記憶體、DSP乘法器、專用I/O和邏輯資源等特性(參見表1)。各類市場和應用領域的250多名客戶,參加2006年第三季開始的早期試用計畫,積極嘗試Cyclone III架構。與Cyclone II FPGA相比,Cyclone III系列:  p" w) H. ~6 _3 b& C* X: I
; @0 C* K, a! p# m' d0 b
•密度加倍,達到120K邏輯單元(LE),使Cyclone III元件成為業界密度最大的低成本FPGA系列。* B4 Y. |5 f( v, z1 d0 K
•在受單位I/O成本、單位功能成本和每兆位元成本限制的設計中,是最佳解決方案。
( \( k( o; {! M- a•記憶體資源達到3倍,在所有低成本FPGA系列中,具有最大的記憶體至邏輯比,降低高處理傳輸量應用的成本。
$ D+ @5 a% U6 X5 ]4 l* L5 {•為密集DSP應用提供兩倍的乘法器資源,例如數位向上變頻╱向下變頻、前向糾錯(FEC)和視訊編碼等應用。  s5 }) D" Q7 L2 a" l8 }

6 g0 z; B: J) K8 Z0 q: oCyclone III系列採用交錯I/O迴路進行設計,提供小外形封裝以減小晶粒和電路板面積,同時降低成本。低成本Altera®序列快閃記憶體以及Intel和Spansion平行快閃記憶體配置元件提供的支援,進一步降低Cyclone III FPGA的系統成本。
$ s4 `: Y# ~& w  n
2 J* Y9 s& b1 j# X5 k為低成本FPGA開拓更廣闊的空間6 V% h8 L* N) m/ G) W8 ]
首款Cyclone系列開闢FPGA新時代,為消費性電子等大批量應用設計人員打開更廣闊的應用空間,幫助他們實現可編程邏輯產品量產。今天,Altera大約14%的收益來自消費性電子市場,而在首次推出Cyclone系列的2001年只有9%。- u/ O1 w! I. ^  E. z
  [, E& S9 G" o6 W+ q
由於前所未有地同時實現低消耗功率、低成本和高性能,Cyclone III元件提高FPGA設計的經濟性,在已經採用Cyclone系列的市場中,將得到更廣闊的應用。此外,可編程邏輯天生的靈活性幫助設計人員降低設計風險,使他們能夠跟上標準的變化,滿足更多的市場需求。, \( _+ v: G$ K, r

% c' W' k: t. x/ C0 ^( F請瀏覽www.altera.com/cyclone3-markets,瞭解Cyclone III系列所實現的應用,包括無線通訊、顯示、軟體無線電(SDR)以及視訊和影像處理等。
: {  a8 s% t2 I/ N+ ^" I8 L3 x  O" f' b& f5 O9 F( e
Quartus II設計軟體版本7.0# C7 I2 m9 X8 @9 W$ I# Z8 Z5 ~
用戶利用Altera完整的設計環境,能夠充滿信心地完成Cyclone III FPGA設計。這一設計環境包括使用方便的設計軟體和工具,內含成熟的IP庫、專用參考設計、低成本開發套件、世界上最通用的嵌入式處理器——Nios® II,以及免費的Quartus II網路版軟體等。
# I! B; A! @! Q, }* C! `* U8 G; S8 S) F( O
在低成本和低消耗功率FPGA設計中,Quartus II軟體在性能和效能上首屈一指。Quartus II軟體版本7.0使用非常方便,包括PowerPlay消耗功率分析工具、TimeQuest時序分析器和SOPC Builder等工具,使新的65-nm Cyclone III FPGA系列能夠具有業界一流的性能和效能優勢。3 U6 n- Q' S6 C' l
" H; Y* V; c8 w/ X/ R
最突出的關鍵特性7 p5 z6 B5 F9 x& h
Cyclone III FPGA系列含有8個型號,容量分佈在5,136 LE至119,088 LE之間。Cyclone III元件提供低成本封裝,支援商用和工業溫度等級,包括含鉛和無鉛封裝產品。其特色包括:6 l# V$ h" z  c1 H; s: G& i

* k( w- ?7 _/ k, w: v  ~最低消耗功率的65-nm FPGA+ x' h$ t# h/ T: U' n9 F2 t
•採用台積電(TSMC)的65-nm LP製程技術生產
6 |, L$ P( [+ G9 V+ x" ~•25℃結溫時,內部核心靜態功率消耗低至35 mW。9 K( V+ ]) W* _/ f/ W3 B9 y% S
•支援熱插拔操作,因此,零電流時,可以關斷不工作的I/O區塊。; h; x* s! \  H* B% m" L! m/ F, j
•低功率消耗優勢包括系統散熱管理,降低甚至消除冷卻系統的成本,延長可攜式應用的電池使用時間。! t1 G0 c  e# {* Z6 h& D: C

# l# @( T" w7 a% Z, y& U) n成本最佳化% }* k/ k; o) W# o: x
•從根本上針對低成本進行設計生產; P/ o9 H6 X1 i+ |
•交錯I/O迴路減小晶粒尺寸和電路板面積
- }$ Q& ~! X% a' H5 w•低成本封裝選擇( v9 i* h/ j) t  @
•支援低成本序列快閃記憶體和平行快閃記憶體配置元件
8 E8 F( U4 |+ s
% J* S1 B) v0 x全面系統整合- b4 q; o& ]5 D0 A4 \% G+ u6 t
•高達4 Mbits的嵌入式記憶體/ u, e. s9 j/ j6 T7 ]8 h5 I
•288個乘法器,速率260 MHz。$ L7 j) `$ a+ d! h6 g. D9 n/ G  Q0 G" z
•強大的時鐘管理和合成技術,以及靈活的動態可配置鎖相迴路(PLL)
+ W7 M# e; q  f; [# ?$ Z•可調整I/O擺率提高訊號完整性
7 K5 W+ N4 |4 \8 t" R/ u9 q5 L•低成本FPGA最快的DDR2外部記憶體介面,速率400Mbps。還支援DDR、DDR2、SDR SDRAM和QDRII SRAM,自校準PHY迅速實現時序逼近。, y& V" w2 Y+ P4 I" G: I5 Y
•支援的I/O標準LVTTL、LVCMOS、SSTL、高速收發器邏輯(HSTL)、PCI Express、LVPECL、mini-LVDS、低擺幅差分訊號(RSDS)、點對點差分訊號(PPDS)和LVDS等,高達875Mbps。
作者: chip123    時間: 2007-7-19 03:14 PM
標題: Altera實現對JEDEC DDR3 SDRAM標準的全面支援
Altera宣布FPGA業界首次實現了對高性能DDR3記憶體介面的全面支援。在最近通過的JESD79-3 JEDEC DDR3 SDRAM標準下,Altera Stratix III系列FPGA可以幫助設計人員充分發揮DDR3記憶體的高性能和低功率消耗優勢,這類記憶體在通訊、電腦和視訊處理等多種應用中越來越重要。
! i, R" _1 E! s2 W* W' ^4 F% r) m
+ `0 S5 M6 ^% a: [這些應用處理大量的資料,需要對高性能記憶體進行快速高效率的存取。符合JESD79-3 JEDEC DDR3 SDRAM標準可滿足DDR3記憶體的1.5伏特低功率消耗電壓供電要求,在下一代系統中,使系統功率消耗降低30%,而且性能更好,記憶體容量更大,同時保持了對現有DDR應用的軟體相容性。2 H& m7 V; q# A8 ^
0 n7 ^+ f2 D4 X/ Y  O2 X) }% R
Stratix III FPGA支援直接嵌入到I/O單元中的讀寫均衡功能,可以保證符合JEDEC寫入均衡要求,校正到達FPGA的資料。DDR3 DRAM生產廠商Elpida、美光(Micron)、奇夢達(Qimonda)、(三星)Samsung和海力士(Hynix)都能夠為今後的最終產品使用提供合格的各種速率和容量的DDR3記憶體。
) Q  k% b8 F7 w  B5 x0 x. `$ E5 Y+ R' N3 y; \2 k/ A# [
DDR3記憶體滿足高階記憶體應用對低功率消耗和高性能的需求,Stratix III FPGA 24個模組化I/O模塊上的1,104個用戶I/O接腳均支援DDR3 SDRAM高速外部記憶體介面,所有I/O模塊都有專用DQS邏輯,每個I/O含有31個嵌入式暫存器,可最大程度地發揮DDR3的性能。Stratix III元件支援最大時鐘速率400 MHz、最大資料速率800 Mbps的DDR3。
, p) g. N9 o1 q0 _5 t$ R
+ Z) m7 Y7 o) VAltera行銷總監梁樂觀表示,透過理解客戶今後的設計需求,與JEDEC標準委員會密切協作,Altera可確保Stratix III FPGA具有符合DDR3的讀寫均衡功能。其客戶將能夠迅速發揮DDR3的性能優勢。
作者: jiming    時間: 2007-7-24 11:46 AM
標題: Altera Cyclone III FPGA支援EtherCAT即時通訊協定IP
為幫助工業設備設計人員更靈活地實現即時乙太網路通訊,Altera公司為EtherCAT技術組的EtherCAT通訊協定提供矽智財(IP)支援。已經成功用於Cyclone II元件的IP現今目標是Altera的新低成本、低功率消耗Cyclone III FPGA。
9 O% ?3 d+ D: ?  C3 d5 H# d0 R% i# K$ a7 j  [
EtherCAT技術組常務董事Martin Rostan表示:「在競爭非常激烈的工廠自動化設備市場上,企業正在尋找能夠迅速突出產品優勢的新功能和特性。Cyclone III FPGA支援EtherCAT,設計人員能夠以較高的性能價格比方式,輕鬆加入即時乙太網路功能。」2 p7 h* g9 ~, h( Z* C

/ j+ W! a6 I- q+ T4 c0 @0 xAltera亞太區行銷總監梁樂觀表示:「Altera承諾不斷為客戶提供更多價值,提高他們的整體效能,而在低成本Cyclone III元件上加入EtherCAT是在這方面的最新體現。」/ ]* L& J# r2 t) V2 M

2 B  a2 U, V/ @EtherCAT在即時工業乙太網路通訊協定上處於領先地位。該通訊協定透過低成本雙絞線,可在30微秒的時間裡更新1,000多個分散式I/O節點的資料。為支援Cyclone III FPGA工業設計,EtherCAT技術組成員提供開發套件。成員企業Beckhoff提供的Cyclone III開發套件包括帶有EtherCAT受控端控制器的受控端元件評估板、受控端通訊協定堆疊原始碼、參考硬體設計資訊、EtherCAT主控端評估授權,以及手冊和纜線等。
作者: tommywgt    時間: 2007-7-24 12:05 PM
講了這麼多, 看完好累
% l# G# \, {7 T  L
+ b% v9 h; ^( H" i0 d不過感謝Chip123大大的分享: o! A8 @7 M, Y' C5 L
0 {! I" `, X$ ]3 }8 R, S9 U
我覺得比較重要的應該是DDR3的支援, 不過現在還沒人什麼在用ddr3, 明年也似乎不會會廣泛使用" o3 U$ W+ _! x5 E1 S: o+ z% I
另外延續C2的做法, 一顆C3就想用在所有應用上也沒有內建DSP hard core, 選擇了65nm製程, 但是效率表現有點令人失望就是了...& @+ v2 b( R( l( m- j) ~
6 ~. {! M% F$ n4 O! n& _
4usd 買 5k lut的fpga要500ku有搶人的感覺...
作者: jiming    時間: 2007-8-5 10:49 AM
標題: Altera正式發售Arria GX FPGA
那麼這一款呢?一樣會有搶人的感覺??...:f6# I) X, i* f+ b2 ~: F' P1 I
) N1 F3 j+ R4 j$ R
; f) I( h& K; g& J# r) B7 J- |( Q
Altera公司開始發售其首款產品級Arria™ GX FPGA——具有50K邏輯單元(LE)的EP1AGX50,以及具有60K LE的EP1AGX60。Arria GX系列採用具有將收發器最佳化的低成本FPGA,可支援速率高達2.5 Gbps的PCI Express(x1和x4)、Gigabit乙太網路和Serial RapidIO™標準。
: u2 P4 S# R9 O: K# O
8 R/ k3 R/ W8 R( X( q7 q( X6 kArria GX系列含有5個型號,LE數量分佈在21,580至90,220之間,嵌入式記憶體容量達到4.5 Mbits,乘法器數量高達176個。利用台積電(TSMC)成熟的1.2V、90-nm製程技術,Arria GX系列FPGA採用了可靠的覆晶封裝,確保最佳訊號完整性,可滿足最苛刻的應用需求。
9 y& Q, S1 q2 t. ~4 S7 @
3 o! B9 g  c' Y( s" I0 gArria GX系列FPGA架構在Altera成功的專業收發器技術。全面的通訊協定套件為該系列提供支援,包括軟體工具、特徵報告、矽智財(IP)、系統模型和參考設計等,使該系列能夠輕鬆達到標準要求,具有很好的互用性。該系列滿足了通訊、電腦、儲存和工業等成本敏感的大批量應用對收發器FPGA快速增長的需求。
作者: tommywgt    時間: 2007-8-6 01:51 PM
話說回來其實C3已經比C2便宜很多了, 不然一般而言只有Altera的大客戶才能拿到好價錢. V3 s/ y4 Q2 }2 R2 |$ a! C

  ?  A! \2 B; q5 J. O3 z, M* HArria GX其實就對connective 來說算是個很便宜的device, 只不過卡在C3跟Stritex 3中間, 好不好賣就不知道了
$ X0 x6 k# a% t  b: o# N6 x5 @" h' ~* t& }0 ]
誰有更進一步的意見嗎?
作者: jiming    時間: 2007-8-15 08:56 AM
標題: SVS多路監看產品採用Altera Cyclone III FPGA
沒其他人有進一步的意見嗎? :f5 / T- e# n' L2 Z4 Q3 d4 N

1 ~( q8 [8 K; e5 \" WAltera公司日前宣佈,Silicon視訊系統(SVS)公司選用了低成本、低功率消耗的Cyclone III FPGA,來生產市場上最精簡的高性能價格比多路監看產品。多路監看產品被用於專業音訊╱視訊、安全監控和廣播監視等需要多幅影像顯示處理的應用中。
+ V( t7 m; t7 [$ F( Z
: A0 f" F( B" p在新的SVS多路監看產品中,Cyclone III FPGA實現了色彩空間轉換、FIFO、時鐘轉換,支援所有的顯示解析度。在以前的多路監看產品中,實現這些功能需要採用多個獨立元件。
& ^% e5 K* `* }: q) l9 t2 H2 ?* N) R8 O" q6 l' ?! d: ?. D
做為Altera Cyclone III早期試用計畫的參與者之一,SVS在新FPGA發佈之前幾個月便獲知了這些FPGA的進階資訊。因此SVS設計人員能夠利用最新的低成本65-nm FPGA技術,加速了產品開發。如此一來,才能在晶片供貨後的四個月內,SVS便發佈了自己的新產品,以往設計和開發SVS多路監看等複雜產品一般需要一年甚至好幾年的時間。透過Altera的早期試用計畫,可提前幾個月發佈產品,對於SVS以及其他參與客戶而言,這的確是顯著的產品及時面市優勢。
作者: chip123    時間: 2007-8-30 02:12 PM
標題: Altera發表高階Stratix III FPGA系列
Altera推出65奈米Stratix III FPGA系列EP3SL150,該產品邏輯單元達到150K,在所有高密度、高性能可編程邏輯元件中,其功率消耗較低,適合高性能計算、新一代基地台、網路基礎設施以及高階成像設備等多種應用。  4 M4 F; W# B5 H( r! U& X' I
8 ?1 y! o! ^/ U1 ?& q; Z" _
該產品比競爭方案功率消耗低45%,而性能高出25%。該產品和Altera QuartusII設計軟體相結合可提高效能和性能。例如,在記憶體介面方面,該產品針對最近美國電子工程設計發展聯合協會(Joint Electron Device Engineering Council, JEDEC)通過的DDR3 SDRAM標準,為設計人員提供相容介面支援,包括DIMM和元件讀寫均衡等。  - c. r; x- j0 \. k
% c+ ?$ Z3 b4 @# N/ x. j
為降低功率消耗和實現高性能,該產品採用Altera創新的可編程功率消耗技術。這一功率消耗管理技術支援每一個可編程邏輯陣列模組(LAB)、數位訊號處理(DSP)模組和記憶體模組獨立工作在高速或者低功率消耗模式下。Quartus II軟體的Power Play功能根據性能要求自動控制每個模組的工作模式。另一節省功率消耗的獨特功能是可選內部核心電壓技術,設計人員利用它可以針對高性能應用選擇1.1伏特內部核心電壓或針對低功率消耗應用選擇0.9伏特內部核心電壓。
作者: chip123    時間: 2007-9-20 11:49 AM
標題: Altera實現隨插即用訊號完整性技術
Altera公布隨插即用訊號完整性技術,這一創新的系統解決方案由最新的Quartus II設計軟體提供支援,目前可在產品級Stratix II GX FPGA中實現。隨插即用訊號完整性可支援單介面卡配置,在系統功率消耗允許範圍內,可直接插入到任何指定的系統插槽中,重新定義FPGA在高性能系統中的應用。  . b/ d& p, I" {% |0 E' U9 y& v; s

" @; F8 ^6 y7 V) N' XAltera隨插即用訊號完整性技術獨特地結合低功率消耗線性自適應均衡技術,Altera新的自適應傳播補償引擎(ADCE),以及所有Altera FPGA都具有的熱插拔功能。在系統中熱插拔單個介面卡時,ADCE針對互聯損耗和環境變化,進行自動監視並自我調整,實現了最好的系統性能及資料可靠性。  2 {' E4 n, x. q' [4 ]8 x/ s

* G5 F" v" N: R! W" i, i$ {' |4 Y9 [隨插即用訊號完整性技術為設計人員和系統規劃人員提供可熱插拔的產品級Stratix II GX FPGA,主動監視並自動補償數Gigabit系統互聯由於製程、電壓、溫度和設計差異造成的訊號劣化。Altera隨插即用訊號完整性解決方案能夠連續調整Stratix II GX FPGA系列中二十個接收器的等化器設置,實現了2.5G∼6.375Gbit/s非歸零(NRZ)訊號的最佳眼框圖張開,大大提高系統可靠性和性能,降低了誤碼率(BER)。
作者: chip123    時間: 2007-9-20 11:50 AM
標題: Altera和PLDA合力為廣播市場提供音訊解決方案
Altera公司和PLDA SAS擴大合作,為專業音訊╱視訊廣播市場提供靈活的解決方案。此次合作首先推出新的矽智財(IP)內部核心系列,以及音訊採樣轉換器(SRC),並為Altera Stratix和Cyclone FPGA系列客戶提供免費的IP授權。SRC內部核心具有很強的配置能力,能夠處理8對立體聲訊號,轉換並同步32 kHz和96 kHz之間的大部分組合採樣率,在整個工作範圍內,SRC性能THD+N大於120 dB。; s& ^: D5 ^3 [( q9 H; C
, V9 v9 y& N5 m1 |8 Q& F6 @
Altera行銷總監梁樂觀表示:「我們選擇與十餘年來為音訊╱視訊廣播市場提供高品質IP解決方案的供應商PLDA密切合作,讓我們能夠為客戶提供全面的解決方案,包括FPGA、開發套件、關鍵工作的IP內部核心以及某些設計服務。」  y: J) A) s! @6 d: e

- X6 L( h* n( l8 P- WPLDA業務開發副總裁Callan Carpenter表示:「Altera的可編程邏輯解決方案在廣播市場上非常成功,而PLDA為FPGA設計領域提供高品質『完整產品』的IP內部核心。在FPGA中整合SRC功能避免採用多個ASSP,降低系統成本,節省電路板面積。」9 \0 o; T/ i3 q" b, H! D

5 f, J/ v- h6 ~$ O3 p% e更新版本可支援192 kHz採樣率的輸入和輸出採樣,並計畫於2007年10月推出。用戶可以在AES-EBU和I2S介面之間進行選擇。
作者: jiming    時間: 2007-10-12 10:13 AM
標題: Altera/TRS-STAR發布汽車可更新資訊娛樂平台
Altera和TRS-STAR GmbH發布PARIS開發平台,其為可完全更新的汽車市場資訊娛樂平台。該平台採用Altera Stratix II FPGA,針對新一代汽車資訊娛樂和遠端資訊處理汽車多媒體系統,並支援CAN、MOST、USB、乙太網路和SDHC介面,其可更新汽車影像系統具有多路視訊輸入和視訊輸出功能,而且還包括音訊處理模組和應用處理器。  7 d7 ?3 d1 C9 s! W( y$ Z+ X
Altera與十二家軟硬體矽智財(IP)供應商合作研發此開發系統,包含Altera Stratix II FPGA的預設置電路板、WVGA TFT觸控螢幕、參考設計、軟體堆疊和驅動程式、纜線、電源及文件檔資源CD等。該產品還提供展示設計和IP功能函式庫。該平台經過設計,方便IP整合,推動資訊娛樂應用的快速與高效率開發,其可更新結構節省50%的開發時間和系統成本。  / Q* |+ v" ?5 S5 x

# Q6 W5 {0 l6 P該平台通過Altera低成本、高性能HardCopy II結構化ASIC以進一步降低成本,對於功能較少的資訊娛樂系統,設計人員可轉向採用Altera低成本、低功率消耗Cyclone II和Cyclone III FPGA。  
" x1 I" `- h( d$ h9 D, X8 J; u. p
TRS-STAR表示,以往資訊娛樂設計人員在系統平台上採用各種微控制器,硬體和軟體結構很難協調工作,不但延長開發時間,提高系統成本,且由於控制器規範不能適應未來半導體技術的發展,客戶也面臨系統過時的風險。該平台為汽車客戶提供完整的設計方法,使IP能無縫整合到資訊娛樂應用中。
作者: chip123    時間: 2007-11-2 01:21 PM
標題: GiDEL介面卡採Altera Stratix FPGA
2007/11/2
: u: I- h  R  `8 V0 Y5 u" V
4 E$ \. W1 F/ ?7 PAltera宣布GiDEL的新一代PROC演算法加速板和PROCxM原型開發系統的PC_X8 PCI Express(PCIe)介面卡採用Stratix II、Stratix II GX和Stratix III FPGA。高性能Altera Stratix FPGA使GiDEL能夠在新的PCIe應用和設計人員開發系統中整合更多的功能,以提升系統性能。  
: e! }, ?% Z- C% z) d# D8 G% D5 b2 N, j, ~2 q2 M
針對採用PCIe的嵌入式處理應用,GiDEL的PROCStar III開發系統利用一∼四顆Altera Stratix III FPGA以達到用戶專用處理演算法的硬體加速功能。PROCStar III透過Stratix II GX FPGA支援八通道的PCIe。  
! i9 j6 x# R% ~7 j% i% Y+ T; q7 X6 {! h. ~5 |" r9 h% \3 N
而GiDEL的PROCel嵌入式處理器電路板是針對影像擷取卡、數位訊號處理(DSP)應用,以及高速資料獲取、視覺、成像和可重新配置運算系統所開發的。PROCel電路板符合PCIe短檔板擴充卡規範,其含有兩顆Stratix FPGA,一顆Stratix II FPGA用於執行演算法,另一顆Stratix II GX FPGA則用於實現與主控電腦的八通道高速PCIe介面。  . l5 O, P. ~8 V& ?) m

0 `$ W2 o+ b8 ~% h% F* C' q5 GGiDEL在其PROC9M和PROC30M單晶片系統(SoC)驗證系統的PC_X8 PCIe介面卡中採Stratix II GX元件。PROC9M和PROC30M SoC驗證系統在PC_X8介面卡的支援下,能夠用於驗證數百萬邏輯閘的SoC設計。PC_X8介面卡上的Stratix II GX FPGA為PROC開發系統SoC設計中需要驗證的PCIe矽智財(IP)提供PCIe主控介面。
作者: jiming    時間: 2007-11-5 11:48 AM
標題: Altera針對FPGA收發器發售Arria GX
2007/11/5- Altera提供Arria GX現場可編程邏輯閘陣列(FPGA)系列的第一款開發套件,該系列具有收發器的無風險低成本FPGA。Arria GX開發套件包括PCI Express(PCIe)、Serial RapidIO(SRIO)與Gigabit乙太網路(Gbe)等高速序列介面設計,提供更健全的開發和測試環境。該套件為設計人員大幅地降低成本,節省設計時間,系統設計人員更可以利用該開發套件做為自己的設計起點。  
# z1 `6 d; ?- t* W
5 k- X) m: A3 W! J該套件針對PCIe×1和×4、Serial RapidIO(SRIO)與Gigabit乙太網路(GbE)等設計,它包括一個PCI Express外形尺寸卡,一顆具有60K邏輯單元(LE)、三百五十個用戶I/O接腳和八個收發器通道的Arria GX FPGA。開發套件還包括Arria GX開發板、PCIe×4邊緣連接器、高速夾層卡(High Speed Mezzanine Card, HSMC)連接器、工作在233MHz的32MB×16 DDR2 SDRAM。開發工具包括PCIe參考設計和完整的文件檔案、Quartus II網路版設計軟體、支援OpenCore Plus矽智財(IP) Megafunction,例如PCIe編譯器×1和×4、GbE和SRIO等。
作者: jiming    時間: 2007-11-15 02:59 PM
標題: Altera/Synopsys為ASIC提供Nios II內部核心
2007/11/14-Altera和新思科技(Synopsys)宣布Altera Nios II處理器內部核心可透過DesignWare Star IP套件提供授權給客戶使用。該產品擴展Altera現有的現場可編程邏輯閘陣列(FPGA)和HardCopy結構化特殊應用積體電路(ASIC)產品供應,幫助Nios II用戶將設計移植到標準單元ASIC。Nios II處理器內部核心是應用最廣泛的FPGA處理器,其客戶群有五千多家電子設備生產廠商,包括世界上排名在前的電子設備製造廠。  
% W6 A  I7 K  |) C* r8 \; w2 [7 w2 L) @$ `
該套件讓設計人員可使用Star IP供應商所開發的高性能處理器和數位訊號處理器(DSP)內部核心。利用在設計重用、矽智財(IP)封裝方法及設計流程上的核心能力,Synopsys針對ASIC應用提供可配置、完全可合成的Nios II處理器內部核心。設計人員可在晶圓代工廠和製程技術中使用該內部核心。結合可重用內部核心和Synopsys一流的工具、支援和設計服務組合及關鍵的晶片系統IP建構模組,Synopsys為設計人員提供可靠的採用Nios II處理器架構的ASIC和ASSP完整解決方案。  
/ y5 {( n+ y6 L) I# U( n# [* U- _; i* M
Altera亞太區高級市場總監梁樂觀表示,Nios II處理器內部核心是應用廣泛的FPGA處理器,該公司通用Nios II處理器內部核心與Synopsys功能強大的ASIC IP和設計相結合,為滿足客戶需求提供強大的解決方案。  # O* I2 [4 y! V

9 D  U4 X3 Q: H. J3 a; WSynopsys IP行銷服務高級總監John Koeter表示,Altera和Synopsys互相合作,在DesignWare Star IP program中加入Nios II處理器內部核心,進一步擴展該內部核心的ASIC客戶基礎和應用。設計人員可在業界標準ASIC設計流程中充分發揮Nios II的可配置和可更新的優勢,只須透過Synopsys就能滿足自己在ASIC IP、支援和服務上的需求。
作者: jiming    時間: 2007-12-6 04:41 PM
標題: Vector Informatik採用Altera Cyclone III FPGA
Altera宣布Vector在其網路介面產品線上採用低成本、低功率消耗的Altera Cyclone III FPGA。Vector Informatik網路介面產品支援汽車網路設計人員實現PC和CAN、LIN、FlexRay及MOST匯流排系統的連接,應用於電子網路的開發、分析和最佳化。  
. E, y! ?; ^2 \% r  z) `& l8 N) f6 A! D3 B, a/ Q
Vector全球產品線經理Rainer Zaiser評論表示, Cyclone III FPGA的功率消耗非常低,Altera還提供靈活的封裝和通過汽車認證的矽智財(IP)。且加入Altera的Cyclone III早期試用計畫後,在產品發布前就能優先知道新FPGA的資訊,從而加速新一代產品的推出。  $ |8 n% H* n1 M' S/ U& G4 Z
4 g/ A& \) B; d: }7 q5 B
Vector採用Cyclone III FPGA實現網路介面及專用通訊協定與運行軟體診斷工具的主機系統進行通訊。Vector網路介面產品線包括為CAN、LIN、FlexRay和MOST等各種汽車網路通訊協定提供的多種USB、PCI、PXI、PCI Express(PCIe)和PCMCIA介面解決方案。  - R% g3 r9 R* `3 g# t- E0 R  y: _

, p: G7 H1 M% a2 J9 KAltera低成本產品行銷總監Luanne Schirrmeister指出,Cyclone III系列的成本、密度、靈活性和功率消耗優勢吸引Vector。Vector利用這些優勢,迅速幫助客戶實現新的高階功能,提高利潤。
作者: heavy91    時間: 2007-12-13 05:57 PM
Altera全新MAX IIZ CPLD在可攜式應用中實現零功率消耗
0 K+ e7 N2 X6 R/ I$ {; s減少功率消耗、體積和成本
. i% ?' }, O$ T' J1 i
7 Z2 Z8 M. s& f$ r+ r# M+ F  E
2007年12月11日,台北訊—Altera公司(NASDAQ:ALTR)今天宣佈全新零功率消耗MAX® IIZ CPLD進一步擴展其低功率消耗可編程邏輯解決方案產品組合,該元件是專門針對解決可攜式應用市場的功率消耗、封裝和價格限制所設計開發。與相競爭的傳統巨集單元CPLD相比,MAX IIZ元件具有6倍的密度和3倍的I/O資源優勢,以相同甚至更低的功率消耗滿足設計人員對各種功能的需求,同時大大降低電路板面積。MAX IIZ元件為業界最流行的CPLD系列增加零功率消耗和超小型封裝型號,使掌上型設備和其他可攜式應用能夠充分發揮CPLD的諸多優勢——包括靈活性、產品快速面市以及電路板級整合等。# |: S( H7 ]. L

7 B; d' @( v6 K$ V0 \7 y# KAltera公司低成本產品行銷總監Luanne Schirrmeister表示:「MAX IIZ的推出進一步拓展Altera的低功率消耗產品組合。從智慧型電話到可攜式媒體播放器,目前可攜式應用設計人員需要具備突出產品優勢的能力才能獲得市場成功,而且還不能增加功率消耗或者封裝外形。因此,我們推出MAX IIZ元件,它完美地結合零功率消耗、小外形封裝和低成本等優勢。」
5 S  I; E+ M  y8 T+ _# k( I$ x7 ]4 w$ o# O3 X/ s' J- P
MAX IIZ CPLD的特性和優點
4 j0 G4 p+ `  @2 n2 u3 k7 }5 ZMAX IIZ元件的密度分佈在240至570個邏輯單元(LE)之間。元件提供超小型MBGA封裝,I/O數量達到160個。與其他元件相比,邏輯密度和I/O數量的增大進一步提高現有功能的整合度,大大節省電路板面積,減小功率消耗,同時降低系統整體成本。
( C& I- y6 b) n7 B% F+ O5 T6 Y6 H- @1 R1 u; ]# k
MAX IIZ結合非揮發性和暫態接通功能,以及創新的查找表(LUT)邏輯結構,打破傳統巨集單元CPLD在功率消耗、體積和成本上的限制。元件採用0.18微米製程、1.8V內部核心電壓和6金屬層快閃記憶體,在單個元件中實現高級功能和零功率消耗。MAX IIZ CPLD在高階系統特性上遠遠超出傳統巨集單元CPLD,這些特性包括用戶快閃記憶體、內部振盪器、成本最佳化、更大的密度、更小的封裝以及更低的功率消耗等。
% O- G8 h: M8 {/ T( Z" m5 r
! z/ H8 o; N1 c- k+ e% y5 j; @關於MAX IIZ元件的詳細資訊,請參考www.altera.com/b/maxiiz。關於MAX IIZ元件可攜式應用的資訊,請瀏覽www.altera.com/b/maxiiz-portable
9 |4 Z, M: {) Y7 g) Z  ~; J* x& j! l  V' o8 w9 Y3 Q7 Z2 A
Altera低功率消耗產品組合& \  C2 p& c/ s/ E* t
Altera提供全套的低功率消耗解決方案,借助業界領先的低功率消耗Altera® Stratix® III和Cyclone® III FPGA、HardCopy®結構化ASIC以及MAX IIZ CPLD,Altera元件在眾多的低功率消耗領域中得到了廣泛應用,例如高性能運算、軍事無線電、行動電話和數位消費性產品等。
8 I( P9 {& W7 _. a
; O& a) f' t& D軟體支援% s7 b3 N9 m: ]$ |. C
MAX IIZ元件由免費的Quartus® II網路版軟體版本7.2 SP1為其提供支援。利用這一使用方便的新版Quartus II軟體,Altera大大降低開發成本,縮短設計完成時間,確保平穩、成功的設計流程。Quartus II軟體還無縫整合所有一流的第三方合成和模擬工具。用戶可以從www.altera.com/download下載Quartus II軟體訂購版和網路版。 / e4 Q0 _6 x2 R1 w0 ?# {" S6 {

7 D# i  a4 `! y' j; H* d6 O價格和供貨資訊  M- B5 E0 R9 l/ d* P
將於2008年第一季發售產品級MAX IIZ EPM240Z M68元件,批量價格為1.25美元。MAX IIZ所有元件將於2008年第二季開始全面發售。此外,還提供20多個MAX IIZ設計實例,幫助設計人員迅速高效率地開發並訂製實現他們的設計,您可以從www.altera.com/max2example下載這些設計實例,並將於2008年第二季提供MAX IIZ展示板。5 `$ ?$ j0 c) j9 |* z+ F8 k
! ~- _! d. \- |, y
) m' m( z) n0 G  D, O

( D7 A0 t2 |" n* b* z[attach]2322[/attach]
作者: jiming    時間: 2007-12-20 05:58 PM
標題: Altera 65奈米Cyclone III FPGA出爐
2007/12/20-Altera宣布低功率消耗、低成本Cyclone III系列65奈米FPGA所有八個型號的產品級晶片量產。自從2007年3月推出以來,該系列產品已迅速應用於無線、軍事、顯示、汽車和工業市場的大量客戶的系統中。  
0 E8 E/ \2 G& A6 P1 i8 r9 }( @% [+ }; Z' V& [: Y  F0 y
Altera公司低成本產品行銷總監Luanne Schirrmeister表示,Cyclone III元件在數位系統設計中實現高密度、低功率消耗和低成本。FPGA設計人員需要經硬體測試的全面解決方案,因此,該公司推出三種不同的開發套件,以及專用矽智財(IP)和參考設計,以加速產品面市,幫助客戶降低開發成本。  6 V* }0 \8 \: f& `# P

9 W2 G4 ]# s+ \: J2 t* |該元件應用成功的幾個例子包括,需要即時乙太網路通訊的工業設備,為包括EtherCAT在內的多種通訊協定提供矽智財支援;為汽車網路設計人員提供的網路介面產品;適合軟體無線電(SDR)應用的軟體編程配置平台。該元件功率消耗比競爭FPGA低75%,具有5K∼120K的邏輯單元(LE),以及4MB的記憶體和兩百八十八個數位訊號處理(DSP)乘法器。該系列採用台灣積體電路製造(TSMC)的65奈米低功率消耗(LP)製程技術,提供商業、工業和擴展溫度範圍支援。
作者: chip123    時間: 2008-1-14 12:18 PM
標題: Altera在三洋家庭劇院投影機中表現出色
2008/1/11-Altera宣布三洋電子(Sanyo)在其PLV-Z2000 1080p家庭劇院投影機中採用Cyclone II FPGA和Nios II嵌入式處理器,進一步提高家庭娛樂系統的影像品質。Altera的FPGA和嵌入式處理器組合方案的高階影像處理功能,使三洋最新款家庭劇院投影機的對比度達到15,000:1。利用Altera的解決方案,三洋等產品創新者提高整合度,實現更具價值的功能。在2008年1月7∼10日舉行的美國拉斯維加斯消費性電子展(CES)上,三洋將展示其PLV-Z2000 1080p家庭劇院投影機。  ) w% L1 M$ w' f) G: A

4 [  l. n( s  u6 o6 I4 K* w在元件選擇過程中,三洋確定Nios II嵌入式處理器的性能能夠滿足其提高影像品質的需求。Altera解決方案幫助三洋家庭劇院投影機實現色彩更豐富、更逼真的影像,同時提高對比度和解析度,柔和的影像甚至達到膠片的視覺感受,所提供的七級預設校準功能可適應各種視聽室和環境亮度變化。  # |+ K: t: \* A+ T

4 F6 Q* J* K$ n6 QAltera的FPGA和嵌入式處理器技術提供豐富的功能,其性能和內在價值對其獲高品質視訊有很大幫助。利用Altera的解決方案,三洋的PLV-Z2000能為家庭劇院愛好者提供獨特的娛樂感受,Altera新的Cyclone III FPGA應用前景廣闊,確保三洋能夠在今後的產品中發揮重要作用。
作者: chip123    時間: 2008-1-14 12:19 PM
標題: 三洋採用Altera Cyclone II FPGA拓展車用攝影市場
2008/1/10-Altera宣布三洋(Sanyo)在其CCA-BC200汽車後視倒車攝影系統中採用Cyclone II FPGA和Nios II嵌入式處理器。Cyclone II FPGA的Nios II嵌入式處理器為三洋提供高性能影像處理解決方案,降低廣角和偏角失真。CCA-BC200是首款配件市場後視倒車攝影系統。該系統可連接至所有汽車的視訊監視系統,對影像進行數位校正,實現更清晰自然的影像。三洋將在2008年1月7∼10日於拉斯維加斯舉行的消費性電子產品展(CES)上展示這一款後視倒車攝影系統。  
) {0 C) {# K+ P9 {
: [) Z& |! f; i" oAltera的Cyclone II FPGA結合其Nios II嵌入式處理器,實現高性能影像處理功能,例如縮放、編碼、控制功能,性能超出很多消費性汽車應用中的DSP處理器和微控制器組合。三洋採用該解決方案來實現影像轉換、濾波、平滑和混合等高階演算法,為CCA-BC200提供即時「魚眼」校正功能,防止「梯形失真」。這些功能實現清晰、正確的影像,幫助駕駛員安全地進行倒車,清楚地看到道路上有什麼障礙。  
5 Q" \- L, \( R$ Z# Z- B9 h3 T' u- Z8 T  z& ~
三洋表示,Cyclone II FPGA和Nios II嵌入式處理器提供的高階功能非常有價值,採用Altera的Quartus II軟體,不但提高整合度,還獲得明顯的產品及時面世優勢,這一款軟體能夠幫助其迅速實現各種複雜設計。
作者: jiming    時間: 2008-1-24 05:33 PM
標題: Altera FPGA具340K邏輯單元
Altera提供大容量FPGA,Altera 65奈米 Stratix III系列之一EP3SL340具有340K邏輯單元(LE)容量,支援DDR3記憶體,介面速率超過1067Mbitp/s,在所有的大容量、高性能邏輯元件(PLD)中具有低功率消耗優勢。Stratix III FPGA適合各類終端市場多種應用,包括通訊、電腦、儲存以及軍事和航太等領域。  
: }7 q7 y; v" C, Y2 R3 \7 a3 X1 s
8 O  M3 b9 P/ j& e0 U1 `4 MStratix III EP3SL340 FPGA比競爭大容量FPGA性能高出25%,採用該公司可編程功率消耗技術,功率消耗降低29%。元件的DDR3記憶體介面速率超過1,067Mbitp/s,記憶體性能比競爭FPGA方案高出33%。利用340K LE、17位元組嵌入式記憶體以及五百七十五個18×18乘法器,設計人員能夠把系統功能提高。  6 n* b8 Y' D" Y1 D3 G8 |
8 k% e" Q9 }- ?$ e  F
Stratix III FPGA和Altera Quartus II設計軟體相結合,具備效能優勢,將可縮短編譯時間,更迅速地完成整體時序逼近。利用該性能,透過Quartus II軟體的高階布局布線演算法,高階設計工程師能更快地將產品推向市場。  
5 y/ K7 C2 ?: c) V$ J1 R4 p
$ o# X* M' ]5 r5 L, ZAltera表示,Stratix III FPGA實現低功率消耗、高性能和大容量。340K LE的供貨清楚地展示該公司技術優勢,所交付的元件具有快速的記憶體介面以及優質的系統性能,並降低整體功率消耗,縮短編譯時間。
作者: jiming    時間: 2008-1-29 02:45 PM
標題: Altera Stratix II GX FPGA提供SFI-5介面
2008/1/29-Altera宣布具有嵌入式收發器的Stratix II GX FPGA支援SERDES訊框器介面Level 5(SFI-5)標準,為高性能光通訊應用提供40G∼50Gbit/s介面。SFI-5規範是晶片至晶片標準,保證前向糾錯(FEC)技術、訊框器及光纖轉發器之間的通用性。硬體測試驗證Stratix II GX FPGA符合SFI-5標準,其二十個高速序列收發器通道的資料速率在600M∼6.375Gbit/s之間,很容易滿足SFI-5介面要求。  
# I7 G# }5 l% G& A. r- d( N2 w6 N( X1 @  R3 B6 r
SFI-5光纖網路論壇(OIF)規範是為網路處理器設備和光纖轉發器提供介面而開發,以進一步提高頻寬。SFI-5標準支援的網路傳送格式包括OC-768、STM256和OTN OTU-3。除了SFI-5標準以外,Altera Stratix II GX FPGA還支援眾多的光電通訊協定,具有低功率消耗特性及優異的訊號完整性,適合高速設計。  1 I* I) t% z0 K( F; x9 e
4 C; o2 i( Q) x; `: D
Altera的Stratix II GX FPGA具有二十個工作在600M∼6.375Gbit/s的收發器通道,為需要多路數10億位元序列I/O的應用提供高性能、大容量解決方案。Altera的收發器技術具有可靠的雜訊抑制能力,優異抖動性能,且功率消耗較低。Stratix II GX元件是多種序列通訊協定的解決方案,這些通訊協定包括SerialLite II、XAUI、SONET/SDH、Gigabit乙太網路、光纖通道、Serial RapidIO、PCI Express、SMPTE 292M和SFI-5等。
作者: chip123    時間: 2008-2-21 03:03 PM
標題: Altera加速推出汽車電子產品組合
為了提供汽車電子市場的創新發展平台,Altera宣布將開始發售複雜型可編程邏輯元件(CPLD)、現場可編程閘陣列(FPGA)和結構化ASIC系列部分型號的汽車級元件,汽車級規範符合嚴格的汽車品質和可靠性標準。  
/ L8 O6 j# \' }5 ?: Y0 U, RAltera為支援汽車OEM而進行的最新系列開發,以幫助OEM針對新興汽車資訊娛樂、網路和輔助駕駛應用建構更新平台。與ASIC和特定應用標準產品(ASSP)不同的地方在於這些平台很容易在各種汽車款式中發揮其產品優勢。使用可編程邏輯解決方案,和ASSP產品相比,汽車產品能更迅速地滿足快速變化的功能需求,而功能需求的變化要比典型汽車設計週期快得多。  
. V0 J# \) X$ Y4 V' s4 D( A: i  e7 e0 j# Z
Altera產品系列的部分型號指定在汽車級,包括MAX 7000AE和MAX II CPLD、Cyclone、Cyclone II和Cyclone III FPGA及HardCopy II結構化ASIC等。Altera的低成本Cyclone III FPGA是業界65奈米製程節點唯一的汽車級FPGA,HardCopy II結構化ASIC是汽車級結構化的ASIC。  
# u* F3 V  V! F" ]" p  T2 _
8 _) i0 T, a8 g6 \) s. E該公司汽車級元件符合ISO/TS16949,滿足ISO 9001:2000,以及汽車和客戶的特殊需求。該公司所有的生產合作夥伴都通過TS16949認證和註冊,包括晶圓代工廠(TSMC)及封裝和測試合作夥伴,包括ASE和AMKOR。該公司的汽車級產品根據AEC-Q100規範進行測試,支援生產件批准程序(PPAP),工作接面溫度介於-40∼125°C之間。
作者: chip123    時間: 2008-3-25 04:09 PM
標題: 中興通訊採Altera FPGA實現TD-SCDMA遠端射頻
Altera宣布中興通訊(ZTE)在新的TD-SCDMA遠端射頻單元(RRU)中採用Stratix II FPGA,Stratix II元件完成ZTE RRU所有主要數位中頻(IF)功能。TD-SCDMA是中國第三代(3G)移動電信標準,被3GPP標準組織所採用。該標準發展越來越受到電信行業關注,有更多組織參與其中。此外,由於TD-SCDMA的智慧天線需求,RRU將得到廣泛應用。
% o- j2 c  y" m! e- Z& U+ s
8 m, H! v$ |# N) B  ^" GZTE RRU產品在功能和性能上達到一個全新層次。Altera Stratix II元件實現的功能可能需要多個ASSP才能完成,使其具有電路板面積、可靠性,以及功率消耗優勢。而Stratix II FPGA還能支援RRU遠端現場硬體更新。  7 ]' j$ ^: f3 N, n& V8 y0 R4 S" a

  U, P' ~; w7 C2 g% ^Stratix II元件的靈活性和性能使Altera成為ASSP最佳替代方案,在快速發展的TD-SCDMA市場上能與中興通訊這樣一流企業進行合作,讓Altera感到非常高興。只要輕鬆地利用HardCopy ASIC來進行移植,Altera即能幫助中興通訊按時完成具有挑戰性的開發計畫,並保持競爭優勢。
作者: jiming    時間: 2008-3-27 04:48 PM
標題: Altera/Bitec為新一代視訊系統提供開發平台
2008/3/27- Altera和Bitec提供視訊開發套件以幫助設計人員迅速開發對成本敏感的高性能視訊應用,實現其原型產品。套件的核心是該公司的Cyclone III FPGA,其提供兩百八十八個乘法器和4Mb嵌入式記憶體模組,且功率消耗很低,該元件具有強大的平行處理能力,是理想的視訊處理平台。套件支援多種視訊I/O格式,使視訊應用開發人員能夠利用他們的實驗室視訊訊號,以及顯示設備迅速開發、除錯設計,實現設計原型。  9 B5 G& H" |8 l: O4 B! p

$ D1 h  K$ {# v3 C5 J9 dBitec表示,Cyclone III FPGA架構具有豐富的邏輯、乘法器和嵌入式記憶體資源,能夠以很高的性能價格比實現高性能視訊處理功能。該公司和Altera聯合開發這一視訊開發套件,吸引視訊監控、視訊會議、工業成像以及其他視訊應用領域的大量客戶。  
- p" W- T+ @0 h, K  Y, x) @
. \# s/ N* I( D: V1 x視訊開發套件包括Cyclone III開發板和兩片由Bitec開發的高速Mezzanine連接器(HSMC)視訊介面子卡。套件支援複合視訊、S視訊、DVI和RGB視訊訊號,其包括Cyclone III EP3C120F780開發板、四路視訊HSMC子卡、DVI HSMC子卡和DVI纜線、Quartus II網路版軟體、可使用Altera OpenCore Plus矽智財(IP)評估巨集功能,包括視訊和影像處理(VIP)套件、由Bitec開發,含有視訊Mosaic參考設計的CD-ROM。
作者: jiming    時間: 2008-4-1 06:15 PM
標題: Altera低功率消耗Cyclone III FPGA出爐
Altera宣布65奈米Cyclone III FPGA系列推出新8毫米×8毫米封裝(M164),為設計人員提供單位電路板上容量最大的FPGA。設計人員現在可充分利用Cyclone III元件的低功率消耗和大容量領先優勢,設計實現消費性、軍事和工業市場上空間受限的大批量應用。  9 ]9 c+ u. x: g: V
# V% N  G% M9 B# e! P1 y
新的8毫米×8毫米一百六十四接腳封裝具有高達16K的邏輯單元(LE),擴展Cyclone III FPGA的大容量小封裝產品,該系列包括14毫米×14毫米兩百五十六接腳(U256)和17毫米×17毫米四百八十四接腳(U484)封裝。每一封裝在其布局下都有豐富的邏輯和I/O,支援工程師在新的應用中使用FPGA,例如掌上型無線電設備、衛星電話、I/O模組和消費性顯示器等應用。  
/ H4 ]6 K* v+ B
& X( H. e% g& m/ V$ u4 KCyclone III元件功率消耗比競爭FPGA低75%,具有5K至120K LE,以及4Mb的記憶體和兩百八十八個數位訊號處理(DSP)乘法器。此外,Cyclone III FPGA系列比競爭低成本FPGA性能高出近60%。Cyclone III系列採用台積電(TSMC)的65奈米低功率消耗(LP)製程技術,提供商業、工業和擴展溫度範圍支援。
作者: chip123    時間: 2008-5-8 12:12 PM
標題: Altera LVDS I/O標準支援SGMII
Altera宣布Stratix III FPGA在其LVDS I/O上支援序列Gigabit媒體獨立介面(SGMII)。Stratix III LVDS I/O的介面速率達到1.25Gbit/s,滿足SGMII嚴格的抖動性能要求,支援不含收發器的三速乙太網路(10/100/1000Mbit/s)介面。Stratix III FPGA是業界首款在LVDS接腳上支援Gigabit乙太網路SGMII的可編程邏輯元件,降低每項元件的成本和功率消耗,並可提供更多的介面。  
8 F! A4 C% V9 G8 n) @5 x: `% \5 o9 ^5 o( i; h+ ~" f+ }! t/ X
Stratix III FPGA的SGMII I/O支援元件可透過小型可插拔(SFP)光纖模組連接Gigabit乙太網路埠。用戶使用Stratix III FPGA的LVDS通道,可以在多埠應用中整合較多的Gigabit乙太網路通道,如九十六埠SGMII交換器等。  
( I2 J4 M# m+ i: Y8 l! b: o  k! U8 m9 Z
Stratix III FPGA LVDS通道之所以能支援Gigabit乙太網路SGMII,是因為其架構具有較低的抖動特性,支援動態相位對齊(DPA)和軟式核心時鐘資料恢復(CDR)模式。軟式核心CDR在可編程架構中以IP的形式實現,可從嵌入時鐘的資料中提取時鐘,支援SGMII。
作者: heavy91    時間: 2008-5-20 05:35 PM
Altera發佈業界第一款40-nm FPGA與HardCopy ASIC2 x0 r# k3 |# {( c
. ^# U3 T' k) l
Stratix IV FPGA和HardCopy IV ASIC皆提供收發器功能選項! n) ~, ^7 Q0 F/ z- b  h: @/ `

. T% D/ s2 E$ B. |/ V2008年5月20日,台北訊—為幫助設計人員提高整合度與進一步創新,Altera公司(NASDAQ:ALTR)今天發佈了業界的第一款40-nm FPGA和HardCopy® ASIC。Stratix® IV FPGA和HardCopy IV ASIC皆提供收發器,並且在密度、性能和低功率消耗上遙遙領先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV元件等價,具有1千3百30萬邏輯閘。Altera® 40-nm元件滿足了許多市場對各種高階應用的需求,例如,無線和有線通訊、軍事、廣播和ASIC原型開發等。% G7 G; L+ ~+ i3 K7 f6 p# ]

: ~0 W' r0 |) W: t+ V( R隨著對網際網路傳輸視訊、高速無線資料和數位電視等服務需求的不斷增長,設計人員需要能夠提供更高的資料速率、更高的介面頻寬和資料處理能力更強的解決方案,而且其功效要好。為解決這些設計挑戰,Altera借助在收發器、記憶體介面、低功率消耗技術和FPGA內部核心架構上的創新,實現40-nm元件的新功能。- Q" k: Q6 ?+ ~- X9 u

% n3 V9 U. k, h$ N# C# I+ fStratix IV FPGA系列採用了台灣積體電路公司(TSMC)的40-nm製程技術製造,包括兩個型號,增強型具有豐富的記憶體和數位訊號處理(DSP)資源(Stratix IV E FPGA),以及具有收發器的增強型(Stratix IV GX FPGA)。Stratix IV GX FPGA的48個收發器以8.5 Gbps的速率工作,為設計人員提供業界最大的頻寬,是任何其他FPGA頻寬的兩倍以上。Stratix IV GX FPGA還為PCI Express(PCIe) Gen 1和2提供硬式核心矽智財(IP)支援,並支援多種通訊協定,包括Serial RapidIO®、XAUI(包括DDR XAUI)、CPRI(包括6G CPRI)、CEI 6G、Interlaken和乙太網路等。
) L. K5 z' u9 a% b6 p: y& @4 o  t" u6 v; K4 l1 ^3 C
為滿足客戶對低功率消耗的需求,Stratix IV系列元件採用了Altera獲得專利的可編程功率消耗技術。這一低功率消耗技術最佳化了邏輯、DSP和記憶體模組,在設計中需要的地方提高性能,而盡可能降低其他地方的功率消耗。
" o5 |9 L5 G; \, y2 r3 k% r$ b1 V' S* t4 l
在新的HardCopy IV ASIC系列中,Altera首次提供了採用收發器架構的ASIC選擇。在設計中使用Stratix FPGA,具有FPGA硬體和軟體協同設計和協同驗證的優勢,產品上市縮短了幾個月的時間,而使用HardCopy ASIC則具有ASIC量產的優勢。; J7 i( `, t' b) D% Y3 l( u! N& q
Altera公司CEO、總裁兼董事長John Daane評論表示:「今天的發佈進一步擴大了Stratix系列相對於競爭產品在密度、性能和低功率消耗上的優勢。結合HardCopy ASIC系列,Altera是唯一能夠提供全面的高性能解決方案的公司,幫助設計人員迅速實現設計構思,大批量投入生產。」
5 A4 i8 J: E2 A) F5 r+ P
4 S+ C$ S/ @% `Altera公司今天還發佈了新版Quartus® II設計軟體(請參考相關發佈:「Altera Quartus II軟體版本8.0使高階FPGA的性能和效能達到了前所未有的水準」),並為40-nm產品提供最佳的IP解決方案。Quartus II軟體版本8.0的性能在業界是最好的,邏輯利用率非常高,而編譯時間最短,設計人員採用該軟體不但提高了團隊設計的效率,而且能夠儘快將產品推向市場。
7 }; H, H0 w3 U5 y% k6 R; z. s4 P9 J' n; \& }6 \" o2 F
供貨資訊3 Q! z0 z; l& Z( O: K
客戶現在可以使用Altera的Quartus II設計軟體版本8.0開始Stratix IV設計。將於2008年第四季提供Stratix IV元件系列第一個型號的工程樣品。客戶可以在2009年第三季下單HardCopy IV ASIC。關於Stratix IV元件的詳細資訊,請瀏覽www.altera.com/stratix4。關於HardCopy IV ASIC元件的詳細資訊,請參考www.altera.com/hardcopy4# ?7 @# Q, x" r

" Y! v, d8 D; h  {
; V0 e9 `" R4 O; {5 M[attach]4120[/attach]
作者: heavy91    時間: 2008-5-20 05:39 PM
Altera Quartus II軟體版本8.0使高階FPGA的性能和效能達到了前所未有的水準4 c5 O6 |% Y+ |" x* K' I. S
借助性能、邏輯利用率和編譯時間優勢,加速產品上市,提高團隊設計效率

, ~* d. Q( y/ p  i$ h! A- E4 _8 Z6 B4 L; F4 S! m' p# z
2008520日,台北訊Altera公司NASDAQALTR今天發佈Quartus® II軟體版本8.0支援公司的40-nm Stratix® IV FPGAHardCopy® ASIC延續了公司在設計軟體性能和效能上的領先優勢。與最相近的競爭軟體相比,這一版本的Quartus II軟體在高階FPGA上平均快出兩個速率等級,編譯時間縮短了3倍。8.0版增加了新的效能特性,支援業界最先進的FPGA,進一步鞏固了Altera幫助FPGA設計人員獲得最佳性能和效能的承諾(請參考「Altera發表業界第一款40-nm FPGAHardCopy ASIC」的相關發佈)。$ R/ j9 c( k* T! l7 |

6 k. S# s8 ]+ p! n; n$ ~在過去5年中,Quartus II軟體的高階FPGA編譯時間在業界一直是最短的,平均每年縮短20%。客戶在Windows平臺上使用8.0版來設計Altera65-nm Stratix III FPGA,與7.2版相比,編譯時間最多縮短了50%,平均達到22%。在Linux平臺上,編譯時間則平均縮短30%以上。運用了多處理器伺服器的設計,將在編譯時間上更具優勢,借助業界唯一由供應商提供的FPGA設計軟體以及多處理器支援,編譯時間平均還會降低20%2 u- s7 \2 i: F7 S) `
名列前茅的效能優勢
5 Y1 @- [( G9 {2 p( }- K0 t) Y, T& p  g, h" V6 |- d
Quartus II
軟體的漸進式編譯特性使用戶在效能上名列前茅,與標準編譯相比,編譯時間縮短了近70%。為幫助設計人員進一步充分發揮漸進式編譯的優勢,Quartus II軟體版本8.0提供了新的設計分區規劃器。在建立漸進式編譯設計分區過程中,互動式圖形使用者介面(GUI)可提供即時回饋,例如邏輯資源佔用以及分區內時序通路等,幫助設計人員研究並迅速確定最有效的分區方案。

# }1 i+ F( U$ E. t# j6 {) |3 V% ]! IAltera軟體、嵌入式和DSP市場總監Chris Balough評論表示:「在將產品推向市場的競賽中,我們的客戶一直強調FPGA設計效能的重要性。隨著8.0版的發佈,AlteraQuartus II軟體有明顯的效能優勢,將可繼續贏得客戶的信任,現在,他們可以採用業界最先進的40-nm FPGA。」& ^; _& s( T8 w2 L2 T
Quartus II軟體版本8.0的其他增強特性
' I' q/ A& B% o+ c3 P·新的任務視窗:提供互動式設計流程控制臺,指導使用者完成FPGA設計流程。
- p# |+ ^' ^8 p  L·SOPC Builder提供漸進式編譯支援,為設計庫增加關鍵的矽智財(IP)模組,包括JTAGSPI介面。
4 f8 t+ P* l1 ~6 |% O·增強FPGA I/O規劃:在接腳規劃器中增加接腳交換功能,加速電路板開發
% s( w+ ?; U% E: D8 j! y4 x·新的IP精靈為成功地使用Altera PCI ExpressDDR3 IP提供專門的設計指南和建議。
) F' L5 E1 o5 [8 |% l% m3 Z·MegaCore® IP資料庫:整合Quartus II軟體中,讓使用者更方便地使用AlteraIP心組合。這一版本新增特性包括PCI Express Gen2硬式核心IP5個新的視訊和影像處理內部核心,並對很多特性進行了改進。& D: F/ i8 `1 M3 a
·新的巨集功能:Quartus II軟體中新的浮點、延時鎖定迴路以及記憶體初始化巨集功能,將有助於加速設計開發。
3 }9 S. l$ K9 \6 `
$ X  M$ c3 t2 ^2 j5 K價格和供貨資訊
+ h$ e# E4 Z9 @& J- d9 u現在可以透過當地的Altera®業務代表和經銷商來購買Quartus II訂購版軟體版本8.0Quartus II軟體版本8.0訂購版和網路版都可以在63日透www.altera.com/download進行下載。也可以透過www.altera.com/dvdrequest申請DVD格式的Quartus II軟體。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購費用中,簡化了獲得Altera設計軟體的過程。訂戶會收到Quartus II訂購版軟體、Mentor Graphics® ModelSim®-Altera版以及IP基本套件的全部授權,它包括11Altera最流行的IPDSP和記憶體內部核心。節點鎖定PC授權的年度軟體訂購價格是2,495美元,可以透過www.altera.com/buyquartus來購買。
  ]% ~5 Y, S5 @$ Z
6 f9 Z6 w0 E( y[ 本帖最後由 jiming 於 2008-5-28 09:49 AM 編輯 ]
作者: jiming    時間: 2008-5-28 09:49 AM
標題: Altera發佈業界第一款40-nm FPGA與HardCopy ASIC
為幫助設計人員提高整合度與進一步創新,Altera公司發佈業界第一款40-nm FPGA和HardCopy ASIC。Stratix IV FPGA和HardCopy IV ASIC皆提供收發器,並且在密度、性能和低功率消耗上領先。
( B( N5 }7 J0 `: Z6 E, R. D4 M& |  O# j  L2 y
 Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV元件等價,具有1千3百30萬邏輯閘。Altera® 40-nm元件滿足了許多市場對各種高階應用的需求,例如,無線和有線通訊、軍事、廣播和ASIC原型開發等。% v7 s& Z/ q- H0 h" e1 O5 P

) \% R0 U% X: B1 l 隨著對網際網路傳輸視訊、高速無線資料和數位電視等服務需求的不斷增長,設計人員需要能夠提供更高的資料速率、更高的介面頻寬和資料處理能力更強的解決方案,而且其功效要好。為解決這些設計挑戰,Altera借助在收發器、記憶體介面、低功率消耗技術和FPGA內部核心架構上的創新,實現40-nm元件的新功能。
  ^; _& H, W+ t1 J& [* g' R, \7 s* h1 n
& T% }& \1 n/ c2 d2 _ Stratix IV FPGA系列採用了台灣積體電路公司(TSMC)的40-nm製程技術製造,包括兩個型號,增強型具有豐富的記憶體和數位訊號處理(DSP)資源(Stratix IV E FPGA),以及具有收發器的增強型(Stratix IV GX FPGA)。Stratix IV GX FPGA的48個收發器以8.5 Gbps的速率工作,為設計人員提供業界最大的頻寬,是任何其他FPGA頻寬的兩倍以上。Stratix IV GX FPGA還為PCI Express(PCIe) Gen 1和2提供硬式核心矽智財(IP)支援,並支援多種通訊協定,包括Serial RapidIO®、XAUI(包括DDR XAUI)、CPRI(包括6G CPRI)、CEI 6G、Interlaken和乙太網路等。& o7 [3 T) Y. l4 v0 Q, @" p9 @
5 j9 A  `0 O1 x& u
 在新的HardCopy IV ASIC系列中,Altera首次提供了採用收發器架構的ASIC選擇。在設計中使用Stratix FPGA,具有FPGA硬體和軟體協同設計和協同驗證的優勢,產品上市縮短了幾個月的時間,而使用HardCopy ASIC則具有ASIC量產的優勢。
作者: chip123    時間: 2008-6-3 06:00 PM
標題: Altera的Nios II嵌入式評估套件獲得技術選擇獎
Altera宣布Cyclone III版Nios II嵌入式評估套件獲得兩項2008年度技術選擇獎-eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。技術選擇獎授予創新技術,以及透過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。  8 t8 U: R9 w" S% _' A; t

: U5 o3 \4 l- RNios II嵌入式評估套件是功能豐富的低成本平台,以快速簡單的「動手實踐」方式幫助嵌入式設計人員使用Nios II處理器和Altera SOPC Builder系統設計軟體。透過簡單的幾個按鍵,開發人員還可利用該評估套件來啟動實例程式,包括網路、硬體加速和影像處理等。對於剛接觸FPGA處理器的軟體設計人員,依舊是理想的開發平台。  - a% I; B/ k3 P- ?
( j) d+ D8 X  |. f5 r6 s
eg3.com資深編輯Jason McDonald評論表示,對比眾多公司及其產品後,很顯然,Altera的Nios II嵌入式評估套件最終勝出,其具有互動式功能、獨具特色的創新技術最佳例子。Nios II嵌入式評估套件在FPGA設計上有獨到優勢,毫無疑問應該獲得編輯選擇獎,以及讀者認可的讀者選擇獎。  . F4 S# W$ D6 I$ P
) }" ^) L" G" @
Altera軟體、嵌入式和DSP行銷總監Chris Balough表示,很榮幸獲得此獎項,並得到大家的認可。自從Nios II嵌入式評估套件發布以來,客戶回應非常熱烈。Altera與其合作夥伴提供豐富的應用軟體和觸控介面,展示Nios II處理器強大功能,使設計人員能迅速在其系統中應用這些設計。
作者: jiming    時間: 2008-7-8 12:18 PM
標題: Altera高性能數位訊號處理設計提高一個數量等級效能
針對高性能數位訊號處理(DSP)設計,Altera公司發布具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能夠自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。相較於手動最佳化HDL程式碼需要數小時甚至數天時間,新的DSP Builder特性,可讓設計人員幾分鐘內即實現接近峰值FPGA性能的高性能設計,大幅地提高了效能。  
# Q7 _' Q; S% ^$ F6 t1 _- E' r) ^+ c( U
The MathWorks訊號處理和通訊市場總監Ken Karnofsky表示,DSP Builder第二代採用模型架構的合成技術,在設計高性能DSP時,可以借助該技術使用Simulink做為建模、模擬和實施環境。大量提升設計人員在Altera FPGA上實現DSP功能時的效能。  2 _# K8 `6 i( z4 o

' }0 B. ~' j: m1 ?設計無線基地台多載波、多天線RF處理等實際應用中的多通道訊號處理資料通路時,新的DSP Builder第二代合成技術大幅提高了效能。DSP Builder工具自動加入串流階級和暫存器,透過分時多工技術產生高度最佳化的功能設計,例如數位昇頻(DUC)、降頻(DDC)、峰值因數抑制(CFR)和數位預失真(DPD)等功能,可大幅地提高效能。使用戶能夠迅速完成系統層級設計,並針對載波頻寬、載波數、天線和分區變化輕易調整設計。DSP Builder版本8.0提供了多天線、多載波WiMAX和WCDMA DUC與DDC設計等的設計實例。
作者: chip123    時間: 2008-7-14 01:44 PM
標題: Altera高性能DSP設計提高一個數量等級效能
DSP Builder版本8.0具第二代時序驅動Simulink合成技術1 N5 A4 Z6 g8 H  M

& i7 W3 _- z2 \' D. ]$ \+ o針對高性能數位訊號處理(DSP)設計,Altera日前發佈具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能夠自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。借助這項新的DSP Builder特性,設計人員可在幾分鐘內即實現接近峰值FPGA性能的高性能設計;與手動最佳化HDL程式碼需要數小時甚至數天時間相比,大幅地提高了效能。4 B$ W0 ~8 t. s4 i0 R
, K9 {( V, G( i8 R$ \& |
設計無線基地台多載波、多天線RF處理等實際應用中的多通道訊號處理資料通路時,新的DSP Builder第二代合成技術大幅提高了效能。DSP Builder工具自動加入串流階級和暫存器,透過分時多工技術產生高度最佳化的功能設計,例如數位昇頻(DUC)、降頻(DDC)、峰值因數抑制(CFR)和數位預失真(DPD)等功能。這將可大幅地提高效能,使用戶能夠迅速完成系統層級設計,並針對載波頻寬、載波數、天線和分區變化輕易調整設計。DSP Builder版本8.0提供了多天線、多載波WiMAX和WCDMA DUC與DDC設計等的設計實例。
# p% |% J( [0 L" R
4 W! c( y$ d4 tAltera軟體、嵌入式和DSP市場總監Chris Balough指出:「Altera不斷地為FPGA設計效能設定標準,包括高性能DSP設計。DSP Builder版本8.0中包含的創新合成技術實現了時序推動的FPGA實施環境,幫助設計人員透過簡單的按鈕點選,便可獲得他們需要的系統性能——並且效能提高了一個數量等級。」
作者: chip123    時間: 2008-7-28 02:39 PM
標題: Altera第二季財報 每股盈餘較去年同期增加43%
Altera日前宣佈第二季銷售額達3.599億美元,比2008年第一季增加7%,較2007年第二季增加13%。在2008年第一季0.839億美元淨收益和稀釋每股盈餘0.27美元基礎上,第二季淨收益增加到0.98億美元,稀釋每股盈餘0.32美元。和2007年第二季相比,今年第二季淨收益增加22%,稀釋每股盈餘增加43%。* F# ^$ `8 L; j  [
* b5 d3 y/ z/ {+ o% j8 v1 l
上半年營運現金流量為2.268億美元。在第二季,Altera以140萬美元購回其65,000普通股。到目前為止,在第三季,Altera已經以1,040萬美元另外購回了526,000普通股。Altera第二季末流動資金和投資達到12億美元。Altera董事會宣佈,每股0.05美元當季股利將於2008年9月2日支付給2008年8月11日股權登記的股東。
作者: chip123    時間: 2008-7-30 11:01 AM
標題: 松下選用Altera低功率消耗Cyclone III FPGA
Altera宣布松下公司在P2 HD專業廣播高畫質攝影機中選用Cyclone III FPGA。P2 HD AJ-HPX2700和P2 HD掌上型AG-HPX170是松下公司為滿足對高畫質(HD)廣播需求而開發的兩款無磁帶攝影機。  : c% z9 u6 D7 P) ^+ m8 Y, H8 v
0 ^, E" T5 m4 E# m
隨著全球市場朝向HD的邁進,廣播行需要高清晰的影像品質。在松下P2 HD專業廣播高畫質攝影機中,Cyclone III FPGA提供HD視訊處理功能,實現與P2記憶卡的介面,並控制LCD顯示螢幕。在所有低成本FPGA系列中,Cyclone III元件具有最大的記憶體邏輯比和DSP邏輯比,適合HD攝影機等視訊處理應用。  
. d; l) x0 P5 x1 e- S; v" p! k9 ]4 J" T# M7 J# }( S
松下原材料和採購管理部經理Akihito Nakatsukasa表示,Cyclone III FPGA具有較好的數位訊號處理性能,能夠為廣播行業客戶提供最高等級的影像品質。Cyclone III元件的功率消耗非常低,大幅降低了攝影機內部所產生的熱量。由於攝影機中需要的零件較少,也縮短了開發時間,降低成本。  7 U) |# E  M3 W% o9 E) A+ A

  @) U! H+ U, y- R) K. _新的P2 HD AJ-HPX2700專業攝影機以高密度Flash記憶體替代了老式磁帶。其功能簡化了現場攝製和編輯過程中的媒體處理,提高了現場設備應用的可靠性。P2 HD掌上型AG-HPX170是一款專業消費者等級的攝影機,具有AJ-HPX2700所具有的影像品質清晰並且穩定可靠的特性,其小巧輕型的系統實現了優異的可攜性。
作者: chip123    時間: 2008-8-18 10:31 AM
標題: XLoom使用Altera FPGA開發板
Altera為進一步展示其FPGA靈活性和通用性,宣布XLoom通訊公司採用Stratix II GX FPGA訊號完整性開發套件來提供獨特誤碼率(BER)測試環境。Altera採用FPGA架構的開發板,支援XLoom以更高性能價格比來測試晶片級光電互聯模組。這一獨特測試環境更貼近實際的客戶狀態,同時進一步節省空間,降低功率消耗。  
5 j  }4 Z. C, a) ~% ?( C/ j! z6 N  \1 A: o1 o
XLoom總裁兼CEO Avner Badihi表示,其AVDAT 4X 20 Gbit/s內置式光纖連接器在各種資料速率下進行全面測試,每個通道最大速率高達5Gbit/s。Altera Stratix II GX FPGA開發板的絕對成本較低,且占用較少實驗室空間和功率消耗,有助於提高其性能價格比。到2008年年底,XLoom計畫採用10∼15片Stratix II GX FPGA電路板,預計設備和功率消耗成本會節省100萬美元以上,實驗室空間減少400多平方英尺。 , n% j$ B6 w. M* n3 b+ R$ J

; F! ]0 ^. v% zXLoom在其AVDAT 4X光纖10GbaseCX4收發器設計和生產上採用Stratix II GX開發板實現獨特BER測試流程。裝配的Stratix II GX FPGA使XLoom能針對AVDAT 4X開發InfiniBand SDR和DDR(20 Gbit/s)互聯,以及10 Gigabit乙太網路互聯。  * t8 j! C# q$ F, K' J. Q* F
4 ^: }9 h. |1 n2 i% [8 P
Altera高階產品行銷資深總監David Greenfield表示,XLoom在Stratix II GX開發套件上的創新應用,是該公司採用Altera FPGA產品以高性能價格比解決其所面臨難題的另一個實例。非常高興能幫助XLoom和其他業界開拓者在減小產品體積上進行創新,並贏得市場。
作者: jiming    時間: 2008-9-15 12:28 PM
標題: Newtec寬頻終端選用Altera Cyclone II FPGA
在當今高速視訊下載和資料傳輸環境中,網際網路已成為世界上很多家庭的日常工具。該技術雖然發展很快,但是歐洲仍有許多農村地區直到現在還無法進行寬頻存取。Altera宣布榮獲大獎的Newtec Sat3Play寬頻終端採用其Cyclone II FPGA提供寬頻服務。  
/ ~7 w) h  J( H* h- l' I
7 o- q' I8 I; ~4 R8 RSat3Play寬頻終端是雙向衛星系統的組成部分,支援ISP和電信公司在還沒實現低成本寬頻鏈結的地區提供語音、資料和電視服務。Newtec是衛星通訊產品和解決方案的世界級供應商,其產品包括DVB調節器、數位電視、射頻分配網路、電視網路,以及IP寬頻存取網路等。  
3 M9 B6 R+ b3 j  ^' D; c8 S7 A5 I0 ]' {0 U" ?7 X9 a
Altera Cyclone II元件實現靈活、可更新的Sat3Play寬頻終端。在終端中,Cyclone II元件被使用為ASSP輔助運算器,處理返回通道的上游調節,對通訊協定封裝資料進行濾波,傳輸並接收IP資料封包,同時處理PCI等關鍵系統介面。  % _# i$ E6 ?6 ]9 m1 O
9 d# Z& Y" ]) p
Altera通訊業務部資深總監Arun Iyengar表示,在Newtec Sat3Play終端的核心部分下運作,Altera的Cyclone II FPGA有足夠的性能空間為新服務實現創新調節方案,同時,其可編程能力可簡化韌體更新。很榮幸為Newtec提供解決方案,讓歐洲用戶在寬頻存取上有更多選擇。
作者: jiming    時間: 2008-9-19 03:54 PM
標題: Altera元件全面支援XAUI通訊協定
Altera宣布將針對使用XAUI通訊協定的設計人員提供10 Gigabit乙太網路(10GbE)參考設計。網路路由器、企業和都會乙太網路交換器,以及儲存交換器中的線路卡和系統控制器,都可採用Altera Arria和Stratix系列FPGA,來可靠地連接10GbE背板或網路。Altera的10GbE解決方案符合IEEE 802.3ae標準,並成功通過新罕布什爾州大學通用性實驗室10GbE測試。  
  A6 z- i2 B5 p3 G2 b" \- b$ C7 r8 n2 D$ I; F7 s: a1 \4 t6 q
Altera的10GbE參考設計是非常可靠、靈活的解決方案,具所有的MAC、PCS和PMA功能。除符合IEEE 802.3ae 10GbE標準外,Stratix II GX FPGA還成功通過所有相關的UNH 10GbE硬體測試,以及各種光纖X2模組的光纖模組通用性測試。採用標準10GbE測試設備及CX4和X2轉換器,並在Altera的Stratix II GX版PCI Express開發套件中,對參考設計進行模擬和硬體測試認證。  ! G8 W6 E" l3 p# I

$ O) t5 }/ B) f. i: F0 B- O" Q" n$ tAltera的10GbE參考設計包括加密設計庫、詳細的10GbE應用筆記、帶有測試實例的模擬測試台,以及用戶配置GUI軟體。利用參考設計,設計人員能在多重10GbE系統中迅速實現Altera的Arria GX、Stratix II GX、Stratix III和Stratix IV GX FPGA。Altera 40奈米Stratix IV GX元件的推出讓設計人員可實現密度更高的大型10GbE設計,FPGA整合度達到優異水準。  1 O7 A% {) ?0 @! h1 g

/ N5 P  W. `; k- k7 q" l" |8 fAltera高階產品行銷資深總監David Greenfield表示,無論在企業、資料中心、都會或骨幹網路等所有網路領域中,對於寬頻應用的需求越來越強烈,尤其是10GbE市場。其10GbE解決方案符合標準並通過測試,讓客戶堅信Altera解決方案能與其他10GbE設備完美合作。
作者: jiming    時間: 2008-10-28 09:58 AM
標題: Altera展示車內資訊娛樂開發平台
Altera宣布為開發資訊娛樂、導航、舒適和便捷、輔助駕駛系統的汽車設計人員和原始設備製造商(OEM)提供平台ASSP替換資訊娛樂系統(P.A.R.I.S.)。與Gleichmann電子研究股份有限公司聯合開發,P.A.R.I.S.平台實現了完整的開發環境,包括工具、矽智財(IP)和軟體,大幅簡化了車內系統的開發。10月20至22日在美國密西根州底特律Cobo中心舉行的Convergence 2008展會上,Altera將展示其P.A.R.I.S.平台。  4 L9 e1 ?( ~* E: B( u6 a
: ]3 T9 W7 W* P
Altera採用現場可編程閘陣列(FPGA)架構的P.A.R.I.S.平台包括由多家第三方硬體和軟體供應商提供的、經過預先驗證的IP。採用P.A.R.I.S.平台,汽車設計人員將可很容易地擴展其汽車系統功能,並在多種車型之間實現FPGA系統的無縫移植。該方法大幅縮短了功能固定ASSP冗長而又高成本的設計週期。  
/ i3 ?8 @& P  c5 s
: t/ z& K& V) e  lConvergence 2008出席人員能夠看見P.A.R.I.S. 平台演示,該平台在Altera Nios II嵌入式處理器上運行,並於Altera Stratix III FPGA中整合了資訊娛樂單晶片系統(SoC)。該平台具有液晶顯示(LCD)觸控圖形使用者介面(GUI),實現的功能包括串流編碼音訊檔案(MP3或者WAV)、音訊解碼、音訊路由和媒體導向系統傳輸(MOST)介面。P.A.R.I.S.平台的其他功能也將會被展示,包括道路偏離報警應用、3D圖形特性、多視角攝影嵌合應用、魚眼校正功能和單晶片類比叢集控制等。
作者: chip123    時間: 2008-11-6 11:37 AM
標題: Altera發佈Quartus II軟體版本8.1 延續效能領先優勢
為了進一步鞏固在CPLD、FPGA和HardCopy ASIC設計性能和效能上的領先地位,Altera日前發佈了Quartus II軟體版本8.1。最新版Quartus II軟體延續了該公司保持高密度FPGA最短編譯時間的歷史,根據內部基準測試結果,編譯時間比任何其他FPGA供應商的開發軟體都要快三倍以上。利用Quartus II軟體的增強特性,設計團隊能夠更迅速地達到時序逼近,降低功率消耗,減少研發成本,將產品快速推向市場。$ B0 C) y* T+ t
. M  l$ V+ v9 F
市場研究公司Gartner首席分析師Bryan Lewis表示,對於在新一代系統中使用最新深次微米FPGA技術的公司而言,管理設計時間和工程資源變得越來越重要。FPGA製程尺寸不斷減小,而且功能隨之增加,因此,設計團隊需要成熟可靠的工具來提高效能,以達到產品及時上市的目標。9 I- K' m4 I* U; b2 m
1 ~% \( i. W; _# }' g  w  }
Quartus II軟體版本8.1自動完成以前比較耗時的功能,從而縮短了開發時間。Quartus II軟體以前版本中的設計劃分規劃器目前在8.1版中可以自動完成劃分功能,使設計人員能夠充分發揮漸進式編譯的效能優勢。Quartus II軟體將閘級時脈自動轉換為FPGA架構所支援的功能等價邏輯,因此,不需要手動修改閘級時脈。便能夠自動完成這些功能使設計團隊能夠將精力集中在設計中更有附加價值的部分。5 o3 n' K/ W7 i
- P0 C$ y2 S8 d1 G
另外,Quartus II軟體版本8.1為這些客戶提供更全面的支援,增加了Stratix IV接腳以及新的低成本封裝Stratix IV FPGA速率等級元件的支援。其軟體增加了對收發器時序模型的支援,並支援8.5-Gbps收發器、1.6-Gbps LVDS和400-MHz DDR記憶體。對於需要實現HardCopy ASIC的設計人員,Quartus II軟體提供HardCopy IV E ASIC的初步支援。
作者: jiming    時間: 2008-11-17 01:53 PM
業界容量最大ASIC原型電路板採用Altera Stratix III元件 Dini集團採用FPGA架構的原型電路板ASIC邏輯閘數量超過5千萬個
& Z1 \$ m9 h# L# ~$ w' s7 B0 r2 a) a5 I9 v4 d! p0 Z, G
Altera日前宣佈,Dini集團在其業界容量最大的單板FPGA原型引擎中,採用具有340K邏輯單元(LE)的Stratix III EP3SL340 FPGA。DN7020K10採用1,760接腳封裝的20顆EP3SL340 FPGA,每個元件提供1,104個用戶I/O,容量超過五千萬個ASIC邏輯閘。當客戶設計無線通訊、網路和影像處理應用等訂製ASIC時,能夠利用此超大容量原型電路板來驗證其邏輯設計,在接近即時時鐘速率的環境下運行設計。
) ^2 g7 L: h4 I7 z
& \1 y0 l+ l8 y$ [& e: uDini集團總裁Mike Dini表示,Altera Stratix III FPGA是目前容量最大、速度最快的FPGA,DN7020K10採用了20顆EP3SL340 FPGA,DN7006K10PCIe-8T採用6顆EP3SL340 FPGA,為大容量邏輯閘訂製ASIC開發人員提供快速實施方案。9 X: O/ H& Z: j8 \" d! H( _; U' k- j" \

, \# H  \$ F, P0 C大規模ASIC設計人員現在能夠以接近最終產品的速率來運行其設計。DN7020K10包含輕鬆實現原型設計需要的所有特性,包括到達每顆FPGA的全局時鐘網路、6個DDR2 SODIMM記憶體插槽、寬範圍子卡、USB和快閃記憶體配置。/ T$ f. C) I; }) g
# \1 E) {) B! A; c2 C, H0 |& c
Altera Stratix III系列高階FPGA是業界功率消耗最低、性能最好、密度最大的65-nm元件。Stratix III EP3SL340具有340K LE,支援介面速率超過1067 Mbps的DDR3記憶體,並支援Altera創新的可編程功率消耗技術。這種高密度元件同時提供17 Mbits的嵌入式記憶體和575個18x18乘法器。
作者: chip123    時間: 2008-12-23 09:28 AM
標題: Altera開始發售40nm Stratix IV FPGA系列
Altera開始提供業界第一款40奈米現場可編程閘陣列(FPGA)晶片。針對通訊、廣播、測試、醫療和軍事等各類市場的客戶,Stratix IV FPGA在高階FPGA解決方案中具有業界最高的密度、最好的性能、最大的系統頻寬以及最低的功率消耗。推出的第一款元件是EP4SGX230,它含有230K邏輯單元(LE),工作速率高達8.5Gbit/s的三十六個嵌入式收發器,17 Mbits RAM及壹千兩百八十八個嵌入式乘法器。  
* L+ h$ T( V+ e3 W# H5 `) }( V0 K% C2 A% N
採用了40奈米製程節點技術,Stratix IV FPGA系列包括兩種型號產品,增強型(E)和收發器型(GX)。Stratix IV系列提供680K邏輯單元,邏輯容量是競爭高階FPGA的兩倍以上,性能比競爭解決方案高出35%。元件還支援速率高達1067Mbps的DDR3記憶體介面。Stratix IV GX FPGA具有以8.5Gbit/s運作的四十八個收發器,支援開發新一代寬頻通訊基礎設施。  5 I9 ~5 I' C3 G- T8 |( N2 k
$ E# h$ ^2 n. a8 o5 ]4 w
LeCroy的PSG市場副總裁Jim Roth表示,LeCroy選擇速率最高、邏輯閘數量最多的FPGA元件,幫助客戶實現豐富的產品功能。Stratix IV GX元件的高速收發器和記憶體介面,結合其大量的邏輯閘和I/O,使LeCroy能夠開發業界一流的新一代通訊協定測試工具。
作者: jiming    時間: 2009-1-20 11:11 AM
標題: 艾睿電子、Altera和美國國家半導體公司 為北美客戶提供MotionFire馬達控制平台
採用FPGA架構的開發平台縮短了馬達應用的設計時間,提高了靈活性,節省了能源
: w* N$ |9 _9 k0 G$ }2 ^; a1 E% @: M( B) Z- L# n4 V% }
2009年1月20日,台灣 ——艾睿電子公司(NYSE:ARW)、Altera公司(NASDAQ:ALTR)和美國國家半導體公司(NYSE:NSM)今天宣佈,針對北美客戶聯合推出MotionFire馬達控制開發平台。採用FPGA架構的MotionFire平台幫助工程師迅速且高效率地設計馬達應用,進行原型開發並測試,廣泛應用在各種工業、汽車、醫療、儀表和消費性電子設備中。- G! W0 X3 s+ U5 r
3 A0 O; g& W7 u: I  R7 ~( P  V
MotionFire開發平台於2008年在歐洲開始啟動,該平台採用Altera Cyclone® III FPGA架構,實現了靈活的低功率消耗馬達控制環境,支援並連接多種工業網路通訊協定,降低了產品過時的風險。MotionFire包括FireFighter FPGA通訊基板和FireDriver馬達驅動器電源模組。平台還支援目前最新的馬達控制演算法和通訊IP,可以用於控制各種類型的馬達,包括步進馬達、伺服馬達,以及交流和直流馬達等,體現了FPGA在多軸馬達控制應用中的價值所在。
( F; }- H; g, e) h" I9 G- f$ d9 z2 L
2 d, ^: k1 T; ~1 U艾睿電子公司供應商行銷副總裁Robert Behn表示:「在北歐成功啟動之後,我們非常榮幸地向北美客戶提供該技術。與Altera和美國國家半導體公司合作,艾睿公司進一步提高了馬達控制解決方案的性能和效率。」
% g8 `: ?- }; b7 c+ j3 O
: i0 v, P2 _% y9 X0 }MotionFire平台的FireFighter基板可連接6個FireDriver外掛電源模組或者12個馬達,提供馬達控制、使用者輸入╱輸出和即時乙太網路通訊功能。FireFighter基板上的Cyclone III FPGA能夠驅動多種通訊協定,例如,乙太網路╱IP、EtherCAT、Profinet、SERCOS III、CAN、USB、RS485等,以及其他新一代通訊協定。MotionFire平台還包括Altera Nios® II嵌入式處理器和馬達控制IP,支援數位編碼器和霍爾感測器馬達控制介面(含有VHDL原始碼),提供高階演算法來實現電流、速度和位置控制。2 x# B/ O+ W* R" F( [

4 q/ G$ G( U; }! s. jAltera工業╱基礎業務部總監Michael Samuelian表示:「MotionFire平台這一個倍受關注的開發環境,能夠幫助設計人員迅速且高效率地開發馬達控制解決方案。採用FPGA架構的MotionFire平台,設計人員可以設計出實用性很強而且不會過時的產品。」0 R1 R8 M# P2 m- T) h1 A" n, ~) a

* Z8 n" ?/ O( T' _美國國家半導體公司全球市場副總裁Todd D. Whitaker表示:「美國國家半導體公司很高興能夠與Altera和艾睿公司合作開發這一個平台,幫助客戶提高系統的能源效率。」
% h: G% Y2 i0 g/ e$ G; G7 l$ G  ?9 r" u& U9 k% c4 `, x
FireFighter基板和FireDriver電源模組可接受較寬的電源電壓範圍,美國國家半導體公司的PowerWise®電源管理產品滿足了數位電路的各種電壓要求。FireDriver電源模組結合Altera的MAX® II CPLD和美國國家半導體公司的高性能訊號通道產品(包括12位元類比數位轉換器和高精度放大器),完成馬達控制、類比訊號檢測和調整等功能。
; g5 [9 r6 v0 ^9 ?: g- u" [- C* x/ ?0 T( O
供貨資訊
; c# D4 ?  I  v" K3 S/ v0 s現在已可透過艾睿公司向北美客戶提供MotionFire平台。艾睿公司提供完整的MotionFire開發套件,包括建立馬達控制系統需要的所有硬體、軟體和文件檔。如果需要瞭解詳細資訊,請瀏覽www.arrownac.com/motionfire
作者: heavy91    時間: 2009-2-9 09:40 PM
Altera發佈Stratix IV GTArria II GX FPGA拓展業界整合收發器全系列產品

+ {0 y7 @" {6 ?
Stratix IV GT FPGA:唯一整合了11.3-Gbps收發器的FPGAArria II GX FPGA:適用於需要3.75 Gbps的應用
( K) n4 }- @/ w7 `
; n7 A0 ^4 a; u; f1 F! U

. f' W# o5 g  D: }9 a; b8 q9 ^2009
25日,台灣——為了繼續擴大在收發器技術上的領先優勢Altera公司(NASDAQALTR)今天發佈整合了收發器的兩款FPGA系列新產品。Stratix IV GX FPGAHardCopy IV GX ASIC增加了新的Stratix� IV GTArria� II GX 40-nm FPGA系列,進一步拓展了業界最全面的收發器FPGAASIC解決方案系列產品。Altera系列產品提供的收發器速率覆蓋了155 Mbps11.3 Gbps,滿足了從對成本敏感的視訊攝影機到超高性能骨幹系統等多種應用需求。
) D1 r5 h8 R: ]  u6 b. S0 m9 ]
5 |  C7 W/ \% z$ QArria II GX
Stratix IV GTStratix IV GX FPGAHardCopy IV GX ASIC採用了通用收發器技術,由一套通用開發工具為其提供支援,幫助系統設計人員開發完整的單晶片系統(SoC)解決方案。這一系列產品同時實現了從16K邏輯單元(LE)到530K LEFPGA解決方案以及高達1150萬個ASIC邏輯閘的HardCopy ASIC解決方案。
9 W1 @: F7 ~: O( _
: T+ I/ C$ m5 j* b! m採用可編程架構以及整合可編程收發器,設計人員能夠靈活地應對難以預測的設計需求。Altera收發器技術提供了使用方便的訊號完整性功能,加速了產品開發,而功率消耗遠低於競爭解決方案。+ Z3 c7 n+ n) S

5 O; g( |: y; Y7 z! qAltera公司產品和企業行銷資深副總裁Danny Biran表示:「Altera對收發器FPGAHardCopy ASIC系列產品的拓展,滿足了市場對全套收發器解決方案不斷增長的需求。由於每一種應用在性能、功率消耗和價格上都有自己獨特的需求,因此,Altera開發了這一系列產品,提供最佳解決方案,以滿足多種應用需求。這些產品具有優異的訊號完整性,最低的抖動規範,支援大量的高速I/O通訊協定,對於需要收發器的系統,大幅減輕了設計人員所面臨的挑戰。」
# u6 Q" M" W0 t# u
- c3 P, Z5 K9 z5 u, c4 Q7 x. d6 R! JStratix IV GT不但是業界性能最好的FPGA還是第一款整合了11.3 Gbps收發器的FPGA。其架構專門針對40G100G應用進行了最佳化,例如,通訊系統、高階測試設備,以及軍事通訊系統等。Stratix IV GT FPGA24個收發器工作速率高達11.3 Gbps,另外24個收發器工作速率為6.5 Gbps,實現了業界最大的頻寬。Stratix IV GT還提供530K LE20.3-Mbits內部RAM1,28818 x 18乘法器。如果需要瞭解詳細資訊,請瀏覽www.altera.com/pr/stratixivgt7 j, |0 V% z6 v" X: ]* S
$ y% C+ q& H0 t+ [, }7 R: j
Arria II GX是功率消耗最低的3.75 Gbps收發器FPGA,對於使用PCI ExpressPCIe)和Gigabit乙太網路(GbE)等主流通訊協定的應用,其成本非常低。該元件具有163.75-Gbps收發器、256K LE8.5 Mbits內部RAM。此外,Arria II GX FPGA還支援目標通訊協定,例如LTEWiMAX無線基礎存取設備的CPRI,固網基礎存取以及網路設備的GPONXAUI,廣播和其他視訊處理設備的三速SDI等。所提供的系列參考設計和設計實例加速了Arria II GX FPGA解決方案的開發。關於這些新元件的詳細資訊,請瀏覽www.altera.com/pr/arriaiigx
7 T1 n, n" c6 G  F# {
& }' |% c# P; k2 Q! iAltera收發器系列產品的FPGAHardCopy ASICAltera新的Quartus� II設計軟體版本9.0提供支援。該設計軟體為所有FPGAASIC產品提供了統一的工具套件,一組IP和通用收發器技術進一步使其更為完整。總之,這種方式達到了「一次學習,隨心使用」的效果,提高了系統設計人員的效能,同時縮短了產品面市時間,減小了工程開銷。為方便收發器整合和電路板設計,Altera還提供全套工具,包括預加重和鏈路估算(PELE)工具,電源分配網路(PDN)工具,早期同時開關雜訊(SSN)估算器,以及SPICEIBIS模擬模型和電路板設計指南文件等。
6 u5 N' q7 ]1 J8 c/ o8 d6 Z: u. x* |$ f
Altera在現有的Stratix IV GX FPGAHardCopy IV GX ASIC基礎了上推出了這兩款FPGA系列新產品Stratix IV GX FPGA是業界第一款也是唯一一款40-nm FPGAHardCopy IV GX ASIC是風險最低的收發器ASIC,設計人員可以採用Stratix IV GX FPGA系列進行原型開發,無縫移植到HardCopy IV GX ASIC,為其訂製邏輯需求提供整體成本最低、風險最低、產品面市最快的解決方案。如果需要瞭解詳細資訊,請瀏覽www.altera.com/pr/40nmdevices
4 N1 V0 B5 f, a) k; `) |7 g' Y6 ]; p5 ]1 j5 ?! M% t
價格和供貨資訊4 A; s- L! U8 n, |9 ]3 [' k. f
        現在已經開始發售Stratix IV GT元件。請聯繫您的Altera�業務代表,瞭解價格資訊。
3 ~/ q5 z- c% o) W7 P第一款Arria II GX元件——EP2AGX125,將於20095月發售,計畫2009年第四季推出產品級元件。預計2010年,最小的元件EP2AGX20起價只有15美元(100K片)。所有Arria II GX元件將由20093月推出的Quartus II設計軟體版本9.0提供支援。7 }1 \9 j* _- G$ y# }

' D: ]2 s1 h5 ~: K. F: Q[ 本帖最後由 heavy91 於 2009-2-9 09:51 PM 編輯 ]
作者: heavy91    時間: 2009-2-9 10:04 PM
原帖由 chip123 於 2008-11-6 11:37 AM 發表
; P3 K, F0 Z% G; n8 ]' T) g為了進一步鞏固在CPLD、FPGA和HardCopy ASIC設計性能和效能上的領先地位,Altera日前發佈了Quartus II軟體版本8.1。最新版Quartus II軟體延續了該公司保持高密度FPGA最短編譯時間的歷史,根據內部基準測試結果,編譯 ...
" M& P$ {4 H6 K- G  L1 ?) ?

: h: S% ~6 H9 k) J- ^% I" v
/ _9 g+ z7 i% R
Quartus II軟體版本9.0進一步鞏固了Altera收發器FPGAHardCopy ASIC系列產品的效能優勢
3 R* g! x' z! d+ k, ]$ m3 T+ L

1 U" J4 r$ A1 M! S* e2 ?200925日,台灣 ——繼續致力於提高元件性能和設計人員的效能Altera公司(NASDAQALTR)今天發佈Quartus II軟體版本9.0——業界領先的CPLDFPGAHardCopy ASIC開發環境。9.0版全面支援Altera的收發器FPGAHardCopy ASIC系列產品。這一個最新版Quartus II開發環境進一步增強了功能,幫助客戶以更低的工程投入,更迅速地將Altera解決方案推向市場。3 b1 k* L; s8 T4 H3 C/ C3 k

% x  F& i& r' u

  K# c& W5 k. c        客戶只要採用Quartus II軟體版本9.0這一種統一的設計環境,便可以完成Altera CPLDFPGAHardCopy ASIC全系列產品的開發。最新版支援Altera最近發佈的Stratix IV GTArria II GX FPGA。如果需要瞭解Altera收發器系列產品發佈聲明,請瀏覽www.altera.com/corporate/news_room/releases/2009/products/nr-transceiver-portfolio.html9 l& z7 Q5 Z& ^3 R- W
* S& X, X" s# F

5 ~5 X5 s6 J! S9 F, |3 g* w) O* e: i0 c: M4 e) y
Quartus II軟體版本9.0版的新增功能包括:

) I6 {' a2 G( q1 G1 d  ]8 D8 R  h·新的SSN分析器工具——提示設計人員在接腳分配期間可能出現的同時開關雜訊(SSN)違規,更迅速地實現電路板設計,提高訊號完整性。" ?' r: r3 L" W& {
; h2 E* Z( f7 }2 G" v2 {* v
·增強SOPC Builder——SOPC Builder的資料表產生器簡化了硬體和軟體工程師之間的資訊傳遞,Quartus II軟體進一步提高了效能優勢。此外,SOPC Builder增強了GUI,大型系統在顯示時將更加清晰。
; J" N9 J/ e# U. N( d0 a) N$ J" K, a4 f/ _
·亞穩態分析——提供工具來自動識別可能出現的亞穩態電路問題,自動報告平均故障間隔時間MTBF,這些功能都整合在TimeQuest靜態時序分析工具之中。" Y( ~. z5 E% f& p4 K+ l; a

5 q- Y6 c- `: M7 {3 y( G·增強型接腳規劃器——接腳規劃器提供新的時鐘網路查看功能,幫助設計人員更好地管理時鐘資源,提高效能和性能。
" s, j* ~8 G" A! W* R( K. \www.altera.com/pr/quartus2/whatsnew上還提供Quartus II軟體版本9.0其他功能的詳細資訊。/ W; k2 o1 ]# q1 j
6 v0 E! M  p/ O; |* @5 u
進一步提高了功能模擬支援在發佈Quartus II軟體版本9.0的同時,Altera還推出了ModelSim Altera入門版軟體。這一個功能模擬器針對Altera客戶進一步增強了功能,替代了ModelSim Altera網路版軟體,模擬速度提高了50%,支援所有的Altera元件,支援LinuxWindows Vista平台等作業系統。ModelSim Altera入門版軟體整合在Quartus II軟體訂購版中,Quartus II網路版客戶也可以免費使用該工具。5 k4 z0 [/ C( @1 v8 ^
# l9 z8 z7 {) F3 t1 y: X
對於需要全功能模擬環境的設計人員,Altera現在專門為其提供ModelSim Altera版軟體,該軟體以前只能透過Quartus II軟體訂購獲得。和ModelSim Altera入門版軟體相比,ModelSim Altera版軟體模擬速度提高了33%,對設計規模沒有限制。! v/ C& d- `/ }7 O, X2 P

7 D" O0 O; x  \Altera軟體、嵌入式和DSP市場資深總監Chris Balough表示:「Altera一直致力於為工程師提供最全面的高效能軟體環境。這一個最新版Quartus II軟體延續了我們在交付開發工具上的良好記錄,不斷縮短設計時間,提高元件性能。」
. T4 P6 S4 v' m  c4 A5 L# J7 _' P. v
價格和供貨資訊
3 K' @' a, [; v# ?% w) c7 o2 p+ K, t% X現在便可以下載betaQuartus II軟體版本9.0。在200939Altera將發佈Quartus II軟體版本9.0產品版、ModelSim Altera版和ModelSim Altera入門版軟體。ModelSim Altera版軟體單機價格為945美元。Quartus II軟體訂戶可以收到ModelSim Altera入門版軟體,以及IP基本套件的全部授權,它包括11Altera最流行的IPDSP和記憶體)內部核心。一個節點鎖定的PC授權的年度軟體訂購價格是2,495美元,客戶可以從Altera eStore或者授權經銷商那�購買。/ d+ a, ?0 h5 J$ H, C" |0 F1 i: n! y

: P# \  f1 P" @0 b7 R[ 本帖最後由 heavy91 於 2009-2-9 10:15 PM 編輯 ]
作者: jiming    時間: 2009-3-10 02:58 PM
標題: Altera Stratix IV FPGA榮獲《今日電子》年度產品獎
Stratix IV系列一直在全世界廣受好評: l- R/ ^% f: ?. b& X/ J9 G
( W' Q% n/ |$ q9 S0 P$ o
2009年3月10日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其40-nm Stratix IV® FPGA系列榮獲《今日電子》雜誌頒發的「年度產品獎」。Stratix IV元件系列自從2008年3月發佈以來,這已是第六次獲獎。6 O5 E2 h1 E* ~9 \$ \

7 u& g: c/ ^0 Z" L  E6 P《今日電子》的「年度產品獎」每年評選一次,頒發給在技術和創新設計上有顯著進步的產品,或者和競爭元件相比有明顯性能價格比優勢的產品。Stratix IV FPGA在密度、性能和功率消耗上居於市場領先地位,是很多市場高階數位應用的理想方案,例如無線和有線通訊、軍事和廣播等。
5 l: R) F. l8 T
9 c+ i- B! P" V9 O* m《今日電子》執行總編崔曉楠評論表示:「Stratix IV FPGA在密度、性能和低功率消耗上遙遙領先。這些元件按計劃發售,能夠幫助客戶滿足很多市場上的各種高階應用需求。Stratix IV FPGA獲得該獎項是眾望所歸。」
; u+ z& L) d8 y' ~
2 N4 O+ j; o4 Z% eStratix IV FPGA有三種型號,增強型(E)、收發器型(GX)和(GT)型。該系列提供680K邏輯單元、22.4 Mbits內部RAM和1,360個18x18嵌入式乘法器。元件還採用了最新的架構創新和製程技術,在所有高階FPGA中,性能最好而功率消耗最低。, ^. F& A, j$ N, e% N

( F, O" C( |( h% E4 A+ l; QStratix IV GX FPGA具有48個運作在8.5 Gbps的收發器,為新一代寬頻通訊基礎設施開發提供支援。Stratix IV GT FPGA專門針對40G和100G應用進行了最佳化,提供48個數Gigabit收發器,以及24個11.3 Gbps收發器。Stratix IV GX FPGA還為PCI Express Gen 1和Gen 2(x1、x4和x8)提供4個硬式矽智財(IP)內部核心,Stratix IV GT FPGA為PCI Express Gen1和Gen2(x1和x4)提供一個硬式IP內部核心。這兩種型號都支援多種通訊協定,包括Serial RapidIO®、40G/100G乙太網路、XAUI、CPRI(包括6G CPRI)、CEI-6G、GPON、SFI-5.1和Interlaken等。
作者: chip123    時間: 2009-3-18 03:19 PM
標題: Altera發售業界密度最大的收發器FPGA
此次發售樹立了成功推出Stratix IV FPGA系列的最新里程碑
* G* Z; ]% l( [# g/ g3 I5 {
3 p4 S) ^6 L5 b! L2009年3月18日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,開始提供業界密度最大的收發器FPGA晶片。做為Altera® Stratix® IV GX FPGA系列中發售的第二個型號元件,EP4SGX530比市場上最大的收發器FPGA密度大60%。該元件提供530K邏輯單元(LE),48個工作速率高達8.5 Gbps的收發器,20.3 Mbit RAM以及1,040個嵌入式乘法器。Stratix IV GX元件可滿足通訊、廣播、測試、醫療和軍事市場等多種應用領域的需求。
0 s. l; x. d% }! y! ]; C2 k# R6 {! W% a& Y3 n
Agilent邏輯和通訊協定測試工具行銷經理Jun Chie表示:「Agilent致力於為新出現的高速互聯應用提供測試設備,以加速這一個應用的啟動和除錯階段。Agilent能夠不斷滿足業界大公司的需求,高性能Altera Stratix IV FPGA及時供貨在這方面發揮了重要作用。」
3 I/ j$ H. j( M
' Y9 a  T" Y$ `! l5 n3 F) [6 WStratix IV GX FPGA為PCI Express Gen 1和Gen 2(x1、x4和x8)提供4個硬式矽智財(IP)內部核心,還支援多種通訊協定,包括Serial RapidIO®、40G/100G乙太網路、XAUI、CPRI(包括6G CPRI)、CEI-6G、GPON、SFI-5.1和Interlaken等。關於Altera Stratix IV FPGA領先於市場的各種特性的詳細資訊,請參考www.altera.com/pr/stratix4
" n. R* c( I0 t& ^* H4 ?4 S  ~5 M4 K. R$ ~
TPACK產品線管理副總裁Thomas Rasmussen表示:「在通訊基礎設備市場上,最關鍵的是能夠迅速交付符合最新標準的創新解決方案。靈活的Altera Stratix IV GX FPGA具有低功率消耗特性,提供大量的序列介面,使我們能夠迅速開發並交付TPX4004——業界第一款40-nm營運商等級的乙太網路交換器。」9 t  H3 y& H1 Y1 Q0 Y
' d  X' R" l2 E$ j8 h+ L, C
Altera公司零組件產品行銷資深總監Luanne Schirrmeister表示:「市場迫切需要頻寬更大、功率消耗更低的解決方案。客戶的大量回饋表明,在IP視訊傳播、4G無線和數位電視等下一代應用中,Stratix IV GX元件實現了資料速率、功率消耗以及頻寬和資料處理能力的完美結合。」4 h7 R6 C, b0 v

* q/ k7 N. j/ k; aStratix IV GX FPGA供貨資訊
) y$ m! z0 M& X1 C6 B目前已經開始發售Stratix IV GX EP4SGX530和EP4SGX230元件,計畫於2009年發售其他系列型號。
作者: jiming    時間: 2009-4-14 11:43 AM
Altera Arria GX FPGA支援松下P2驅動器更快地傳送視訊9 H$ E+ q# f8 M: L. _. w5 l, Z

" R4 k0 m  i$ K: J+ R/ }Altera Arria GX FPGA結合Altera PCIe MegaCore IP,幫助專業廣播人員更迅速地完成工作) y- a7 I6 T: m5 `: e0 [9 q, ?

" C* P7 S) t2 g( `, ^  z3 R3 d2009年4月14日,台灣——在強調準時高效率的廣播行業,每一分鐘都至關重要。Altera公司(NASDAQ: ALTR)今天宣佈,為了提供基礎技術以加速視訊傳送過程,松下公司在其新的AJ-PCD35、5槽P2(無磁帶格式)記憶卡驅動器中選用了Altera的Arria® GX FPGA、PCI Express(PCIe)MegaCore® IP和Nios® II處理器解決方案。
0 e8 O/ J$ w3 y; B. ^1 ~
* |0 |. u5 q8 c! Y- b4 t: P松下公司新的記憶卡驅動器使用了PCIe介面,提供從P2卡到非線性編輯系統的視訊讀寫功能,同時可以從多個記憶體卡傳送資料,與傳統驅動器相比,大大提高了傳送速率。松下AJ-PCD35可以直接讀寫5個卡的內容,不但幫助專業廣播人員提高了節目內容的數量和品質,而且滿足了時限要求。4月20日到23日在美國拉斯維加斯會議中心舉辦的2009 NAB(全美廣播協會)展上,松下公司將在C3712展位展示這一個解決方案。0 c$ H. h2 D$ I. ?. w/ N/ h
在核心功能實現寬頻視訊處理的基礎上,Altera Arria GX FPGA還提供優秀的CardBus至PCIe橋接解決方案,將高畫質視訊內容從P2記憶卡迅速傳送到編輯設備中。靈活的Nios II處理器支援5個P2插槽,從而提高了資料儲存能力。
* p# I* `; c- }# |# R  F- y' |  W9 w% F
松下公司專業AV系統業務部經理Masatoshi Taniguchi先生表示:「在廣播行業,交付時間越來越短,而對高品質影像的要求卻越來越高。我們新推出的AJ-PCD35 P2卡驅動器構成了松下公司完整的下一代後期製作系統,設計用於幫助專業廣播人員更迅速的進行編輯。Altera的Arria GX FPGA結合使用方便的PCIe IP和業界一流的Nios II處理器,提供了高性能價格比解決方案。考慮到Arria GX FPGA的功能以及Altera在按時交付高品質產品上的聲譽,我們選擇了Altera。」" ~' J# C0 ]6 O0 P2 ]

' e' P8 \+ |$ Z1 _2 R! i; L  E1 aAltera零組件產品行銷資深總監Luanne Schirrmeister表示:「Altera Arria GX FPGA在功能上非常出眾,其收發器具有可靠的訊號完整性,而且價格合理,適合大批量3-Gbps應用。越來越高的收發器速率、擴展通訊協定支援以及不斷降低的功率消耗,這些都使得Altera Arria GX系列在專業廣播系統中發揮了更重要的作用。」
作者: jiming    時間: 2009-4-21 12:00 PM
Altera交付Stratix IV GX收發器訊號完整性開發套件( l+ f$ w. l. a9 b1 J; H
' }% j3 n  z6 c# S) z) f/ f# n4 m
2009年4月21日,台灣 ——Altera公司(NASDAQ:ALTR)今天宣佈,開始提供Stratix® IV GX版收發器訊號完整性開發套件。這一個全功能硬體開發平台搭配了Altera® Stratix IV GX FPGA,其收發器工作速率高達8.5 Gbps,使工程師能夠迅速方便地進行原型開發、測試高速介面。透過這一個套件,客戶可以根據自己的設計系統需求,來試用Altera新的40-nm Stratix IV GX FPGA。$ o/ E8 j" {6 |. m- K, r6 `$ X, ~

3 V! {3 P9 ]5 g  k訊號完整性是數位視訊和4G無線等寬頻應用的關鍵設計要求。Altera FPGA一直保持了優異的訊號完整性,使用者可利用這一個新套件,透過簡單易用的圖形使用者介面(GUI),在8.5 Gbps速率下,針對抖動、通訊協定相容性和等化功能來評估收發器的性能。
' W6 \  U- B0 x: _2 w" k+ j$ T3 F        Stratix IV GX版收發器訊號完整性開發套件包括:# o$ o. R0 I  n$ Z1 o( R! t# l
•        Stratix IV GX訊號完整性開發板:1 R' m5 ?! O8 A& X
o        EP4SGX230KF40C3N或者EP4SGX230KF40C2N電路板內建FPGA8 p3 l5 R! T, w  n
o        與SMA連接器連接的8個收發器通道4 x; U3 {9 y+ S
o        用於儲存FPGA鏡像的快閃記憶體
: u. G( M7 b& F% Y$ i$ So        用於進行FPGA配置和控制的嵌入式USB-Blaster™& W! g9 ^% p7 J: ^' z/ z+ Q1 J
o        電源測量電路
+ n, ~* S6 L* D•        應用軟體GUI:
1 A$ B6 i9 e/ u6 b( Go        支援使用者改變收發器設置和資料碼型8 s2 i, j1 r% v# K, h7 {
o        顯示每一個收發器通道的誤碼率
9 s; i4 a3 S* J8 o4 A& fo        顯示溫度和功率消耗資訊
  N4 t* b2 k6 w2 n3 Q+ @# x
. O" a# D- S1 @" C# x8 |: ~Altera零組件產品行銷資深總監Luanne Schirrmeister表示:「Stratix IV GX訊號完整性套件的發表,標示著Altera在開發業界首款40-nm FPGA過程中的另一個成功里程碑。在今後幾個月間,Altera還將交付更多的40-nm元件和開發套件,繼續推動VoIP、4G無線和數位電視等下一代市場的發展。」8 {" z) Z. x" B( j
3 ]7 \5 {& t7 H5 s2 @
供貨資訊8 W) B7 ?4 j+ ~" g
目前已經開始提供Stratix IV GX版收發器訊號完整性開發套件,4SGX230N/C3套件的價格為2,495美元,4SGX230N/C2套件的價格為2,995美元。
作者: chip123    時間: 2009-5-21 01:16 PM
標題: Altera交付Stratix IV GX收發器訊號完整性開發套件
Altera日前宣佈提供Stratix IV GX版收發器訊號完整性開發套件。這一全功能硬體開發平台搭配Altera Stratix IV GX FPGA,收發器工作速率高達8.5 Gbps,使工程師能夠迅速方便地進行原型開發、測試高速介面。客戶可根據自己的設計系統需求,來試用Altera新的40-nm Stratix IV GX FPGA。
+ n' ~2 a) g$ K+ ]5 @- j1 n2 u4 A1 O3 l) p. L+ V
訊號完整性是數位視訊和4G無線等寬頻應用的關鍵設計要求。Altera FPGA一直保持優異的訊號完整性,使用者可利用這一個新套件,透過簡單易用的圖形使用者介面(GUI),在8.5 Gbps速率下,針對抖動、通訊協定相容性和等化功能來評估收發器的性能。' U& Q& {  M, b. V
4 m3 U4 T7 G2 n0 K6 M
Stratix IV GX版收發器訊號完整性開發套件包括 Stratix IV GX訊號完整性開發板,EP4SGX230KF40C3N或者EP4SGX230KF40C2N電路板內建FPGA、與SMA連接器連接的8個收發器通道、可用於儲存FPGA鏡像的快閃記憶體、可用於進行FPGA配置和控制的嵌入式USB-Blaster、電源測量電路。另外Stratix IV GX版收發器訊號開發套件還包括應用軟體GUI,其可支援使用者改變收發器設置和資料碼型、可顯示每一個收發器通道的誤碼率、可顯示溫度和功率消耗資訊。
作者: tk02376    時間: 2009-10-14 02:28 PM
Altera增強了MAX II系列進一步拓展CPLD
( Z9 G9 ~4 d! G* y7 K9 O( t
+ k0 k7 S, W- D

4 |1 T! ^; Q6 S. h0 `0 a
3 i- v& z% W' M0 N
Altera現在提供功率消耗更低的工業級MAX IIZ CPLD元件

3 q% b! }7 M8 A  \6 q! p/ s2 k& J; I, x  l2 V! |0 W% }3 Q0 k

7 j  T- A6 @5 `! e& o2 c
. l6 l& V- b$ i* w7 n5 P" X
20091013日,台灣Altera公司NASDAQALTR今天宣佈提供功率消耗更低的工業級溫度範圍MAX IIZ元件從而進一步增強了MAX II® CPLD系列。MAX IIZ CPLD完美的結合了邏輯密度、I/O和小外形封裝,靜態功率消耗降低了55%,非常適合低成本和低功率消耗應用。這些新功能拓展了MAX IIZ CPLD的市場應用,例如工業電腦和辦公自動化醫療消費性電子等領域。
$ a/ {9 K3 Q7 R/ h3 d& X
) `% t9 w1 X; r% r
Altera
公司零組件產品行銷資深總監Luanne Schirrmeister評論表示:「Altera第一次在市場上推出MAXIIZ CPLD主要是針對可攜式和掌上型設備。透過提供功率消耗更低的工業級溫度範圍MAX IIZ CPLDAltera幫助設計人員減小了電路板面積和功率消耗,進而降低了實際應用的成本,而這些應用是MAX IIZ元件以前未曾涉足的領域。




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2