Chip123 科技應用創新平台

標題: Xilinx Virtex-5 vs Altera StratixIII [打印本頁]

作者: tommywgt    時間: 2007-2-9 03:09 PM
標題: Xilinx Virtex-5 vs Altera StratixIII
Xilinx跟Altera征戰也過了數10年了, 這其間Xilinx理所當然是老大, 然而這幾年間Altera的表現也非常亮麗. 三年多前, Lattice由CPLD老大加入FPGA戰局, 這一段時間FPGA大量的降價, 不能說Lattice毫無功勞.
7 d8 S4 W+ U0 a" u) k) h% c) L9 h" J6 C- C; ?, A* r4 A$ _
話說Altera老是在和Xilinx嗆聲, 說他的FPGA才是世界最新進的, 底下我收錄了二段"各說各話".
* @9 j/ q( T' D; K1 Z- E7 [2 K雖然這是典型的一個FPGA各自表述, 但是你有什麼看法呢?
1 [4 |: b' \2 k9 S$ |5 c3 W3 {0 }' N+ T
Xilinx說法 : N2 ?! i- B5 t. ~; J9 c  {
reference: http://www.xilinx.com/products/s ... x/virtex5/index.htm! Q, @; i% K' x

5 J% @5 z2 q1 Z* H* e; [The World's First 65nm FPGA, g4 X' V6 b8 `: f8 X( X
Built on the revolutionary ExpressFabric™ architecture, the Xilinx Virtex-5 family is the ultimate system integration platform. With the industry’s highest performance, ultimate connectivity, optimized power, and lowest system cost, you can design next-generation systems for wired/wireless networking, audio/video, storage/server and other markets with maximum productivity
; w) v- i5 Y0 x0 u0 r- l
" ^2 r; @" v* F7 ]Why Virtex-5
4 z: Y! W( {4 y/ f& `+ }The Virtex-5 family of FPGAs offers a choice of four new platforms, each delivering an optimized balance of high-performance logic, serial connectivity, signal processing, and embedded processing. Three platforms are available now:
8 f* p3 U4 F6 P! P
: m" ^! E/ B2 k% u5 W* {Optimized for high-performance logic  ?# K$ G( ^6 L1 n; d* ~
Optimized for high-performance logic with low-power serial connectivity 3 h, E; O0 U, t. R% X0 Y
Optimized for DSP and memory-intensive applications with low-power serial connectivity
/ [3 l4 u- w2 p! B5 K% E; ~Meet Your Performance Targets Easily
" ~" u/ m8 O( {: v9 r( `3 RAchieve a two speed-grade performance gain with new ExpressFabric technology
1 Z5 ?) W7 L8 p$ ]# E6 N7 r; \* E" ]550 MHz clocking
0 L6 U$ @0 @( b: HPerformance-tuned IP blocks
8 l+ P1 j4 p4 A: h" l* S& ^352 GMACS from DSP48E slices
, W0 S1 }3 q0 u) d8 [  X1.25 Gbps LVDS I/O . I# S5 T* _' G
More about Virtex-5 performance advantage
3 s. U8 s- u2 o& L' T! UOptimize I/O Bandwidth, Power and Cost with Easy-to-Use High-Speed Serial Solutions. k3 T. k# n) B5 e3 {
3 J# \; S' Q* w$ ?4 w
100 Mbps—3.2 Gbps serial connectivity
9 I$ E0 i9 H9 g# Q/ q4 P7 pHardened PCI Express® endpoint blocks and Tri-mode Ethernet MACs
$ A7 }/ F( A6 s4 [, V: fLow power transceivers: less than 100 mW at 3.2 Gbps + p( Q, ~% s/ W. a
Advanced equalization to drive backplanes beyond 40”
* l2 [" l) s( ~2 F3 k& sProtocol kits accelerate development 7 S5 g3 L2 u$ N: Y
Reduce Your Power Budget
) @. q; J' }) [6 x; O4 J35% lower dynamic power with 65nm ExpressFabric and power-saving IP blocks " |) c/ ]5 G. q( K
Maintain low static power with 65nm triple-oxide technology
; p0 ]9 @* `6 O3 YMore about Virtex-5 power advantage
) ]$ ~+ T9 g) dUltimate Connectivity with SelectIO™ Technology
3 C0 a$ c0 v+ z8 J1 u- U$ [1.25 Gbps differential, 800 Mbps single-ended I/O
/ S1 t4 U8 N5 a7 y3.3V support at 65nm 5 q9 f7 J" ?5 c0 m
Second-generation sparse chevron packaging reduces crosstalk
, O9 @! r9 P9 X2 TOn-substrate bypass capacitors simplify PCB design
' X4 A8 \: e- R5 vMore about Virtex-5 SelectIO technology
! v7 C6 x0 f6 S' N) l# DReduce System Cost . r& G3 b4 z1 ^& c
Choose smaller device with efficient ExpressFabric technology and 65nm 9 U/ k1 t$ R7 R6 D* T
Meet aggressive performance targets in the least expensive speed grade 0 F+ B$ Y4 i1 }% i1 N2 `
Reduce part count with built-in, low-power transceivers ( u! s3 S9 |; ]9 x& ~  [
Increase area efficiency with built-in PCIe endpoint and Ethernet MAC blocks " p& j# P: i9 _, M
Choose smaller heat sinks and fans with reduced FPGA power consumption / X2 O. j: u/ l6 i
Achieve 30-75% cost reduction for volume production using Xilinx EasyPath™ FPGAs
% Z) P7 o% A0 X* V7 m. ^" VMore about Virtex-5 low-cost advantage   v# g9 A  ^! l* |

) o7 A: c3 w4 B2 g  pAlter的說詞: " c+ O1 J) |# q2 X+ E6 J( L% d0 \4 k
reference: http://www.altera.com/products/devices/stratix3/st3-index.jsp
# r/ g/ X9 C7 Q0 h6 A5 }
4 d4 W. l* l5 |) Q" Q+ l/ M. X- y Home > Products > Devices > Stratix III   Print This Page 2 |' M* y8 h' t- _8 {! _8 J( i1 W
E-mail This Page    s: j+ o. T. r6 A8 j3 T

8 _# E7 R" Z, F% YStratix III Device Family — The Lowest Power High-Performance FPGAs) u3 H/ p5 d5 M- l  v
$ U* b2 _) t' [% e. C, B
Highest Performance  Highest Density % c9 u- f) E, Z6 W2 b9 z
Programmable Power Technology  Enhanced DSP Capabilities
) x2 \; a7 A' ]: F. x7 |; s Family Overview  Getting Started
. q) ^* Z; E2 O* v8 C" Y- Z( a2 U  w" i/ |( A
Getting started on that next-generation system design? Imagine how much smoother the task would be with an FPGA that gave you the capabilities to implement any design with high productivity and low risk. 6 W+ I( j2 Z# b  m, R
  N# n# }- _" C' U
With Altera’s new Stratix® III device family, you get high-end FPGAs that combine the world's highest performance and highest density with the lowest possible power consumption. Stratix III FPGAs provide the high performance and high-integration capabilities needed for next-generation basestations, network infrastructure, and advanced imaging equipment.- B# z" ~# i9 }3 M: m! p% J+ n
0 T6 O5 I8 s& B1 m% n+ J( ], b7 P
With Altera, you get the devices you want with the features you want when you want them.  You also get the collaboration and support you need to design your next-generation systems with confidence.: ]' v5 o4 o% A2 ^! y% M1 p

7 y) A3 }/ ?2 y( |6 N3 f5 sFigure 1. Stratix III FPGAs Building on the Stratix II Architecture
/ l# ~0 ]6 W5 y3 f5 H
: u" Y) U2 n( k  zLowest Power High-End FPGAs4 g  G: h% z. j9 |* L- E
To design the Stratix III FPGA family, Altera's product planners began with the Stratix II FPGA architecture. Then, in collaboration with the top technologists from over 50 of Altera's major customers, they defined, designed, and developed the most advanced FPGA architecture for next-generation systems.
: F- f0 g6 ^1 j! q$ w$ _+ y7 i; O3 D3 G$ v  B. m8 O
As a result, Stratix III devices incorporate features to combine high performance with the lowest possible static and dynamic power consumption—up to 50 percent lower than previous generation high-end FPGAs, including:" h$ E$ U7 y1 a3 \* v+ R; @4 G2 M

9 g& R& }7 B, I* QProgrammable Power Technology  
4 {( W- T% {. E" T% Z! P# BSelectable core voltage (0.9V or 1.1V)
) s9 L  `& f0 o  i( cProcess and circuit technologies
$ @2 N* \0 O3 A* _1 XQuartus® II PowerPlay power analysis and optimization technology   m- K+ N) h: x8 h& ^
Stratix III devices are engineered for high-speed core performance coupled with high-speed I/O with the best signal integrity in the industry. For example, they are the only FPGAs capable of implementing DDR3 at 400 MHz. This increase in performance is achieved by the implementation of:5 M/ J6 ]9 i5 a( C$ \
# K# w* S+ b) _& M& {0 X3 }( g
Enhanced DSP blocks for easy implementation of signal processing algorithms
4 n* W, S$ K+ {) v) v6 L. cOptimized internal memory for enhanced signal integrity memory interfaces
8 k/ ]" T3 r! m; G4 j( a7 {High performance external memory interfaces + A7 g* c5 J( I1 g
Enhanced routing architecture 2 W/ y% o; G( r
I/O flexibility to support the latest external memory standards 4 B1 ?4 A! P$ h: v
Best Price/Performance Options7 @: m% _  A" L2 L
To give you the best price/performance solution for your design applications, Altera's Stratix III FPGAs are offered in three application-optimized variants:$ z1 m5 B! I# Q: p; \; c- x& w# z
; K* h4 d5 g! Y, u- r; f% Z6 L; ~
Stratix III L devices focus on logic-rich applications # f8 X$ W% s* I
Stratix III E devices focus on DSP- and memory-rich applications
$ j* {# L" k2 p- u' bStratix III GX devices include multi-gigabit transceivers
7 z- O: m% O" u9 gHardCopy® structured ASICs provide the no-risk migration path from Stratix III high-density logic to low-cost, high-performance, high-volume production.
7 M2 u6 q* |9 w$ @  q$ p& L9 V1 K+ Q6 q# `
Advanced Process Technology0 p$ m! Z1 w# c9 k/ m
Altera and long-standing fab partner the Taiwan Semiconductor Manufacturing Company, Ltd. (TSMC), have been working on 65-nm process technologies since 2003. Since then, Altera has developed multiple test chips as part of a rigorous program to ensure that Stratix III FPGAs are successfully delivered on the latest 65-nm technology, in volume, and on schedule./ w3 O3 o+ `2 I, T; c
* h! Z* }' H) v3 U
Exceed Performance and Finish Faster- h* k) H& C; d5 w" {4 q
Altera’s Quartus II software gives you the development and productivity tools you need to complete development faster, and ensure you have the performance, power, and signal integrity needed to meet or exceed your design requirements.$ q# u8 K  H7 k8 f0 ~4 [

" u# D. Y! x. J9 y8 }2 mTimeQuest Timing Analyzer supports industry-standard Synopsys Design Constraints (SDC)-based timing analysis methodology to complete timing closure quickly
6 M& V: Y- A4 _0 KIncremental Compilation supports team-based design providing faster compilation for design iterations while preserving performance
+ Q1 ?, b1 v8 v6 s0 N! }PowerPlay Power Analysis and Optimization Technology provides automated power optimization to manage power from design concept through implementation , `* H5 S* F) a- B& v1 @
Four Stage Signal Integrity Analysis 0 J$ H( O( y6 `+ U+ J+ [
Structured ASIC Co-Design supports seamless migration between Stratix III FPGAs and HardCopy structured ASICs
5 B5 V) Z/ d4 s) r4 M
$ z: E% |+ ]; M& Y) D' lAltera甚至信誓旦旦整理了一份white paper來說明他的產品才是最好的...
9 O% X% k) i; J* nhttp://alter.com/literature/wp/wp-01007.pdf
: e: y, D! j0 k% d* b+ g$ }" l我這個人是從來都不相信政治語言 , 商人的話更是不可信,  你們覺得呢?
作者: tommywgt    時間: 2007-2-9 06:19 PM
標題: 用過FPGA的人都在參與一下啦
如題) `/ ]/ e4 ^+ `3 |/ _
- k; _  W/ n) ^4 ]# {! R7 D
最好是Xilinx, Altera原廠或代理商的FAE啦!!!
7 [0 q8 k/ v6 {  M4 Y) v0 t; y
" p2 b# l( ^- A其他的人發表一下意見也好
作者: tommywgt    時間: 2007-2-16 04:14 PM
Xilinx去年3Q就開始供貨了, Altera今年3Q還不知道會不會供貨...所以我投Xilinx一票啦!5 Q0 B; a4 G$ N9 t; a/ L
5 {& F' I: H% [2 \$ q" F
有人有意見嗎?
作者: wilburhsu    時間: 2007-3-2 12:59 PM
原帖由 tommywgt 於 2007-2-16 04:14 PM 發表
# [& ^4 [$ I0 D7 F# C* G) K& NXilinx去年3Q就開始供貨了, Altera今年3Q還不知道會不會供貨...所以我投Xilinx一票啦!+ B! L- z, U+ b! s8 ^" }

. u% N. u: `7 x# b( Z$ X  [' v! q有人有意見嗎?
* ^7 l, J* l' x7 V0 [0 @$ c

0 n8 r& T* u5 [4 z- i& B根據以前經驗,Xilinx都是先喊,真的要用時不知道要等到什麼時候4 l9 f1 U( H, j" y
我在3年前設計了Spartan3E和Virtex2P共用(設計時3E已"宣稱量產"一陣子了),等了一年多Spartan3E才真正出來$ i8 K% c4 H) z( y
還好當初有共Layout。/ x& a$ s/ p- f! M- |3 x
, b& u2 {% G% d7 @

8 O) @5 U8 `* h8 c# a2 Y8 VBest regards.
作者: tommywgt    時間: 2007-3-2 05:41 PM
口憐...) S2 f5 ^9 z  r* E% e4 a9 ]& ]
' Q+ d' n! d8 ^1 @1 h  v/ D. s
不過現在的XC5VLX330已經在出貨了, 我不太能體會你的痛苦, 因為在早先的香港商科成跟現在的三商安富利, 說實在的, 真的很不想跟他們打交道, 有一段時間, Xilinx被我當拒絕往來戶說...想到他們的態度有時還真的很想罵三字經 (修心修心...)
, O. k) d- w+ y我在大公司時, 一口氣都一堆人來拜訪我, 在小公司時根本不太理或者跟本不理, 電話打了10來通, 找不到人也沒人回電話, 真不知Xilinx為啥找他們代理...還是說xilinx本身也是如此???7 U/ z- ]$ |( e2 G
) K# z$ X# A- u+ A' \
那個Altera的代理商就好一點點, 不過真正感覺好的還是Lattice代理商, 跟他們1x年的關係了, 沒斷過
作者: zanthia    時間: 2007-3-4 07:24 PM
xilinx 有另外一家代理商 NuHorizon "好利順",) T7 {5 f. D$ i+ E
你可以聯絡看看!
. h- _3 C3 j7 J; N5 rAltera 代理也有兩家, Lattice 好像也有兩三家...3 j" j  I& J/ G1 a! C
有些代理商卻實很現實, 不喜歡就換吧!
作者: tommywgt    時間: 2007-3-6 10:05 AM
NuHorizon "好利順"感覺是好很多沒錯, 只是在早個幾年時, NuHorizon 並沒在台灣賣
* S' T$ {5 l! x" YAltera另二家代理商也差不多吧, 一天到晚只想問你買別家的多少錢, 然後再報個低一點點點的價錢要你換...@#$$%^&) t$ W; M; N1 b9 W2 \9 Z0 c
Lattice三家代理商有來往過二家, 感覺都很好
作者: Xeinstein    時間: 2007-12-19 09:12 AM
標題: Why did you put this garbage in 好康相報
Why did you put this garbage in 好康相報
作者: chip123    時間: 2009-7-7 07:42 AM
賽靈思推出供業界建置之首款特定設計平台 加速開發新世代系統
! |& b; a& J2 \! ]' |' ?/ y/ X2 yFPGA領導廠商推出新款Virtex-6與Spartan-6評估套件推動特定設計平台策略
# ^2 G+ M- P! i/ l' y6 {1 Q& g) E% p5 k! D" a# E1 l
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣佈推出運用Xilinx® Virtex®-6以及Spartan®-6 現場可編程邏輯閘陣列(FPGA)的基礎特定設計平台(Base Targeted Design Platform),協助客戶加速研發各種系統單晶片(SoC)解決方案。此款基礎特定設計平台,結合11.2版的ISE® Design Suite,並擴增在完全整合評估套件中的智財(IP)方案陣容,及擴增鎖定Virtex-6與Spartan-6 FPGA的預先驗證參考設計方案,能大幅縮短開發週期,並將工程開發資源集中用於創造產品的差異性。
% o% z, M2 u/ ]$ T/ K. P3 H& U9 P. a; D
新款Virtex-6 FPGA 與Spartan-6 FPGA 評估套件是Xilinx系列套件的首款產品,協助客戶運用賽靈思最新世代的可編程技術,並提供已設計好的處理能力以簡化系統單晶片中的評估與開發流程。這些套件提供所有能讓客戶可立即開發設計的必要元素,所以能讓新手和有經驗的FPGA使用者都能達到最佳效能、最低功耗、最高頻寬、以及運用最多功能。此外,基礎特定設計平台套件的內建延伸性與外掛擴充能力,也透過賽靈思針對連結性、嵌入式、以及數位訊號處理(DSP)等應用的特定領域平台套件,奠定了快速建置的基礎。
" B7 o* t* T( c% n& Q9 t* K
4 x5 G% s% F, H" z! Q基礎特定設計平台(Base Targeted Design Platform)
& Z7 t& D8 ?- C/ |賽靈思基礎特定設計平台或簡稱基礎平台,是專為邏輯與連結研發業者的需求量身打造,評估套件內含幾乎所有系統設計的基本建構元件,能支援各個不同市場與應用。藉由運用這些預先驗證的關鍵系統功能,來搭配基礎平台,讓研發業者只需花費傳統設計方法一半的研發時間。參考設計方案為研發業者提供各種最佳策略,將各種客製化元素整合至基礎設計方案,並建置各種先進功能特色,如DDR2與DDR3記憶體介面、高速串列I/O、以及晶片內部的時脈資源、機板線路圖與佈線檔案,能進一步加快設計流程。
作者: chip123    時間: 2009-7-7 07:44 AM
賽靈思公司全球行銷暨事業開發部資深副總裁Vin Ratford表示:「賽靈思基礎平台是一個完整的FPGA開發環境,反映傳統硬體設計師的設計風格。它讓設計人員可立即採用新款Spartan-6或Virtex-6 FPGA全部整合在一起的系列元件、工具、IP智財、以及開發板,讓他們的工作模式更有效率。研發人員可採取通用IP與參考設計方案,縮短設計時間與提高生產力,超越傳統的方案。藉由減少在應用於開發基礎架構所耗費的時間,設計人員可投入更多時間在創新上,為其新一代系統增添更多價值。」
0 i- y1 \, ]) ^* T  i/ U3 \8 p8 j3 z' p/ Y0 @
此款11.2的新版ISE Design Suite支援Virtex-6與Spartan-6 系列FPGA,並能搭配Cadence Design Systems公司、Mentor Graphics公司、以及Synopsys公司的最新軟體。11.2版的ISE Design Suite讓包括邏輯、DSP、嵌入式硬體/軟體研發業者與系統整合廠商能發揮Virtex-6與Spartan-6 FPGA的新功能與特色,運用最佳化的設計環境,搭配賽靈思基礎特定設計平台,以及未來特定領域的專屬平台。
* X! ^# [8 S7 M$ O: f7 [
$ M7 a5 s& M2 C「立即採用」設計模式
& F* b# X3 R  O7 U  Virtex-6 與Spartan-6 FPGA 評估套件提供一個完全整合之基礎平台,支援範圍廣泛的市場與應用:
* |9 N1 I  I. V* L2 C. y, R5 E: U( h6 |$ P) s8 Y9 m5 {& b  ~
•Virtex-6 FPGA ML605 評估套件 是一款鎖定有線電信、無線基礎建設、廣播、以及其他高效能應用,並運用Virtex-6 LX240T FPGA設計各種精密系統的高擴充性全功能環境。其支援的系統層級功能包括高速串列收發器、PCIe® Gen2端點、DDR3記憶體控制、Gigabit乙太網路、以及DVI等。 欲獲得更多相關資訊,請瀏覽:http://www.xilinx.com/ml605網站。9 p7 p0 P. l5 O$ X3 Y/ f9 C
4 v9 p) X$ C0 b" P. F" a$ b
•Spartan-6 FPGA SP601 評估套件 是一款低成本的入門級環境,可運用Spartan-6 LX16 FPGA來開發消費性、資訊娛樂、視訊、以及其它要求低成本與低功耗的應用。系統設計功能包括DDR2記憶體控制、快閃記憶體、乙太網路、通用I/O、以及UART等。欲獲得更多關於SP601 評估套件之資訊,請瀏覽:http://www.xilinx.com/sp601
作者: chip123    時間: 2009-7-7 07:45 AM
內建擴充性與最高的彈性
/ a) t7 p0 n& p& g+ c/ Z# `  Northwest Logic公司總裁Brian Daellenbach表示:「賽靈思基礎平台包括矽元件、工具、IP、以及機板,提供一個完整的平台,讓業者能快速開發各種高效能PCI Express應用裝置。Northwest Logic正著手整合這個平台上的高效能、容易使用之PCI Express DMA引擎。這個DMA引擎將裝上一個展示應用與驅動元件,構成一個內建於新款Spartan-6與Virtex-6 FPGA平台的完整Connectivity Targeted參考設計方案。賽靈思客戶可運用這個特定參考設計方案,大幅減輕系統開發與整合的負擔,以加快產品上市時程。」
1 _7 I+ ^2 k# `" [# g  p; x' ^. V5 u4 ^& A( g  b- f* C3 n+ Q* O) q
  Virtex-6 與Spartan-6 FPGA 評估套件專為提高延伸性與彈性所設計,搭配一個統合機板策略,以及開放平台模式。基礎平台套件的推出,象徵一項業界里程碑,顯示賽靈思採納業界標準FPGA夾層卡(FMC)的策略,以支援所有機板研發。各種標準模式讓客戶能以最高的效率,開發專業IP、元件、基板,並可運用FMC連結器來擴充子卡,連結Xilinx與其第三方元件與板卡協力廠商的方案,其中包括Avnet Electronics、Curtiss-Wright Controls Embedded Computing、Linear Technology、以及Northwest Logic。它還為所有Xilinx特定設計平台建構一個可延伸的供應機制,其中包括今年稍後推出的特定領域平台套件,配合Virtex-6與Spartan-6 FPGA來開發連結、嵌入式、以及DSP等應用。
3 \& z) V! f* Z1 `
4 p% a7 l: ]% B+ p& B9 X7 I: ?  研發業者可參加將於2009年10月至2010年2月陸續在全球各地登場的X-fest系列研討會,從中深入瞭解如何運用Virtex-6與Spartan-6 FPGA開發Xilinx特定設計平台。想進一步瞭解這些免費參加的一日研討會,請瀏覽:http://www.weboom.com/avnet/index.html 網站。
作者: chip123    時間: 2009-7-7 07:45 AM
供應時程與售價 6 a' C/ a: c7 u
Xilinx運用Virtex-6 和Spartan-6 FPGA的基礎特定設計平台,協助客戶採用ISE Design Suite 11以及Virtex-6 和Spartan-6 FPGA評估套件來開發各種SoC應用。Spartan-6 FPGA SP601 評估套件目前已可透過Xilinx網站以及經銷商開放訂購,價格為295美元。Virtex-6 FPGA ML605 評估套件將於7月底開放訂購,售價為1995美元。9 F, y1 R+ S* v' s, z$ t/ p

2 Z+ g# C4 {* Q/ w4 vISE Design Suite 11的全功能版本,是Virtex-6 FPGA套件的一部份,並針對Vitex-6 LX240T-FF1156提供元件支援。Spartan-6 FPGA套件內含ISE Design Suite 11 WebPACK™ 軟體。提供完整元件支援的ISE Design Suite可單獨販售,Logic Edition版本定價從2995美元起。客戶可至Xilinx網站免費下載全功能的30天免費評估版ISE Design Suite 11。欲獲得關於ISE 11套裝軟體的詳細資訊,請瀏覽www.xilinx.com/ISE網站。
作者: jiming    時間: 2009-8-3 02:16 PM
標題: Altera擴大Stratix III FPGA的溫度範圍以支援軍事應用
高效能元件能解決軍事系統在尺寸、重量與功率消耗上的限制' {5 E/ b2 ^7 x) w3 e1 i! M8 ]3 v
4 u7 {0 R- s4 {1 T* V, q
台灣,2009年8月3日- Altera公司(NASDAQ:ALTR)今日宣佈將擴大Stratix® III FPGA產品系列部分選擇元件的溫度範圍,以支援在惡劣環境下運作的軍事應用。提供具有延伸溫度範圍的Stratix III FPGA,是Altera在強化商用現有產品策略的一部份,以確保軍事用戶能夠使用到這些技術,且可透過既有的商用產品來獲得商業規模的優勢。- ^* z* l! z6 Q6 F/ q

# a& G+ {9 j' n* k6 A# T用於像是雷達、電子干擾與地面戰鬥通訊設備等軍事應用的元件,需要在極端的環境下運作,所選擇的Altera高效能Stratix III FPGA元件能夠在-55°C到+125°C之間運作,以支援這些應用。Altera的軍用等級Stratix III FPGA可提供高達600 MHz的核心時脈效能,支援533-MHz DDR3 DIMM,並具有高達150K的邏輯單元(LE)、8 Mbits的嵌入式記憶體,以及高達896個18x18嵌入式乘法器。Stratix III FPGA也具有Altera創新的可編程功率技術,能夠讓客戶在軍事應用中以最小的功率消耗達到最大的效能。( M' b; V6 o- s8 [/ k. W. d1 a- T

' f! y; w+ F3 i+ ]: }8 t* HAltera軍事╱航太事業部資深事業部經理Amr El-Ashmawi表示:「Altera強化商用現有產品的策略,將盡力爭取商用現有產品能夠在軍事系統中使用,以符合美國國防部(DOD)的規範,達到他們在穩定性、風險與效能上的要求。採用我們的軍用等級Stratix III FPGA,Altera將可專門解決軍事上對尺寸、重量與功率上的限制,並可協助控管成本。」4 A0 O! m4 I$ o$ w% U
2 P' N- e" j' X0 d+ M3 Z
供貨資訊
0 r* z- I$ [9 H: G: J) y* sAltera的Stratix III FPGA產品系列目前已經量產出貨,可提供跨越商用、工業與軍用溫度範圍等廣泛支援。想知道更多關於Stratix III FPGA的資訊,請連繫您的區域Altera®業務代表或瀏覽www.altera.com/pr/stratix3。更多關於Stratix III FPGA在軍用溫度範圍支援上的技術簡介資訊,請參考www.altera.com/literature/tb/tb-107.pdf。想瞭解更多關於Altera的增強型商用現有產品的概況,或是針對軍用市場的解決方案,請瀏覽www.altera.com/enhanced-cots
作者: agou    時間: 2009-10-28 06:32 PM
以前只有用過xilinx家的FPGA,$ X& u- f) x9 E+ F; u9 @
最近剛好拿到一塊altera的板子,' s; [# \6 A( s' f. J4 e$ r
來試試哪一家的tool好用~
作者: veronicawen    時間: 2010-1-15 06:00 PM
本帖最後由 veronicawen 於 2010-1-15 06:01 PM 編輯 . T- `4 |8 W# M* b3 e+ e  z9 c

$ a6 V% i0 m9 ~- N! |8 |我覺得每家FPGA都有每家不同的好, 主要是看需求
' k7 z, n) Z3 A9 P8 ~2 ^像xilinx的IO, logic cells就很多,但Altera跟Lattice的功能就差一點
) ]5 j7 X, P. a! k5 ]服務的話我覺得可以找找看"安馳科技" , + v7 [8 O  ~3 F7 K, M: v0 f3 B
而你們說的這兩家都是美商,他們當然都是看業績
' y0 ?+ x4 D$ ?  r量少少的當然服務就變少少的
作者: atitizz    時間: 2010-3-22 06:35 AM
Altera Stratix IV FPGA通過了Interlaken通用性測試2 x" B" b( [) w. a8 \
元件支援高達10-Gbps線速的晶片間Interlaken介面0 ?: o- V* `# ~: k6 D1 i
6 K9 w# V" K) R% P
2010年3月9日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,Stratix® IV FPGA通過Interlaken聯盟的元件通用性測試。Altera認證了與使用Interlaken通訊協定的第三方元件之高性能FPGA介面。Stratix IV GT FPGA通過6.25-Gbps線速通用性測試,是業界唯一支援10 Gbps線速的Interlaken解決方案。元件通用性測試驗證了Stratix IV FPGA晶片間Interlaken介面,確保它們能夠為下一代無線和固網基礎設施應用迅速提供全套解決方案。
3 j. I. f* |- b$ p/ p9 t
; e: ~2 J7 f3 qAltera使用Stratix IV GT FPGA開發板以及Altera內部開發的Interlaken矽智財(IP)核心,通過了通用性測試。IP核心完全符合Interlaken通訊協定規範1.2版,提供高性能價格比的無風險解決方案,可以在FPGA中迅速實現。
作者: atitizz    時間: 2010-3-22 06:35 AM
Altera公司零組件產品行銷資深總監Luanne Schirrmeister評論表示:「Interlaken通訊協定支援高速晶片間的資料封包傳送,是設備生產廠商採用的流行解決方案,Altera致力於通過尖端FPGA為用戶提供全套的Interlaken解決方案。透過提供支援資料速率高達10-Gbps的Interlaken解決方案,Altera推進了業界向100G系統的發展。」6 h- ]0 m3 S) E5 [6 N8 I
8 y0 C  s! g1 m+ E5 N% ~% {
通過Interlaken通用性測試- `" p1 @, K, J& E7 T

* x* P( M. X# k! g, g$ @  F; S  h, D2 rInterlaken聯盟的元件通用性測試包括使用Interlaken通訊協定測試五個晶片供應商元件的互聯。Altera成功展示了與所有參與ASSP供應商解決方案的通用性,包括Cortina的CS1999和CS3477元件系列以及PMC-Sierra的HyPHY 20G平臺。3 i& o9 Z3 d- P/ ]% i

. X/ ]' J% [! b. SCortina系統企業產品線總監Fred Olsson評論表示:「隨著語音、視訊和資料需求的增長,服務供應商在尋找更新其現有基礎設備的方法。Altera在Stratix IV硬體上實現的Interlaken IP核心與Cortina CS1999 40Gb/s成幀器以及CS3477匯整器IC具有可靠的通用性,不但支援大傳輸量資料封包處理,而且還表明Interlaken能夠消除高性能通訊應用的頻寬限制,提高了性能。」
' O( C- v: O' i8 ]% \) X供貨資訊
作者: chip123    時間: 2010-4-1 12:07 PM
Altera的Stratix IV GT FPGA實現了直接與40G QSFP光學模組的互操作性# t. u: j- }; V9 C
Stratix IV GT FPGA 的整合 11.3-Gbps收發器,提供了一種透過線卡橋接 40G光學模組的有效方法( x/ ^1 g/ ?  Z6 s9 u

- U8 [1 d* q( j2010年 4月 1日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈其Stratix® IV GT FPGA實現了與安華高科技公司(Avago Technologies)的40G四通道小型可插拔(QSFP)光學模組的互操作性。QSFP光學模組在單條光纖纜線鏈路上的資料速率為40-Gbps。利用Stratix IV GT FPGA中特有的11.3-Gbps嵌入式收發器,設計人員現在可以運用FPGA的靈活性和性能優勢,在其線卡中將40G QSFP光學模組橋接到其他元件,進而增加整體系統頻寬。# }9 w4 M' ^' w; R6 x, e

7 a. ~0 d) g% T0 k9 k- PQSFP是一些電腦運算及電信應用中使用的高性能交換器、路由器、伺服器和主機匯流排介面卡的新一代熱插拔介面。這種介面是目前業界最簡潔、4個高速通道、Z軸可插拔的介面,支援高達Gbps(4通道 x 10 Gbps)的資料速率。Stratix IV GT FPGA的11.3-Gbps收發器可直接連接到40G QSFP光學模組,無需橋接晶片。9 e. Y$ ^1 C3 C% l7 q

3 S' l- U% B9 W$ D/ PAltera公司零組件產品市場行銷資深總監Luanne Schirrmeister表示:「Stratix IV GT FPGA為不斷將其系統的寬推向新極限的高性能網路和電信系統設計人員,提供了一種理想的解決方案。Stratix IV GT FPGA中特有的多個11.3-Gbps收發器使廣大設計人員可以將8個QSFP光學模組連接到一個FPGA,進而在其系統中實現高達320 Gbps的整體資料傳輸率。要使用具有低於10Gbps收發器的FPGA來獲得相同級別的性能,則要求使用32 SFP+光學模組。」; z2 |+ ]) p) ], [
; B: y# p  x! p8 x1 @( D
Altera透過使用一種Stratix IV GT FPGA開發板實現了與40G QSFP光學模組的互操作性。開發板的發送器和接收器均透過SMA纜線連接到兩塊QSFP板卡,這兩塊板卡都採用了安華高科技公司提供的40G QSFP模組。這些QSFP模組由30米的OM2多模光纖纜線連接。在運行超過100個小時以後誤差為零,進而獲得10E-16以上的誤碼率(BER)。
作者: heavy91    時間: 2010-5-12 03:43 PM
賽靈思FPGA元件獲NEC Display Solutions公司採用 運用於其3D電影投影機產品+ S6 t8 `  C$ U, }
Virtex-5系列於單一晶片上提供符合SDI標準之高速界面 降低 DLP Cinema投影機產品總成本  & C" M1 D. `" N' Q; q- g$ s

! U( \. ?" W, b/ Z0 S4 L全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣佈NEC Display Solutions公司已將賽靈思Virtex®-5系列FPGA元件運用於其三款DLP Cinema®投影機設計中。 0 Y! n6 L3 o5 L( [+ B) W
  3 q/ M- Z7 Q  E5 T
DLP Cinema®投影機符合美國數位電影促進會(Digital Cinema Initiatives;DCI)標準,包含許多安全功能,且可與眾多廣泛的輸入訊號相容。系統會準確地重新產生包含高解析與高對比需求的輸入源,並與德州儀器的高解析2K(2,048 × 1,080 dot) DLP Cinema®晶片整合在一起。透過在單一晶片上,針對HD-SDI、3G-SDI等所有標準與串列器/解串器(SerDes),提供界面,賽靈思Virtex-5系列FPGA元件可降低週邊元件的設計成本。因此, Virtex-5系列FPGA元件可協助降低總體系統成本,同時獲得更高效能,包含透過高速乙太網路界面的通訊速度。
. F- c8 w( E- N( o  
$ l  v5 ^( p' n# P# s' dNEC Display Solutions公司已成功推出三款DCP Cinema系列的投影機,包含螢幕尺寸寬度高達32m的NC3200S,以及螢幕尺寸寬度分別為20m的NC2000C與12m的NC1200C,可支援最近快速成長的3D內容。此三款機種均可用於投射市面上現有的3D視訊內容。NEC Display Solutions公司將開始逐漸出貨。
作者: heavy91    時間: 2010-5-12 03:43 PM
NEC Display Solutions公司投影機開發部門主管Atsushi Kuroda表示:「我們的數位電影事業在日本與海外市場均非常蓬勃發展,而其中DLP Cinema®投影機是我們的核心產品。此市場對於投影機的效能需求是非常嚴苛的。也因為此產品不像消費性電子產品般能大量生產,因此,我們在設計之初,便決定選擇以FPGA來代替ASIC,以達到更卓越的效能需求,並能同時降低開發成本。而我們選擇賽靈思FPGA元件的主要原因,是在於他們能夠在單一晶片上提供廣泛的高速界面,讓我們能夠以低成本獲得更高效能。」
/ t1 i" ^" S$ W) m  
* D& o6 G7 Q: f- ?3 O賽靈思日本子公司(Xilinx K.K.)總裁暨代表董事Sam Rogan表示:「我們非常高興藉由NEC Display Solutions公司將我們的 Virtex-5系列FPGA元件運用到其 DLP Cinema®投影機中,能夠為電影事業的3D技術發展有所貢獻。一直以來普遍受到業界肯定的Virtex-5系列於2010年會計年度第三季的業績表現已超過1億美元,創下所有FPGA產品的銷售記錄。賽靈思的FPGA元件產品可在單一晶片,提供顧客需要的各種功能,並可將各種開發環境整合到同一平台上,讓顧客可以將資源挹注在開發產品的差異化功能上。」 6 c( J0 U6 _& t5 b4 B
  1 y. g7 p3 U, U9 q; Y9 K) C
NEC Display Solutions在DLP Cinema®投影機的原型製作階段便已採用賽靈思 FPGA元件,之後更選用Virtex-5 LXT系列進行量產。Virtex-5 LXT系列元件具備視訊界面,包含四個SDI I/O埠、高速乙太網路、低電壓差動訊號(LVDS)與符合多種標準的高速界面,其中包含DDR2記憶體標準。此外,NEC Display Solutions亦針對視訊處理採用賽靈思參考設計方案。銷售代理商Paltek公司所提供的技術支援目前已廣受客戶肯定。
8 B# F: H/ u; [' n  
% A# T4 R. o4 Z6 D5 @隨著多螢幕影城的快速擴張,以及對於3D內容的需求,市場對於DLP Cinema®投影機產品的需求預期將會增加。
作者: atitizz    時間: 2010-9-21 11:54 AM
賽靈思推出通過美國國家安全局驗證之Virtex-5Q FPGA解決方案 專門針對高階譯密處理功能   
* r( `# X% h8 W3 W1 [9 L- o; }單晶片譯密(SCC)系列元件與相關實體安全IP核心通過嚴密的驗證程序 進一步擴展賽靈思在航太/國防應用的領先優勢  
6 U/ }/ C6 T% u2 L  Y3 g
& S) N) s9 M. J% \全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣佈推出針對航太/國防(A&D)產業各種高可靠性應用的最新版高效能可編程解決方案,已通過美國國家安全局(NSA)的檢驗,能用在第一級密碼保護系統(Type 1 Crypto Systems)。通過驗證的Virtex®-5Q元件及相關實體安全IP核心,能共同建構出高防護力的賽靈思特定設計平台(Targeted Design Platform),並提供安全的通訊管道,進一步擴展NSA與賽靈思之間的合作關係,也凸顯賽靈思這 20年來一直致力於滿足航太/國防產業各種嚴苛要求的重要記錄。
8 W: ]& Q: h9 i7 ^- Q" J; Q  
) M. ~3 c0 N) M- ^而針對賽靈思第二代安全通訊方案進行嚴密測試的成功結果,也讓賽靈思這家FPGA領導大廠能提供成本更低、功耗更少、及更富彈性的解決方案,並能協助研發業者因應高階譯密處理應用的嚴苛要求,其中包括美國國防部(DoD)的Crypto Modernization密碼現代化計畫。 . X; S( k8 ]# u+ B& q! D* N
   
8 ^$ N& s0 Y6 O* Q7 U檢驗項目涵蓋Virtex-5Q安全通訊特定設計平台的各項關鍵元素。此款解決方案提供一種單晶片譯密(SCC)設計方法,以及一個新發表負責維護實體設計安全的Security Monitor 2.0 IP核心。SCC將多個FPGA的功能整合到一顆單晶片元件,讓航太/國防產品的研發業者藉由更高的整合度,有效降低系統的尺寸、重量、以及成本(SWAP-C)。完整的解決方案還包含兩個嵌入式PowerPC® 440處理器、多種防竄改功能、以及賽靈思的隔離檢驗工具。
作者: atitizz    時間: 2010-9-21 11:54 AM
通過NSA檢驗的重要關鍵,要歸功於Virtex-5Q解決方案的功能,以及能在一顆單晶片元件內成功隔離使用者功能之設計方法。NSA對Virtex-5Q系列元件進行失效保護分析,確定在發生故障時,賽靈思的 SCC技術讓FPGA能隔離元件內部的各分區。成熟的SCC設計流程與驗證程序,為賽靈思與NSA首次合作研擬與開發,提供更高層級整合度與提升系統可靠度。雖然SCC解決方案的設計目標主要是為了滿足NSA的要求,但也可以在其他高可靠性應用中提供有用的隔離技術,像是符合美國聯邦航空管理局FAA DO-254規範的商業航空電子,以及符合美國國家標準局NIST FIPS-140規範的商業譯密系統。
& x9 [6 @% m! q7 `( D7 c  4 V0 w2 X3 k, L% G/ G
賽靈思公司航太/國防暨高效能運算事業部資深總監Amit Dhir表示:「賽靈思與NSA已經持續密切合作,共同開發這項突破性的第二代單晶片譯密與Security Monitor技術,這將進一步降低目前與未來譯密系統的整體系統功耗、尺寸規格、以及成本。」 9 e3 Z( _7 r$ J4 U
  
6 y1 z8 X6 d* }. d除了SCC技術外,賽靈思宣布推出2.0版Security Monitor IP 核心,能運用在Virtex-5Q元件中。Security Monitor安全監視技術能用來強化Xilinx Virtex-5 FPGA元件的實體安全,支援資訊保全以及防篡改等應用。Security Monitor核心的細節資料受到《國際武器貿易限制條例》(ITAR)的約束,有意瞭解者請直接洽詢賽靈思。 0 D0 g, q- E: {
  
! \; a: S9 T/ H" {關於賽靈思與Virtex-5Q 特定設計平台
1 B1 K2 u# {" {7 {, {此款新的Virtex-5Q系列元件提供最高效能、最大容量的FPGA,並採用堅固封裝,並搭載先進的譯密功能,是業界最完備的軍規級元件,目前可提供裸晶版本,讓客戶設計客製化的尺寸規格。此解決方案能特別滿足現代航太與國防系統對於提升效能與安全性的需求。擁有可重新編程彈性與SCC技術的Virtex-5Q FPGA能克服傳統ASIC與ASSP的許多限制,適合支援各種安全通訊應用、電子戰、飛航與運輸戴具、C4ISR系統(指揮、控制、通訊、電腦、情報、電子監聽、偵察)、雷達、飛彈、以及彈藥等。
作者: tk02376    時間: 2011-1-5 11:18 AM
Altera Stratix IV GT FPGA成功通過乙太網路聯盟的100G乙太網路系統HSE互通性測試% ^8 D' Q+ H3 `$ Q' O
Stratix IV GT FPGA為設備生產廠商提供低風險解決方案,以實現40GbE/100GbE系統
) H$ }" ?. }% R- @* ^. ?, k* y4 l  }* Z) `1 P( b( d$ |
2011年1月5日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,公司成功通過Ethernet Alliance®高速乙太網路(HSE)小組委員會的首次互通性測試,這一個測試主要針對設計用於支援100G乙太網路(100GbE)系統的產品。通過互通性測試驗證了Altera在其Stratix® IV GT FPGA中實現的業界一流收發器技術的性能,表明公司能夠為設備生產廠商提供用於40GbE/100GbE系統實施的低風險解決方案。
( ~# M: J" z" o; L4 f% h* x
2 S% `3 h9 j* `2 hAltera是參加乙太網路聯盟首次100GbE互通性活動的FPGA公司,該活動於2010年在美國加州聖塔克拉拉舉行。活動驗證了100GbE系統所採用的測試設備、交換器、路由器、網路介面卡(NIC)、光收發器模組和纜線的互通性。7 g  l' f9 ^- f& _

* S5 S* V; k) }" V; a+ d" bAltera使用其Stratix IV GT FPGA版100G開發套件實現與尖端測試設備、光模組和纜線供應商的互通性。測試包括Stratix IV GT FPGA與Ixia公司測試設備的互通性;與Finisar公司、Opnext公司和Sumitomo電子設備創新公司CFP光模組的互通性;以及與Leviton公司、Panduit公司和Siemon公司光纜元件的互通性。乙太網路聯盟網站www.ethernetalliance.org上的白皮書詳細介紹了高速乙太網路相容性測試(Plugfest)的結果。
作者: tk02376    時間: 2011-1-5 11:18 AM
Stratix IV GT FPGA為用戶提供經過硬體驗證的低功率消耗IEEE Std. 802.3ba™-2010相容解決方案。這一個FPGA提供標準XLAUI和CAUI相容介面,包括100GbE MAC和PCS矽智財(IP),是全功能單晶片解決方案。Stratix IV GT版100G開發套件支援對100GbE設計的全面評估。
2 M" u7 M- O6 C; z  I' H0 h6 ~, u' p# c9 R5 S, ~
Altera零組件產品行銷資深總監Luanne Schirrmeister評論表示:「下一代高速、高性能運算應用和技術推動了業界向40GbE和100GbE系統的邁進。在寬頻系統中使用我們的Stratix IV GT FPGA可為設備生產廠商提供高性能、低風險、單晶片解決方案,他們可以非常放心的使用這些方案。」
+ r0 g, J" P# J0 a1 C" z2 f4 ^2 _" Y9 j
Stratix IV GT FPGA專門針對通訊系統、高階測試設備和軍事通訊系統等最新一代40G和100G應用進行了最佳化。Stratix IV GT FPGA提供48個整合收發器,其中24個運作速率高達11.3 Gbps,在高階應用的系統頻寬和功效上實現了突破。Stratix IV GT FPGA含有530K邏輯單元(LE)、20.7-Mbits內部RAM和1,024個18x18乘法器。
4 H2 L& A  B+ P' r0 K- \0 u/ ]3 g+ q: ]; x7 B* H
價格和供貨資訊
) W" @/ i6 R: t7 ^) [現在已批量發售Stratix IV GT FPGA。請聯繫您的Altera®業務代表,瞭解價格資訊。關於Altera Stratix IV GT FPGA版100G開發套件的詳細資訊,請瀏覽www.altera.com/products/devkits/ ... tix-iv-gt-100g.htmlwww.altera.com/stratix4上提供了Stratix IV FPGA的其他資訊。
作者: amatom    時間: 2011-1-25 12:33 PM
Altera宣佈推出針對客戶不同設計需求所量身訂做的28-nm元件產品系列
6 Y* b3 @8 t5 h4 ^, I業界最多樣化的產品線能夠滿足在效能、功率消耗與成本上的系統擴展需求3 C$ h7 a4 m% z4 g: m2 E$ w
[attach]11816[/attach]
9 E5 M) p" o3 @# `# W
: C, d" t+ c% N5 _. J台灣,2011年1月25日—Altera公司(NASDAQ:ALTR)今天宣佈它的28-nm元件產品系列,這是針對客戶不同的設計需求來量身訂作,以提供業界最完整的元件選項組合。Altera推出了新的Cyclone® V與Arria® V FPGA產品系列,以及最近所擴展的Stratix® V FPGA,以及先前曾發佈的HardCopy® V ASIC產品系列,來提供客戶更精準的差異化解決方案。8 ^/ g9 C/ F: u0 s
& |. d$ N0 C" w: d& w
這是Altera長期與業界重要客戶建立密切合作夥伴關係所得到的成果,Altera深深地瞭解客戶從最高的頻寬到最低的功率消耗等廣泛應用所需的獨特效能、功能特性與功率消耗需求,有了這個28-nm產品系列,Altera能夠憑藉著先進的收發器技術、產品架構、矽智財(IP)整合,以及製程技術來優化解決方案,以協助每位客戶解決在不同設計上所面臨的挑戰。
作者: amatom    時間: 2011-1-25 12:34 PM
Altera選用以下的方式來量身訂做多樣化的優勢:
) v* C8 k7 ]1 M
2 D4 Q# l+ |5 {: A5 j! W, x6 {•收發器—Altera依據每個28-nm元件產品系列的效能範圍,優化了其業界領先的技術和可靠的收發器,Altera的28-nm元件支援從600 Mbps到28 Gbps的收發器速度。
* x+ A3 P. P+ K•產品架構—將晶片內記憶體優化,以便提升效能與效率,採用硬式與軟式記憶體控制器來支援所需的應用頻寬、功率消耗與成本需求,並且對高階、中階與低成本I/O進行效能上的優化。
) |$ W2 i- {" s3 V9 B•矽智財(IP)整合—為了滿足客戶在成本、功率消耗與效能上的需求,Altera強化了一系列的系統層級矽智財(IP),像是PCI Express® (PCIe®) Gen2 x1與x4、PCIe Gen3 x8、Interlaken、40G/100G與100 Gigabit乙太網路(100GbE)。
; B! \  Q/ Z% r8 a) ?
3 R) @, c) ~7 [+ d•製程技術—為了有效率地服務最廣泛的應用領域,Altera在它的高階產品系列(Stratix V FPGA)與HardCopy V ASIC上,運用了台積電(TSMC)的28-nm高效能(High Performance, 28HP)製程技術,並在它的低成本(Cyclone V FPGA)與中階(Arria V FPGA)產品系列上使用了台積電(TSMC)的28-nm低功率消耗(Low-Power, 28LP)製程技術。28LP製程技術也讓Altera能夠提供在成本、效能與低功率消耗上取得最佳平衡點的產品。在高階產品使用28HP製程技術是相當重要的關鍵,以便能夠在高階應用上提供所需的核心與收發器效能。
作者: amatom    時間: 2011-1-25 12:34 PM
針對像是馬達控制、顯示與軟體無線電這類低功率消耗與電路板面積受限的應用,Altera的Cyclone V FPGA產品系列是符合其需求的理想選擇。Cyclone V產品系列提供比前一代元件還要低40%的整體功率消耗,具有12個最高可以5 Gbps運作的收發器,強化的PCIe Gen2 x1區塊,以及可支援LPDDR2、mobile DDR與DDR3外部記憶體區塊的硬式記憶體控制器。更多關於Cyclone V產品系列的詳細資訊,請參考www.altera.com/cyclonev
" E  a, o8 O8 b$ b
) G0 f5 c, e. e. |7 K: q針對遠端射頻單元、演播室混音器與10G/40G線路卡等,需要在成本、低功率消耗與高效能之間取得平衡的應用,Altera則推出了Arria V FPGA產品系列,可提供比前一代元件還要低40%的整體功率消耗,Arria V FPGA產品系列元件包括了最高可以10 Gbps運作的收發器,支援DDR3外部記憶體的硬式記憶體控制器,以及具有可變精度DSP區塊的高效率有限脈衝響應(FIR)過濾器。更多關於Arria V產品系列的詳細資訊,請參考www.altera.com/arriav
7 ?6 n5 a7 o/ j4 @& m9 O5 y& `" u+ ]% [1 V2 R/ ~$ D8 l2 s
Stratix V FPGA產品系列是針對的是先進式LTE基地台、高階射頻(RF)卡與軍事雷達等廣泛的高頻寬應用,Altera擴展了Stratix V產品系列的能力,來支援不斷變化的市場需求。在Stratix V GX FPGA中最大的收發器資料傳輸率增加到14.1 Gbps,以支援包括FiberChannel 1600在內的新興高速通訊協定。此外,Stratix V GX FPGA的密度也在單一裸晶上增加到110萬個邏輯單元(LE),以提供客戶進行更高層次的整合。更多關於Stratix V產品系列的資訊,請參考www.altera.com/stratixv
作者: amatom    時間: 2011-1-25 12:35 PM
[attach]11817[/attach]5 \& J% n  }$ o

4 s# l5 g; Z) ~HardCopy V ASIC延伸了Altera在NRE、低風險收發器架構ASIC上的領導地位。相較於先前的HardCopy ASIC元件,HardCopy V ASIC具有更高層次的邏輯與記憶體整合,可提供更高速的收發器、I/O與核心邏輯效能。具有這些新的功能,HardCopy V ASIC現在可支援低功率消耗、較低的單位成本,或在量產時改進記憶體單一事件擾亂(SEU)容忍度的更廣泛及大量的應用。, F; {7 F5 u# A( A9 j1 G+ V6 X
& w$ H8 |, d  M9 s% H" c! n; r
為解決客戶對增進設計生產力上的渴望,Altera推出的Quartus® II開發軟體,是在可編程邏輯產業中針對CPLD、FPGA與HardCopy ASIC在設計效能與生產力上排名第一的軟體,將可支援它的28-nm元件產品系列,Quartus II軟體包含新推出的Qsys系統層級整合工具,可簡化矽智財(IP)的整合工作,並可採用業界最廣泛的嵌入式處理器選項,包括強化的ARM® Cortex™-A9 MPCore™。2 p  g& X. J' j9 v

% [' Q& x. r, C# {7 n$ O2 bAltera產品與企業行銷副總裁Vince Hu表示:「Altera瞭解到每個設計都是獨一無二的,並且客戶在尋找能夠提供正確的功能組合與效能等級,可符合他們的特殊需求,並仍然能夠擁有差異化能力的解決方案。搭配28-nm產品系列,Altera能夠藉此對收發器設計、系統層級矽智財(IP)、設計工具,以及與台積電(TSMC)合作的製程優化等關鍵領域繼續投資,來建立出業界最廣泛的解決方案組合。」
作者: globe0968    時間: 2011-2-10 02:12 PM
標題: Altera推出業界第一個針對MoSys公司的序列、高密度頻寬引擎元件的介面
在Stratix IV GT FPGA中支援GigaChip介面,以提供100G固網應用一個經過驗證的高效能序列記憶體解決方案3 b. X  v; o4 u# X* {$ m  W4 Q+ I
4 k. m) T$ J6 @" ^  l
2011年2月10日,台灣— Altera公司(Nasdaq:ALTR)今天宣佈成功地完成Stratix® IV GT FPGA與MoSys公司在序列記憶體應用的頻寬引擎(Bandwidth Engine®)元件之間的互通性測試,Stratix IV GT FPGA藉用了GigaChip™ 介面來與MoSys公司的頻寬引擎元件進行互通,提供設計師在開發像流量管理與封包處理這類100G固網應用時,一種高效能、高頻寬的記憶體解決方案。搭配Stratix IV GT FPGA,Altera是第一家提供元件來支援GigaChip介面的FPGA供應商。
! G2 E9 i0 `. v' I+ g  h% N0 U- X$ v: A3 a: H  M8 o; l
Altera是MoSys GigaChip聯盟的創始成員之一,這個聯盟包括了許多半導體公司來共同合作開發能夠在下一代高效能網路、運算與儲存系統上,達到高效率的序列晶片到晶片通訊。GigaChip介面藉用了收發器技術來達到突破性的晶片到晶片通訊效能,MoSys公司在開發GigaChip介面時,則正好運用了Stratix IV GT FPGA上Altera現有的高效能收發器技術。
作者: globe0968    時間: 2011-2-10 02:12 PM
MoSys公司事業營運副總裁David DeMaria表示:「GigaChip介面比DDR形式介面的頻寬密度效能增加了四倍以上,同時降低了系統功率消耗,而且介面的成本要減少兩倍到三倍。我們的目標是讓其成為高效率晶片到晶片通訊的開放式業界標準,我們很高興能夠與Altera共同發表這款業界第一個互通產品。在Stratix IV GT FPGA中所具有的收發器技術,提供了MoSys公司一個實行頻寬引擎介面與控制器的理想平台,Altera經過驗證的收發器技術與Stratix IV GT FPGA結合在一起,讓我們能夠針對下一代的網路系統,為客戶推出當今最高效能的序列記憶體解決方案。」
" X+ \) R& c* Q+ b8 ~/ y" Y
' I  S  b9 ?1 a6 XGigaChip介面是一種短距離、低功率消耗的序列介面,具有高效率、高頻寬、低延遲的性能。Stratix IV GT FPGA透過元件中的軟式記憶體控制器來支援GigaChip介面,可提供最大的設計靈活性,以及元件中的11.3 Gbps收發器。在Stratix IV GT FPGA中支援GigaChip介面讓客戶可以增進系統效能,並可最小化電路板的成本與接腳的數量。; f, m  ~" D- u: }
Altera零組件產品行銷資深總監Luanne Schirrmeister表示:「結合了GigaChip介面,讓Altera在解決市場朝向100G與往後世代轉型時擁有獨特的地位,這次的互通能力為固網客戶展現出我們在提供市場中最高效能解決方案所做的承諾。」: E3 J* P. q) H! ?, G- m
. `* r3 X9 u; h6 a
價格和供貨資訊4 M, Y0 ?" p9 Z3 o
Stratix IV GT FPGA目前已經量產交貨,請聯繫您的Altera®業務代表以獲得價格方面的資訊。關於Stratix IV FPGA的更多資訊,請參考www.altera.com/stratix4。MoSys公司的頻寬引擎元件已可提供樣品,關於頻關引擎與GigaChip介面的更多資訊請瀏覽www.mosys.com
作者: jcase    時間: 2011-3-8 12:21 PM
Altera為FPGA提供業界第一款整合100G EFEC解決方案 增強型向前糾錯技術加速了向100G的邁進
8 \9 I! Q3 \, X2 p
& r: }3 t$ w% ~: S2 Z! O% q# w2011年3月8日,——台灣Altera公司(NASDAQ:ALTR)今天宣佈,開始提供業界的第一款整合增強型向前糾錯(EFEC)矽智財(IP)核心,該核心已針對高性能Stratix® IV和Stratix V系列FPGA進行了最佳化。EFEC7和EFEC20是Altera紐芬蘭(Newfoundland)技術中心(以前的Avalon Microelectronics)開發的多維IP核心,專門針對城域和長距離光傳送網路(OTN)等100G應用而設計。
, c' \) [3 I# x: Y7 v2 D% @! w* h0 L7 _
當今的服務供應商將其10G城域和長距離OTN網路升級到100G速率,以支援傳送視訊資料時越來越高的頻寬需求,並且開始規劃未來的400G應用。此外,這些骨幹網路在光纖上的傳輸距離要延長25-50%,同時實現低功率消耗、低成本和低延時。Altera的EFEC IP核心滿足了長距離傳輸所要求的性能和無誤碼需求。# M8 K5 S, A' j5 N' Q
! T+ g/ g; ]! S# \( r) ]0 @
Altera通訊和廣播業務部資深副總裁Don Faria評論表示:「預計全球10G、40G和100G收發器和轉發器市場在2014年將增長到20億美元以上(1),我們已經做好準備提供靈活的高性能硬體平臺和可訂製IP,率先提供完全整合100G的解決方案。因此,我們能夠迅速滿足下一代光網路的市場需求。」1 I7 x( ~+ L% Q% D$ z4 S

9 q/ z3 V, R" T  X" Y5 lAltera的EFEC7和EFEC20是超高增益、硬決策FEC核心,增強了100G網路功能,是業界採用FPGA架構中最小的EFEC。EFEC7和EFEC20利用了Streaming Turbo Product Code BCH程式碼(SPC-BCH),符合G.709標準,擁有在同類產品中最好的增益。這兩種EFEC的負擔比率分別為7%和20%,延長了傳輸距離,降低了傳輸功率消耗。Altera的SPC-BCH EFEC高效率地解決了與100G資料速率相關的複雜度等問題。
作者: amatom    時間: 2011-3-8 03:15 PM
Avago Technologies和Xilinx採用FPGA和光纖互連簡化10 Gigabit乙太網路系統       
! a3 Y5 T! ~1 A8 ?8 _Xilinx Virtex-6 HXT FPGA和Avago SFP+與QSFP+光學模組之間的交互操作測試完成為設計人員提供實證可行的解決方案
% T2 e" D/ r* l" b& c3 C" d4 ]5 E1 ^' a# @  d& A; J5 b& I' n
【2011年03月08日- 台北訊】Avago Technologies (Nasdaq: AVGO)和Xilinx, Inc. (Nasdaq: XLNX)今天聯合宣佈已完成Xilinx® Virtex®-6 HXT FPGA與Avago SFP+和QSFP+光學收發器模組之間的交互操作測試。採用Avago的光學介面和Virtex-6 HXT FPGA收發器領先市場的抖動效能表現,本項測試證實10Gigabit和40Gigabit乙太網路連接埠的設計與交互操作性。
5 J+ K- m! z1 W) a' @# A* l' K" {3 L! h- X+ u. d
「整合GTH收發器的Xilinx Virtex-6 HXT FPGA設計可符合10Gbps光學介面的抖動要求。優越的抖動效能可讓我們支援Avago的10Gigabit乙太網路SFP+光學模組連接能力,毋需使用外部重定時器,」Xilinx有線通訊主管Nick Possley表示。 「Xilinx針對光學介面的嚴苛要求,將Virtex-6 HXT中的GTH收發器進行最佳化設計,我們努力的最佳證明就是,使用Avago的模組,讓我們可以對10GBase-SR的10Gigabit SFP+乙太網路光學連接埠支援最遠300公尺的距離。」
& r$ P7 w6 ^. g8 y" {4 y8 J8 M) W/ b: |& E6 n" a9 O+ W
「我們很榮幸在此為Virtex-6 FPGA設計人員提供使用經實證的Avago高品質、高效能SFP+光纖的選擇,」Avago光纖產品的行銷主管Victor Krutul表示。「現在,系統工程師在使用高頻寬光互連和Xilinx FPGA開發系統時可以放心設計。」
作者: amatom    時間: 2011-3-8 03:15 PM
已對使用近距離和遠距離光纖的10Gigabit乙太網路SFP+模組以及使用近距離光纖的40Gigabit乙太網路QSFP+模組完成連結驗證。Avago是首先且唯一銷售40Gigabit QSFP收發器的公司。此外,已透過完整的測試套件,使用 SFP+模組驗證與IEEE 802.3ae 10GBASE-SR、10GBASE-LR和SFP+ SFF-8431 MSA規格的相容性,並驗證OM3多模式光纖在300公尺、單模式光纖在10公里連結距離下的運作。. D( T- E0 \* R# m
" }, m4 p2 b, {! t" h4 J
Xilinx Virtex-6 HXT裝置可在最高11.18Gbps線路速率下,與業界標準SFP+和QSFP+光纖模組緊密介接,可以滿足新一代應用需求。此外,透過優越的抖動效能 – 在11.18Gbps下的子速率500 fs rms隨機抖動 – 以及訊號完整性,毋需使用外部整型電路。優越的抖動效能為系統設計人員在建立強穩的高速介面時提供所需的餘裕度。" z9 ]! t( s8 `7 C( H+ f
6 m/ i/ u7 a  j6 o; O
Avago將於3月8-10日舉行的OFC 2011大會中,展示其SFP+和QSFP+模組以及其他高速光纖解決方案。展示地點:Los Angeles Convention Center,攤位編號2001。Xilinx將會在攤位編號2335展示Virtex-6 HXT FPGA等產品。
作者: atitizz    時間: 2011-4-1 11:49 AM
Altera Stratix V FPGA榮獲《中國電子技術應用》雜誌 2010年度最佳產品獎項0 T; Y: [6 f1 |# G) ?7 I! u! d/ K: t

" `2 ~2 L# X5 i/ Y' L2011年4月1日,台灣—Altera公司(NASDAQ:ALTR)今天宣布其Stratix® V FPGA榮獲中國電子技術應用(Application of Electronic Technique China,  AET China)雜誌頒發在可編程邏輯類別的「2010年度最佳產品」獎項。獲得最佳產品獎項代表著該產品所使用的技術,獲得系統設計社群在最佳創新能力上的肯定。3 @! c/ S+ ?& \+ W) @

$ ^* K9 q3 q( R5 F8 Y最佳產品獎項的得主是由中國電子技術應用的讀者與業界專家所共同推選,他們認可了Stratix V FPGA在效能與功率消耗上的創新,並可支援廣泛的市場應用,這是Altera連續第二年榮獲該雜誌所頒發的產品獎項。中國電子技術應用創刊超過30年,在業界擁有重要地位,並是值得信賴的訊息來源,為電子與電腦產業提供公平客觀的意見與資訊豐富的新聞。
' Y% a- ^6 u, g; b9 i1 Q5 h! |! U9 U" r* z7 e# i. h' F
中國電子技術應用雜誌主編余蓮表示:「Stratix V FPGA提供了重要的架構創新,讓設計師可以透過前所未有的系統整合程度,來達到較高的頻寬與較低的功率消耗。這種全面性的方法為設計師帶來許多好處,包括更高的性能、更低的功率消耗,以及透過廣泛多樣的硬式矽智財來達到更高的整合度。依據這些產品創新上的表現,Stratix V FPGA獲得這個獎項的確是實至名歸的。」0 C+ S/ i$ ?0 O1 B/ B! C0 k& d
5 _, i/ L  K7 A3 S! h& b; s% m. h4 _& z. b
Altera零組件市場行銷資深總監Luanne Schirrmeister表示:「連續第二年獲得中國電子技術應用雜誌所頒發的最佳產品獎項,對Altera的技術創新是莫大的肯定,這些突破性的創新,包括我們的Stratix V FPGA可透過摩爾定律的發展,儘可能地持續延伸其效益,讓客戶可以滿足越來越高的頻寬應用需求,同時維持其既有的成本與功率消耗上的預算。」
作者: amatom    時間: 2011-4-19 01:58 PM
Altera突破半導體業界積體電路電晶體紀錄 業界頻寬最大、性能最好的FPGA,具有破紀錄的39億個電晶體
9 {4 ]5 _% y' f  |, x2 `3 ^. C9 u- z5 z. }
2011年4月19日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,公司在積體電路中封裝了有史以來最多的電晶體,在半導體技術上建立了業界里程碑。Altera的28-nm Stratix® V FPGA是業界第一款具有39億個電晶體的半導體元件,達到這個功能水準後,系統設計人員將可實現前所未有的性能。! T9 f) g1 ?. `3 w
, z* v' B5 ]" A: o3 k$ |
Altera的IC工程副總裁Bradley Howe評論:「Altera在2010年年終Stratix V FPGA設計定案時,便已打破了電晶體的紀錄。按照摩爾定律的快速發展規律,可編程邏輯一直是推動半導體技術創新的前端力量。實現這樣的里程碑將繼續提高FPGA的容量和性能,整合度達到前所未有的水準。」1 M, J! J% I6 d7 B; u  z* H

$ ?4 W5 C( p& R; d7 E, gStratix V FPGA是目前業界已發售的最複雜半導體。它是唯一利用台積電(TSMC)的28-nm高性能(28HP)製程來提高性能和頻寬的FPGA。28HP製程結合了最佳的FPGA設計,讓Altera大幅度提高高階元件系列的性能。Stratix V FPGA具有28-Gbps收發器、精度可調DSP模組以及嵌入式HardCopy®模組等特性,讓其能夠用於性能最好、頻寬最大的應用中,例如,100G光傳送網路(OTN)多工轉發器、100-GbE線路卡以及高階軍用雷達應用等。: N3 m+ V$ l7 S% a# o
7 B7 h/ K* m" f" b% k
Stratix V FPGA供貨資訊6 o  o" ]- ~/ a% ?- T# S3 k" J
現在已可提供Altera Stratix V FPGA系列的第一個型號元件樣品(Stratix V 5SGXA7)。
作者: amatom    時間: 2011-7-7 07:49 AM
標題: 長江納選擇將賽靈思的 Virtex-6 FPGA 用於下一代 SoC 原型開發系統和模擬平臺
北京, 2011年7月5日 /美通社-PR Newswire/ -- 賽靈思公司 (Xilinx, Inc.) 今天宣佈,Logicview Electronic Technology Co., Ltd.(北京長江納電子技術股份有限公司)已經選擇將其 Virtex-6 FPGA(現場可程式設計閘陣列)用於該公司將在2012年初推出的下一代原型開發系統和硬體模擬平臺。 % a6 _8 F& ?! _
) n& t2 U9 f: c2 L, E3 J3 i; k0 c- m
長江納電子首席技術官 Liu Jianguan 表示:「自2008年開業以來,長江納就一直非常欣賞賽靈思和安富利 (Avnet) 提供的卓越服務和支援,這使得我們能夠迅速地在提升產品容量、互連水準、速度和可靠性的同時為市場帶來富有創新色彩的新產品。我們在公司利用 Virtex-5 的所有優勢的架構上繼續發展,並為公司現有的原型開發和模擬系列平臺充分利用硬核心、PCIe 端點模組、6.5 Gbps 高速串列收發器和動態可重構技術。」 8 b# f7 Z# W6 }. Q+ K
8 K# h; P4 F' F, E' }) X8 C1 I& Y
Liu Jianguan 繼續表示:「有了 Virtex-6 的支持,我們希望通過在公司的下一代平臺上部署強大的可程式設計性、數碼信號處理集成塊、存儲和高速收發器能力組合來提升公司超高性能 SoC(系統級晶片)的設計和驗證水準。」
, H  v- H! ]9 r/ X1 Y9 v* @- L4 i
# L/ ]4 f( M3 }1 w消息來源 賽靈思公司
作者: atitizz    時間: 2011-7-7 04:34 PM
賽靈思ISE Design Suite 13.2全面提升設計者的生產力 並針對Kintex-7與Vitex-7FPGA提供部分可重新配置功能   " Y) b2 a, D4 P
最新版本亦包括針對Virtex-7品質之提升 強化多項Planahead的功能及持續推展隨插即用IP計畫7 S$ ~- ]! b+ f7 S

5 l* R) o4 M* `4 ~全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣布發表ISE® Design Suite 13.2,可為28奈米7系列元件提供多方面支援,包括可支援最近推出已展示給客戶的Virtex(R)-7 VX485T元件。而且此款ISE Design Suite最新版本能讓採用Virtex®-7 2000T元件之設計方案提升25%效能,此元件是採用堆疊式矽晶互連技術所打造並內建業界密度最高的FPGA。此最新版ISE軟體針對PlanAhead™設計與分析工具加入多項改良功能,不但可支援Virtex-7 與Kintex™-7元件部分可重配置,並可提供整合前端至後端的專案管理環境,並針對採用Spartan®-6 FPGA、Virtex-6 FPGA以及所有三款7系列元件的設計方案提升其生產力,包括為低成本Artix™-7系列提供初期支援。 9 \& N5 ^8 h2 ^: V

& z3 N( \5 K! A' O# F透過PlanAhead工具提升生產力
" R7 t+ f- m( K8 C9 m* P6 z屢獲獎項的ISE Design Suite不但能為研發業者提供所需工具,以支援全球團隊合力研發模式,並能針對關鍵的設計因素快速提供回饋,並可運用XPower Estimator工具針對低功耗最佳化提供最佳策略,並可透過智慧時脈閘控技術,進行動態功耗調降 – 這些功能都可透過PlanAhead工具來達成。
, ^: }$ g+ v5 i, f4 ?  , i4 |7 [' Q% L! C& L( P$ Q6 A1 E$ T
PlanAhead工具從一款世界級I/O針腳規劃與布局工具,進化成一個可加快生產時程的全方位開發環境。PlanAhead工具充分整合前端至後端環境,在每個設計週期階段都能進行設計分析 – 包括RTL開發、IP整合、驗證、合成、布局與繞線等,最終結果可達成快速匯整在功耗、資源使用率、以及效能等方面之設計目標,並縮短設計修改所耗費之時間。
作者: atitizz    時間: 2011-7-7 04:35 PM
賽靈思公司軟體與工具行銷資深總監Tom Feist表示:「PlanAhead在生產力方面的一項重要優勢,就是將設計創作、分析、規劃、以及建置等功能緊密整合。傳統的FPGA流程中,僅在設計流程後期才會出現關鍵設計參數的回饋功能。包括合成、布局與繞線在內的執行階段,一直是賽靈思很重視的焦點,減少設計修改的次數,和加快研發流程一樣重要。前端的設計分析以及設計維護流程,可確保採用我們新款7系列元件的客戶,在每個執行步驟中都維持關鍵的時序狀態。」
1 Q& o+ r* M( c& J# `0 b% O
+ T  R5 m( I5 r5 u; w) u; UPlanAhead工具的眾多強化功能包括新的時域互動報告、多國語言翻譯的工具說明提供、及針對7系列覆晶BGA(FFG)封裝的同步切換輸出技術(SSO) 支援。而XPower Estimator (XPE)工具也加入多項更新功能,讓研發業者能在高精準模式下預測元件耗電量、並可觀察賽靈思選擇台積電高介電層/金屬閘(HKMG)產品的高效能與低功耗製程,以及涵蓋各系列元件的統一FPGA架構所產生的影響,而且賽靈思也能在絕大多數的設計案中,為所有等級的FPGA提供同級中最低功耗之產品。如欲了解更多關於賽靈思在低功耗方面的優勢請瀏覽賽靈思網站:www.xilinx.com/power
6 o7 B' x+ k2 Q& I, n; _8 _' q6 G% J% {) \8 \
持續推動隨插即用IP計畫
( N  N1 y4 H4 |( m  y9 e8 j- ?為進一步支援賽靈思的隨插即用IP計畫,ISE Design Suite 13.2能在CORE Generator™系統中支援Advance eXtensible Interface (AXI) 互連介面,使設計者可以建置更高效能的點對點架構。而如果是設計團隊自行開發與AXI相容的IP,現在就能採用可選式的匯流排功能模組(AXI BFM) 進行IP驗證,藉以模擬AXI互連通訊協定,如此即可輕鬆確保所有介面的資料處理皆能正常運作(更多詳細訊息請參考下列網頁中的使用者指南: & ^  b! N- r6 v4 I( j
AXI Bus Functional Model v1.1-http://www.xilinx.com/support/do ... 1/ug783_axi_bfm.pdf)。
作者: atitizz    時間: 2011-7-7 04:35 PM
AXI BFM目前亦支援ISim、Cadence、Mentor、以及Synopsys的模擬器,使用者現在亦可透過Embedded Development Kit開發套件來存取AXI_PCIe核心,開始進行採用Virtex-6與Spartan-6 FPGA的設計方案。此外,Embedded Development Kit套件中的ChipScope™ AXIMonitor核心現在能監看AXI3介面的動態,並內含可選式的AXI Protocol Checker檢查工具。AXI Protocol Checker是針對ARM System Verilog而設計,可支援39種Ready/Valid交握通訊檢查功能。如欲了解更多有關賽靈思採用AXI之應用,請瀏覽賽靈思之白皮書技術文章:AXI4 Interconnect Paves the Way to Plug-and-Play IP -http://www.xilinx.com/support/do ... lug_and_Play_IP.pdf
) n4 _# K. t% B' {0 ?0 H
+ o/ E. q  F9 p# d第四代部分可重配置技術 ) E$ O  Z2 X; j- R# `
目前PlanAhead已具備可支援Kintex-7與Virtex-7系列的部分可重配置功能。部分可重配置功能可在不間斷邏輯功能運作同時,大幅修改邏輯模塊。這代表設計者能使用Virtex-7或Kintex-7元件來建置彈性化系統、不但可以順暢切換至各功能,並可以在系統運作時進行遠端更新程序。部分可重配置功能還能讓設計人員降低成本與設計規模,利用分時多工技術(time multiplexing縮減機板空間並減少位元流的儲存量,使系統可採用更小或更少的元件。而更小與更少的元件亦可協助降低系統功耗,並替換掉那些會耗費大量功耗的運算作業,以盡量降低FPGA的動態功耗。今年稍後推出的ISE Design Suite 將加入Artix-7系列的支援功能,這將是賽靈思首次在同一個世代中為全系列的FPGA提供部分可重配置功能。 , ?) s# r8 @# e, k, E: S9 v
3 V/ y( W" H4 U8 x
供應時程與售價
& z6 T8 Z, L( a1 C7 ]+ j/ K$ P/ M現已上市的ISE Design Suite 13,可支援所有ISE Editions版本,Logic Edition售價從2995美元起,可以支援32與64位元的Windows 7作業系統。客戶可至賽靈思網站免費下載30天試用版的全功能評估版本。
作者: innoing123    時間: 2012-7-11 11:06 AM
Altera推出最新的IP核心產品,降低高性能40GbE/100GbE設計的複雜度 ) F* Z) @! {5 D* ]$ V2 ?$ |
40GbE/100GbE IP為使用者在採用FPGA架構的系統中整合乙太網路提供全面的解決方案
1 J4 d2 g; K1 T% _4 Y0 |[attach]16940[/attach]
, v* W+ x5 d: ]: u6 H/ m
: k7 d" S- O2 q, s" T; u+ Z2012年7月11日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,推出40-Gbps乙太網路(40GbE)和100-Gbps乙太網路(100GbE)矽智財(IP)核心產品。這些核心能夠高效率的建構需要大傳輸量標準乙太網路連接的系統,包括,晶片至光模組、晶片至晶片以及背板應用等。媒體存取控制(MAC)和實體編碼子層以及實體媒體附加(PCS+PMA)子層IP核心符合IEEE 802.3ba™-2010標準要求,降低了用戶在Altera 28-nm Stratix® V FPGA和40-nm Stratix IV FPGA中整合40GbE和100GbE連接的設計複雜度。
作者: innoing123    時間: 2012-7-11 11:07 AM
企業和產品市場副總裁Vince Hu評論表示:「越來越多的系統設計使用高速乙太網路——不僅僅是區域網路附加子層,而且還有系統內部的互聯,因此,包括40GbE/100GbE MAC和PCS+PMA層在內的子系統IP成為系統設計團隊工具套件的關鍵組成。這些核心針對Altera開發套件和Altera Quartus® II軟體12.0版整合進行了最佳化,適用於在Stratix IV和Stratix V FPGA中開發高性能、低成本子系統IP。」1 A) y7 b! {% v; C9 G6 P

6 z: U& N% }& e9 d透過這一種開發方式,Altera支援40GbE/100GbE系統級傳輸量,提高了FPGA設計人員的設計抽象層級,同時提升設計團隊的效能。40GbE以及100GbE MAC和PHY IP核心提供的介面包括一個採用資料套件的通道,與前一代乙太網路系統在邏輯上相容。資料速率高達28.05 Gbps和14.1 Gbps,並且具有收發器的Altera Stratix V GT和GX FPGA,以及資料速率達到11.3 Gbps的Stratix IV GT FPGA都支援這些核心。Stratix FPGA結合了高密度、高性能以及豐富的特性,支援用戶整合更多的功能,提高系統頻寬。
9 R+ Y1 N. `. [" c0 v7 u* ]6 [1 P8 h+ `
價格和供貨資訊
8 o5 S& `! Y& i7 c$ \* b2 N可以從Altera.com上分別下載Altera的40GbE和100GbE IP核心,由最近發佈的Quartus II軟體12.0版為其提供支援。
作者: globe0968    時間: 2014-2-14 02:20 PM
標題: 賽靈思以3500項專利及60項業界第一慶30週年
賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 慶祝30年技術領導地位。藉由3,500項專利和60項業界第一,賽靈思在業界取得了眾多歷史性成就,其中包括推出業界首款FPGA和開創無晶圓廠經營模式聞名。近年來的創新更讓賽靈思從傳統可編程邏輯公司蛻變為一家「All Programmable」公司,創建「所有」形式的硬體、軟體、數位和類比可編程技術,並將其整合至All Programmable FPGA、SoC和3D IC元件中。這些元件挹注了可編程系統整合嵌入式智慧功能和靈活度的價值,可快速開發高度可編程及更智慧型的系統。2 V! f6 j8 o- Q, R1 b) R: y
6 W# n1 D# W0 R; G4 G0 ?: Q
賽靈思公司總裁暨執行長Moshe Gavrielov表示:「今年是具有里程碑意義的一年,我們慶賀賽靈思以其技術領導地位、眾多業界第一及優異的企業成就享譽業界30年。賽靈思不僅以創新技術促動電子產業進步,其在社區之藝術、教育、健康和社會服務方面的努力廣受高度肯定。我滿心期盼未來與賽靈思大家庭一同慶祝更多的成就。」; |" @9 r; J5 D! j% v9 E' v! A

) `3 s  E) G' _: L8 oXilinx®的元件廣泛應用在火星探測器、機器人外科手術系統、有線及無線網路架構、高解析度影像攝影機和顯示器,以及工業製造和自動化設備等應用。未來,Xilinx All Programmable元件將實現新一代Smarter系統,其中包括即時資料和影像分析功能、智慧型連網控制、稀有資源的最佳化運用,以及更高安全和防護功能等。此外,還有更多新型應用,包括為有線通訊營運商和資料中心設計的軟體定義網路(SDN)、無線基礎架構的自我組織網路(SON)、再生能源的智慧電網和風力發電風車、為智慧型工廠設計的機械視覺與監控和機器對機器(M2M)通訊、超高解析度(4K/2K)影音基礎架構,以及為新一代智慧車輛打造的先進駕駛輔助系統及擴增實境平台。$ T) K" B, W" Q7 A0 H3 n8 g
2 [2 d  o4 P, M3 L6 }
賽靈思目前在全球擁有超過3,400名員工,大家同心協力積極提升賽靈思及其技術產品陣容,打造更好的未來。
作者: ritaliu0604    時間: 2014-5-7 01:40 PM
Altera客戶樹立業界里程碑——採用Stratix 10 FPGA和SoC,核心性能提高了兩倍
2 v0 P! g$ h* V/ ~+ s- {5 CHyperFlex新架構以及Intel 14 nm三柵極製程技術前所未有的提高了性能) m* f2 C# m; ]( z0 w  M
! |$ y4 n/ |  k6 m
2014年5月7日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,與前一代高性能可程式設計元件相比,Stratix® 10 FPGA和SoC客戶設計的核心性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領域密切合作,使用Stratix 10 FPGA效能評估工具來評測他們的下一代設計。客戶所體會到的FPGA核心性能突破源自於Intel 14 nm三柵極製程技術以及革命性的Stratix 10 HyperFlex™架構。2 ^, j/ `1 S; {& t) U& g

  D; r! ?( o; Y  Q+ mHyperFlex是Altera為Stratix 10元件提供的下一代核心架構——是FPGA業界過去十年中最顯著的架構創新,支援傳統FPGA架構無法實現的應用。具有HyperFlex架構的Stratix 10 FPGA和SoC能夠滿足最先進而且對效能需求非常高的應用,包括,網路、通訊、廣播、軍事以及電腦和儲存市場等應用領域。4 N5 b+ c  e# r. n# N& }

8 L; }: E* i) l4 U. @: n早期試用客戶最先體驗到Stratix 10元件大幅度提高了性能。透過Stratix 10 FPGA早期試用計畫,Altera與多家客戶一起工作,採用針對Stratix 10 FPGA所設計的效能評估工具來運行他們現有的設計。客戶可以針對多種應用,使用各種硬體設計方法進行設計,包括,ASIC替換設計、傳統高性能FPGA通訊設計,以及大傳輸量資料中心和運算設計。在所有應用中,客戶應用Stratix 10 FPGA,設計性能至少都有兩倍以上的增長。
作者: ritaliu0604    時間: 2014-5-7 01:40 PM
羅德史瓦茲公司CoC數位整合主管Bernd Liebetrau評論表示:「當我們第一次接觸Stratix 10 FPGA早期試用計畫時,覺得Altera宣稱性能提高了兩倍是不可思議的。但是,僅僅一起工作幾天後,經過Altera技術人員熱情的指導,我們採用Altera設計工具來運行現有的一個設計,其性能的確比以前提高了兩倍。這種性能水準將為我們開闢FPGA以前無法企及的新應用。」- K: k2 m- q* G/ K8 \# `3 r* T9 }

1 A8 n' T1 U% }/ W" a% _, f, H除了基準測試客戶設計,Altera還為Stratix 10 HyperFlex架構最佳化了幾種軟式核心IP,性能同樣提高了兩倍。Altera的光傳送網路(OTN)IP系列產品,在前一代FPGA上運行在350 MHz,而現在採用Stratix 10元件,性能超過了700 MHz。Altera的400 GbE IP目前在Stratix V FPGA上以1024位元寬的資料通路運行,採用HyperFlex架構,則是512位元寬的資料通路,性能提高了兩倍,在可程式設計核心架構中,實現了同樣的大傳輸量,而顯著減小了佔用的面積。3 C9 A- \$ k& ^6 V3 f5 d% R

3 n/ R4 G' V6 Y4 \. `/ x8 z( }Altera產品市場資深總監Patrick Dorsey補充表示:「當我們宣佈透過架構創新與製程技術的領導地位,能夠讓我們在邏輯效能上達到兩倍以上的突破時,更讓我們信心十足。透過與客戶的密切合作後,我們能夠共同地確認採用我們的下一代Stratix 10 FPGA與SoC平台,來達到非凡的成果是絕對有可能的事。」
作者: mister_liu    時間: 2014-10-14 11:36 AM
賽靈思與Aquantia拓展現有銅纜線基礎設備功能 提升各種資料中心、行動、企業和影音應用+ H7 C- A: i% @% }' M1 N
結合賽靈思All Programmable解決方案與全新Aquantia AQrate技術 突破各種架構瓶頸並提供絕佳處理能力# K$ @1 J$ B0 X

  _' n0 H0 D. X5 V& M* ~  美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 與高速乙太網路連結解決方案領導廠商Aquantia今天宣布,雙方針對各種資料中心、行動、企業和影音應用,拓展現有銅纜線基礎設備的功能。Aquantia最近推出的AQrate產品線,在無需改變銅纜線基礎設備的情況下,可提供比目前Gigabit乙太網路多5倍的流量。這項技術讓新一代2D/3D TORUS網路、802.11ac Wireless LAN存取點、企業級交換器和終端裝置等都可以極快的速度運作。AQrate技術與賽靈思的All Programmable FPGA 和IP解決方案併用時,更可突破各種行動通訊基礎設備的瓶頸,同時為廣泛的應用提供突破性的解決方案。. @8 Z( D; W5 K  ?( i1 B

' E7 L) l- x4 w8 I0 t! X  Aquantia 公司銷售與行銷副總裁Kamal Dalmia表示:「我們與賽靈思的協力合作確保Xilinx® FPGA和IP與Aquantia領先業界的AQrate 技術特性可流暢無間地相互運作,為市場帶來全新的創新解決方案。」
4 _7 Q- N* {4 [5 l0 M- }2 Y+ b/ ~3 G. O* [
  賽靈思有線通訊與資料中心事業部門副總裁Hemant Dhulla表示:「賽靈思的元件和IP提供眾多可編程功能,可讓使用者快速運用Aquantia的AQrate技術建置多種解決方案,並能透過長達100公尺的Cat 5e纜線,分別以每秒2.5 和5 Gigabit (2.5GbE and 5GbE) 的速度傳輸乙太網路資料。這些全新功能可進一步擴展賽靈思針對這些市場推出的解決方案,並與賽靈思領先業界的7系列和 Ultrascale™ 元件系列一起運作。」
! Y$ o, A, s4 m, }$ g& R
: h1 w/ p) N( k9 ]. M1 G賽靈思科技創業投資
* g' l  F! o6 S* s. D; n  賽靈思科技創業投資是賽靈思公司的投資部門,專注於資料中心等高成長的應用領域,而Aquantia正是賽靈思科技創業投資的其中一家公司。賽靈思創業投資的主要任務是找尋具備創新技術的新興科技公司,並在它們成立初期投資,為賽靈思的願景帶來前瞻性的動能,更可為賽靈思的客戶創造價值。欲瞭解更多賽靈思科技創業投資的相關資訊,請瀏覽http://www.xilinx.com/about/technology-investments/index.htm網站。
作者: tk02561    時間: 2014-11-24 12:21 PM
標題: 第一科大攜手美商Xilinx 一元素科技成立聯合實驗室
[attach]20650[/attach]% p) L0 l/ F! {
5 h# _3 Z' Y$ G& S% T, [5 t  x
(20141124 12:10:50)美商Xilinx公司與一元素科技股份有限公司19日捐贈總價值超過900萬元的FPGA(現場可程式化邏輯門陣列)開發系統授權予國立高雄第一科技大學,供學生實做訓練課程應用,同時由第一科大副校長樊國恕、一元素科技總經理王建宇代表為VLSI(超大型積體電路)實驗室揭幕。
作者: tk02561    時間: 2014-11-24 12:22 PM
第一科大電通系教授陳寶龍表示,為將Xilinx公司最新技術導入教學、實驗和研究中,使校內教師學生儘快地接觸和掌握FPGA技術,第一科大在一元素科技的協助下,加入Xilinx大學計畫,並於該校電腦與通訊工程系成立VLSI 設計聯合實驗室,培育學生IC設計開發實作能力。
, ]/ {5 r. a+ l) }2 k3 X
* S* N# |, ~4 qXilinx公司成立於1984年,現為美國上市公司,且為世界前五大 IC 設計公司,主要產品包括FPGAs、CPLD、3D晶片等,旗下員工人數全球超過3000人,其分公司遍及30多個國家,截至2013年總資產超過23億美元。
/ V1 [2 q" G4 q. n$ N+ _' W8 K" [
/ h: S& P+ X8 o一元素科技成立於 2004 年,為國內唯一具有美國Xilinx 公司授予Xilinx 大學計畫代理、台灣唯一官方授權培訓和全球合作夥伴。2009 年一元素科技開始為美國Xilinx在台灣推廣大學計畫,不僅提供各系列 FPGA 評估板卡、開發工具、實驗平臺等軟硬體產品,另協助國內大專校院加入 Xilinx 大學計畫。% U8 p7 }! Q0 M& R, w* J
; R+ F& f8 V6 J- z, g7 K, k
一元素科技總經理王建宇表示,未來將提供第一科大最好的技術支援服務,不論是在系統規劃、系統電路研發、軟硬體整合開發還是FPGA系統開發上,增加學生實習實作機會,以了解業界需求,使學生畢業後能迅速與產業接軌,提升就業競爭力。
( Q% e: s5 w. ]* G  a) N# ?& e& i5 w
1 m+ U  ?3 L- R1 b2 `" A訊息來源:國立高雄第一科技大學




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2