|
我覺得SOC應該對客戶端是最佳的解決方案吧
' i* C6 Z7 `2 ^7 q# O* o+ @6 Z& I' K因為用的附加零件變少了,東西也可以縮的更小* n+ p) i( k6 z% i2 H- ~
) f4 t/ L, _) w7 {8 O N9 J
在這個流血競爭的時代4 u' L4 S/ ^2 m) K! }5 u
大家都希望能把東西賣出去賺錢
. E# N; a4 K* N4 a& X; _9 ]所以大家就不斷的增加附加功能進chip裡
# q! o9 ~, m$ E希望能和競爭對手能有所區分( H, k. S7 z# @) a6 W* G- T
如果展示給客戶一塊電路板上有10顆IC和一塊電路板只有1顆IC,但功能相同4 E, i; ^* C# T' c Z
你覺得客戶會挑哪一個
, t1 ~# y% u! u+ p( W& ^4 c4 D7 P% X) K) l; g# N8 x. H
但是對我們RD和製造端就累了1 \. |5 y7 }- k; o/ t5 j
circuit更複雜$ k/ D3 m/ \# c7 r( m9 @
chip也更大
2 o* E5 c" R8 y- }製程良率下降: E+ M& E# Q* R8 G( Z& K- V
測試時間也會變更長
# J9 F$ S" h4 p4 O; h! V不過maybe售價會高一點點啦
8 n2 { g$ b; M$ w' v
) K- Z" l; [# H* [不過事情都是一體兩面的
# S$ Y+ R* x. B" X1 D9 dcircuit更複雜 --> EDA公司研發更新的tool
- o0 Z; I- v( o* e$ X$ N) r" z0 kchip也更大 --> FAB研發更先進製程* J# q) O% W, R8 l% t# J& P
製程良率下降 --> wafer使用量更多0 G* V; c, g" h, c7 i9 Z7 B- D- ?
測試時間也會變更長 --> 測試廠賺更多
- u' L' T$ }" l7 G1 G) {
" U; C5 f! O+ Z+ }( Q6 u, V其實大家都有好處的啦
; t- X+ k- G. o& f1 s. c但不是所有東西都能整合在一起
0 S5 b/ a% e5 k如RF,flash,power mos....1 o2 y! k3 x t
硬要整在一起會出問題的% g, l1 n0 b/ K
所以我覺得不一定吧 |
|