Chip123 科技應用創新平台

標題: 怎樣降低buck電路中SW的spike [打印本頁]

作者: flyoung    時間: 2008-12-4 02:48 PM
標題: 怎樣降低buck電路中SW的spike
各位大大,本人在設計的buck芯片在測試以后髮現Sw的spike過高,請問
是否有在片上解決spike過高的方法?
作者: winter_dm    時間: 2008-12-10 06:00 PM
我是DC/DC电源的初学者,我们也碰到了类似的问题。SW内部的寄生电容可以降低spike电压,但是这样做又会导致swiching loss,不知道一般是如何做的?恳请高人指点。
作者: fond1525    時間: 2009-1-19 02:05 AM
在 phase 點加入 RC snubber
去調整phase 的spike
相關文章在google 查snubber 就會有很多了。
作者: kukyxu    時間: 2009-2-3 12:18 PM
原帖由 flyoung 於 2008-12-4 02:48 PM 發表
各位大大,本人在設計的buck芯片在測試以后髮現Sw的spike過高,請問
是否有在片上解決spike過高的方法?



1,加入RC SUBBER
2,尽量降低bonding wire ,pcb 寄生电感的大小
作者: allentel    時間: 2009-3-10 08:49 PM
降低驅動Rising Time or Falling Time

對SW的spike應該有改善,不要效率上要下降點.
作者: ahchoosage    時間: 2009-4-1 11:21 AM
有一種可能就是變壓器設計的不好 or 變壓器繞的不好 可以改變一下說不一定有可能有所改善
作者: ladyluck    時間: 2009-5-4 03:40 PM
spike or overshoot or ring 大部分都是因為開關速度太快所產生的
那解決的方式就是讓開關速度慢一點
1. 可以加snuber
2. boost resistor 換成2.2ohm
不過這兩個方法都會讓你的效率變差一點
因為開關的時間拉長了 switching loss 變大
作者: Wayne68    時間: 2009-5-5 09:45 AM
請先確認MOSFET gate waveform
大部分是Hiside MOSFET rising 時過快產生spike
也有可能是short through造成
Subber 可以很明顯改善,但效率也會明顯下降.
加大Hiside MOSFET RG也是一種方法可以串接1ohm或2.2ohm來確認波形
作者: Justinchu    時間: 2009-5-14 12:25 AM
如果考慮到效率的話,建議您可以挑選Lo-side有包SBD的MOSFET,可以降低phase node的spike,又可以兼顧到效率,不過cost可能會高一點,提供給您參考囉




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2