Chip123 科技應用創新平台

標題: LDO问题 [打印本頁]

作者: flying591    時間: 2008-11-1 06:40 PM
標題: LDO问题
请问各位高手?
7 B. t; h* z4 Q% F( k+ x* V6 e5 e8 T. j& y$ H1 v$ W5 F
1:请问这种结构的LDO,单位增益带宽由什么决定,一般的LDO带宽要求多少?+ Y8 g+ [$ E2 D; ^+ W
6 N" y; @- K$ Q$ j  A" x, @
2:运算放大器第一级的输出极点怎么估算?对地的电阻是ro7和ro10的并联吗?对地电容是M7或M10漏端的总电容吗?
, @# U' m+ R' b4 S4 ^9 m  D
# \! t9 P# |6 @2 b; f. s3:ro7可以用仿真结果中gds的倒数估算吗?漏端的总电容是cdtot吗?
+ z# @6 G" g# z  u# @& N. t0 G4 G( i9 @" ?. P

, W; [. \& N+ ?( f/ N* }[attach]5557[/attach]" b$ e) Y2 u2 Z1 i( u
[attach]5558[/attach]. o( q3 J4 D9 r4 c, }

% Q5 X9 b8 O& R; q: u. _5 S  h, M6 }5 d6 v
以下是 LDO 的相關討論:# H" X' x- Y& R) F. ], ?6 Z
Low Drop-Out Voltage Regulators
0 L% ]( ~: Y9 N9 K: P" XRincon-Mora 《Analog IC Design with LDOs》 % d6 Z/ L% Q2 T
PMOS Low_Dropout Voltage Regulator Introduction
: l3 |2 u, x2 a9 @$ p" v% ELCD Driver 設計術語簡介[Chip123月刊資料]3 n" R4 K4 y" t# {% n& p8 ]
The evolution of voltage regulators with focus on LDO[NS講義]% x4 j7 h8 O' u0 ~
Design of High-Performance Voltage Regulators
: _" G7 ~/ L0 w1 |?教有?LDO的??% D$ k/ S/ i1 r/ h0 K
LDO DC-DC分壓電阻的疑問(等比例的差異!?)/ H' [- m; I+ U  |1 p
LDO??4 |: ]+ g  w; i3 E, K
高?LDO ????!
" @: n9 X( S5 ]& v7 n
* }# d; U1 d- t
6 ]  [5 c1 t% O( R5 |3 ~
[ 本帖最後由 sjhor 於 2009-5-15 06:50 PM 編輯 ]
作者: finster    時間: 2008-11-2 03:22 AM
你這是two-stage OP,需要作頻率補償,若沒有,會有振盪的情況發生6 V6 j/ B) P' ]! x$ |
建議你要加一下會比較保險,另外,OP一定要看phase margin,你這個電路的OP的phase margin應該會有振盪問題
4 X! I: |$ e8 W( l0 Z  d+ F( p
( v) D7 M, g6 h( C$ G另外,LDO需看負載的變化% `1 j9 ~1 M8 o2 [
亦即,當有負載電流時和無負載電流時,OP的phase margin均必需在45度以上才會是穩定的9 S3 ^2 j- c! [$ Y+ @; g( [
而至於bandwidth則看你的反應時間需要在多少的時間內穩定與反應來訂出
作者: flying591    時間: 2008-11-2 04:34 PM
原帖由 finster 於 2008-11-2 03:22 AM 發表 ( P0 p; }* E6 O2 W+ {
你這是two-stage OP,需要作頻率補償,若沒有,會有振盪的情況發生
' L3 J$ s( v# q" z) x" s建議你要加一下會比較保險,另外,OP一定要看phase margin,你這個電路的OP的phase margin應該會有振盪問題5 K- z; X  l8 h* M6 w
+ y& y) l. p7 Q+ V7 D
另外,LDO需看負載的變化5 \2 P; P. }! w3 X  a3 u/ L
亦即,當有負載電 ...
3 i& v) y$ I; K4 x# j7 ?
0 _6 E7 @9 h% ]4 {; |6 P# J
补偿那部分我没加呢,我就想知道单位增益带宽是怎么确定的,和什么有关系?例如GB=一个表达式。一般的要求GB为多少啊?
  W# H/ `/ X- M" X& _1 t1 j还有的问题就是2:运算放大器第一级的输出极点怎么估算?对地的电阻是ro7和ro10的并联吗?对地电容是M7或M10漏端的总电容吗?
3 [/ @& b1 ?7 j
0 m. G* q5 _% }+ W  Q6 Q: a& \3:ro7可以用仿真结果中gds的倒数估算吗?漏端的总电容是cdtot吗?7 X# a* K; o! D! w# Z- D, o
帮忙解答一下。
作者: flying591    時間: 2008-11-3 07:06 PM
大大们帮忙看看啊!小弟 谢谢啦!!
作者: finster    時間: 2008-11-5 12:07 AM
一般來說,我們並不會特別去訂gain會是多少,但至少都會是在50dB以上
6 L  Z" t* G7 P$ h而phase margin在無負載電流和最大負載電流時,至少都要在45度以上,以確保stability* ]' }" \+ Y, K% `( _* `# C
至於bandwidth,那就要看你的反應時間的規格要訂多少,然後才決定你的two-stage OP的bandwidth要設計在那個範圍7 ~- I/ X" y. o  Z+ J
# ~- n- y1 S. [/ t; `; u0 [
LDO的OP所看到的輸出是Power MOS,我並不明瞭你的第一級是指OP的第一級還是指LDO的第一級# w. i- L0 U: t/ [: }' Y! I
在設計LDO電路中,我們都是先設好好OP的gain和phase margin,然後再把Power MOS掛上去模擬,然後再回過頭來再來微調OP的gain和phase margin,尤其是在無負載電流和最大負載電流的情況,此時OP均需要能夠正常工作且不會有振盪的問題發生7 z5 N% s8 i; d8 d4 ]
所以,LDO電路中的OP並不是一次就會決定好其performance,因為這顆OP需要考量到後面那顆Power MOS,所以在設計與模擬上需要來來回回模擬好幾次,而且也需更動修改好幾次,絕不是你一開始就能夠依照規格就設計好
作者: kj.guo    時間: 2008-11-8 01:49 PM
LDO 因为其负载的变化很大,可能是电流,电阻还有电容负载% R) u4 U8 {9 r! @2 F5 B5 [0 ~
所以OP的稳定性要尽量check全面
" P: u! `  c6 ?! J另外PSRR也是LDO的一个重要考量参数。
作者: flying591    時間: 2008-11-8 04:32 PM
大大们  能否按1,2,3回答一下,
7 A/ {5 F. g6 g, H( G$ ]8 Y整体的东西我都明白,我不明白的是具体点的东西,例如1,2,3!
& W4 T8 `# |+ T* I* V# g0 c5 E$ t  l2 n% C# W2 `) a& T8 v6 O# U
[ 本帖最後由 flying591 於 2008-11-8 04:56 PM 編輯 ]
作者: semico_ljj    時間: 2008-11-8 10:53 PM
標題: 回復 7# 的帖子
建议你先把稳定性问题搞好,你的电路现在是不能稳定工作的!之后可以考虑提高带宽或者增益这类的问题!
作者: flying591    時間: 2008-11-9 06:59 PM
为了相位裕度到60以上,需要将第1非主极点移到2倍单位增益带宽以外,不知道单位增益带宽的位置怎么定极点的位置啊?
  r7 v0 s3 ?# f0 i2 F# m还有一部分补偿我没加上去,所以大家不要把问题盯在这个图上,这个图不是一个完整的LDO,我只是用它来做个例子来说明我的问题!
作者: cgxcgx2005    時間: 2010-4-5 09:19 PM
你说的是两级运放的补偿方式,ldo的补偿方式有很多种的,还是应该先确定补偿方式吧。
作者: gmcycle7    時間: 2010-6-7 03:50 AM
恩.....這個LDO顯然有穩定度的問題。4 O& h3 U9 g9 m9 b
在你第二個問題中,我認為應該先要確定你的補償方式,因為有些書出是第一個pole,有些則否。- R3 N7 ], x6 I
而且在某些補償法中,補償電路會影響到輸出阻抗。
作者: ryanbowen40    時間: 2010-6-11 03:46 PM
3中ro7和漏端电容是可以这么算的




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2