Chip123 科技應用創新平台

標題: 請問NMOS5V.. [打印本頁]

作者: jack35296    時間: 2008-10-17 02:26 AM
標題: 請問NMOS5V..
小弟是新手!最近只是LAY一個很簡單的INVERTER: Z: w& u5 k/ `7 b& D0 I- L: O; J
不過是採用.35 NMOS 5V 以及PMOS 5V的架構
. w5 x* j9 L1 z5 g0 [但是在跑LVS的時候  LVS無法找到這兩科MOS3 |# [9 n" p9 _0 [* Y
/ n% F, ^" a  d+ Z. x
錯誤如下:
, o% K2 ~9 A& ?& [# L  ]8 I7 U# D8 F  X9 W! o- A; B8 J6 e! j: k
LAYOUT NAME                                           ne  SOURCE NAME 7 o& ]! z7 ^# D. v
************************************************************************************************
& A0 L- g5 W. b+ A1 vM0(6.500,12.100)  MP(PD)                                  ** missing instance **
; e$ J( i3 L0 x3 r! e; w' u
8 M4 P1 x, A) CLAYOUT NAME                                           ne  SOURCE NAME " {+ a  d' {+ i: S1 z* H- y; h
************************************************************************************************# R' n# F8 R* c- A  W% N& a; V- r% j8 Z$ u
** missing injected instance **                           (_invv)
' ~5 `. j4 h/ c5 w6 H
& P: i. b) l9 L! k. `1 A+ f% N! y3 K                                                          Devices: 4 S) v9 j* t8 Z" o7 y: |8 J! M
                                                            Mp1  MP(PD)- J" [7 T% L% h7 ~! N
                                                            Mn1  MN(ND)
  M' b. E8 K* J- x不知道問題在哪?
  B; i3 k+ P: C) I& K用3.3V的MOS  LVS完全沒問題@@
4 J/ X( V/ ^% |8 F& b( k& _4 N6 D  Q. M  H' T! [8 T
希望拿找到解答  謝謝1 \4 l/ [, J+ B. `4 |

- m) D1 ]) d! s0 K[ 本帖最後由 jack35296 於 2008-10-17 02:28 AM 編輯 ]
作者: skeepy    時間: 2008-10-17 08:56 AM
是用3.3V 5V的混合製程嗎?5V部分看看DESIGN RULE
$ L/ n3 Y% L1 a  a( y# M是不是還有個LAYER OD2需加上去的。
作者: jack35296    時間: 2008-10-17 09:45 AM
OD2已經加上去了5 h% a9 F1 S4 N6 {3 O
因為我MOS是用裡面已經做好的CELL
作者: yu_mingtw    時間: 2008-10-17 09:47 AM
看一下你的mos有沒有少蓋layer,例如5v的mos會多蓋一層m5v_mark layer用來定義這一個mos是5v的,我們公司是這麼用的,其他公司不知道是怎麼樣,供你參考,如有錯誤,請多指教。
作者: jack35296    時間: 2008-10-17 09:56 AM
謝謝!!我在NMOS的地方畫上一層N_5V layer就成功了!!" O, w$ I8 y9 C1 C4 X
謝謝樓上指點!!




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2