Chip123 科技應用創新平台

標題: 逢甲大學 車用IC封裝及電路板之電磁相容、電源完整性及信號完整性的量測模擬研討會 [打印本頁]

作者: Morgan    時間: 2008-10-13 10:35 PM
標題: 逢甲大學 車用IC封裝及電路板之電磁相容、電源完整性及信號完整性的量測模擬研討會
歡迎產學界相關人士與各大專校院師生報名參加!4 s+ f8 x- Q6 X, I7 y
        活動內容:1 y  D+ J! h& _& V, V0 r1 ]
活 動 日 期        97年11月3日(一) ~ 5日(三)+ |& W4 x& k- C5 q
時    間        (一) 08:30-16:00: 報到、貴賓致詞、訓練課程
& S! s) {+ `) Y(二) 09:00-16:00: 訓練課程. W: f6 i  r8 h7 o9 j  O
(三) 09:00-17:00: 訓練課程及綜合座談! k/ ]) O4 w0 B3 k5 x7 T
地    點        逢甲大學第六國際會議廳 (台中市西屯區文華路100號)(名額100人), D: i  Y* K" Q8 O+ d
        截止日期:即日起,額滿為止,名額有限,敬請儘速報名,以免向隅(名額100人), P/ {9 y  {& c* Z5 H2 o8 s. P3 P' x! _
        報名方式:(1)  E-mail至pcnien@fcu.edu.tw
, n" R  g. r( b; U  B- R(2) 傳真至(04)3507-2117
" T) g* `, r" Z# q  {; b7 a         請確實填寫e-mail與傳真號碼、聯絡電話。) O# T' s1 L0 }, X, n5 d5 m
        本活動完全免費(並提供上課講義),敬備午餐及茶點;歡迎踴躍報名參加。. p/ C) ]' G8 a3 L0 p/ O. ]
********************************************************************
' B$ ~7 i: T& v) n! [9 B9 D主辦單位:經濟部標準檢驗局
2 H/ }  F0 Z% K! j1 n; g% S承辦單位:逢甲大學 積體電路電磁相容研究中心2 w( \( ]9 N, i: Q  K
洽詢專線:(04)2451-7250轉3882 粘碧純小姐
作者: Morgan    時間: 2008-10-13 10:36 PM
車用IC封裝及電路板之電磁相容、電源完整性及信號完整性的量測及模擬驗證研討會議程$ ?3 \% ~& H& Y' }, E
97年11月03日 (星期一)
% a" O; n+ Z. B3 e# R8 Q1 r6 M$ N時     間        活 動 內 容7 Q! f4 V" Y) x& e, T
8:30-9:00        報      到
& }2 H' H2 V- U' j4 V- G9:00-9:10        開 幕 式 、貴賓致詞 (標準檢驗局 黃來和副局長)( l1 F) J  B8 j
9:10-16:00        講題: 從系統到IC層級之EMC設計與模擬技術的原理與發展) w& g) R7 S- {4 y+ c
主講者:逢甲大學通訊系林漢年副教授、袁世一助理教授、電機系曾斌祺助理教授
9 G' Z* O: q" m9 }! e內容包含:7 ]- V: X9 a$ `2 J' x
1. EMC問題趨勢的發生與分析
7 b7 j2 l2 l! A! b. a: V) x" j/ H2. 數位無線通訊平台Platform noise 之分析* A6 S+ Q8 ^, I
- Platform noise effect- R0 n0 Z! \& ~! S3 O, _
- Noise measurement procedure
) h; t# y, W: q* z3. EMC之原理分析與設計技術簡介! }) Y! }) o. e; r
- Filtering$ U/ J9 \& f0 Q: v$ u
- Shielding
$ w2 U4 w, k6 u) G9 ]( e- PCB Layout
0 V; }$ f8 y/ y, T0 t4. 電源完整性(PI)之分析與設計9 P9 R/ d0 e& b' [; B$ R) d
- Power/Ground plane layer impedance measurement2 `: \* o! [; B- ]3 X. ?% ~7 s
- Power Distribution System (PDS) Design- \) z* ~1 v7 X
5. 信號完整性(SI) 之分析與設計- ]% X3 k2 Z; i
- Measurements for Signal Integrity" W( i7 T! H8 p0 X5 s$ \& N+ I
- Multi-Gigabit transmission over backplane systems
2 E$ n1 Q6 ?% [& R& t  h6 h+ f6 [
( M8 H& c" D3 e' Z, z- l7 ]) W9 U0 y7 `% j1 D
97年11月04日 (星期二)! G$ X+ H" r, Y7 f1 f7 D& _9 I
) j4 F! z: p1 ^  l  y7 b
9:00-16:00        主講者:逢甲大學通訊系林漢年副教授、袁世一助理教授、電機系曾斌祺助理教授+ k& H3 i" S; \7 \" T% U
內容包含:4 `# e3 Y3 U5 A2 o8 G
電磁模擬範例分析
9 X6 W4 U: F  t; S- C6. Basic module-EMI analysis of sample board from experiment and simulation* e: Y6 Q2 {7 z/ B0 o
•        WBFC Modeling and Simulation
' F: K; @9 G% r5 E•        MP Modeling and Simulation
) N$ Z2 I6 L1 ^( T8 X& `3 r* f•        TEM Cell Modeling and Simulation
( V* s& n$ C0 O" c1 P- General Noise Characteristics
  X. B  R7 S( K& R& G- _4 C- Power Noise Study7 e" Y: I# X; i! J5 G6 w, e
- Signal Noise and SI Study
! F' c# u1 Y! O. @8 L  l$ R" }�        Slit on Reference Plane# f5 N) z; _. v2 z4 I/ S0 ^
�        Signal Pattern at the Edge of the reference plane
& n2 W/ P4 p2 g# [0 p; y4 _�        Reference Plane change
' E, j8 G8 Q+ P- s: C�        Trace near the Card Edge
* S' Z( U$ y: R7. Trend of EMC issues on chip-level
' A$ S# P  f! b  T8. EMC design trend for chip-level
2 q7 B% v# K2 P1 D  A5 g* }97年11月05日 (星期三)
4 E$ v/ [4 s. M* C' R9 I; t/ R' s9:00-17:00        主講者:逢甲大學通訊系林漢年副教授、袁世一助理教授、電機系曾斌祺助理教授
. ~9 U1 X* }. k內容包含:, Y# [/ J: |6 D( G
9. IC-EMC相關標準與量測設備及技術簡介# H, g# _/ ^1 m/ t; J5 N, b* P! Y
10. IBIS modeling vs. Spice modeling
* @- y+ n4 ]6 l* n# O$ r: M( J11. IBM的電磁模擬軟體簡介與其在EMC設計的應用
) x- \* w' S0 D: R! m12. Practical Considerations in the Modeling and Characterization of Printed-Circuit Board Wiring
2 W6 _5 {- c/ o) ~! W( A•        New Challenges in Modeling and Measurements
5 h8 {; m3 {+ {6 O' M* t( |( N% z•        Loss Mechanisms and Their Significance
6 |+ i/ i; f8 Z7 F•        Limitations of Present Methodologies
" k# P1 P/ r, t( @: j; G2 j0 `•        Short-Pulse Propagation (SPP) Time-Domain Extraction Technique
$ Z. K) X, c: ?7 h" V•        Production-level Process Integrity Monitoring * c5 H  a0 p2 Y3 W" C) C9 C1 ^
13. 綜合座談
作者: andytang    時間: 2008-10-14 09:42 AM
幫推~很想參加,可惜人在桃園
# C* p4 ]$ M4 W回來又要寫一堆報告
作者: heavy91    時間: 2008-10-14 09:45 AM
標題: 回復 3# 的帖子
給3樓....如果有人能錄下來的話就好囉.......
/ \3 G/ Q/ N* ^6 A/ G: w2 k1 ?: V) \5 J8 p5 C, s0 w
至少可以聽到他們在說些什麼.....XDDDDDD
作者: andytang    時間: 2008-10-14 09:56 AM
原帖由 heavy91 於 2008-10-14 09:45 AM 發表
+ ^0 _7 U% S' H! I給3樓....如果有人能錄下來的話就好囉.......
& |4 v( w0 q& s1 C+ }
$ g; f5 T/ _3 k6 j% W至少可以聽到他們在說些什麼.....XDDDDDD
6 S0 A, N0 c, E, b  n
! w# K' ]6 Y+ S
好方法
. f6 O& J$ p1 {1 Z7 p: w. f, F/ D0 V
可是還是要有人在錄才行
作者: jiming    時間: 2008-10-21 05:26 PM
硬體測試技術中,電子設計中的SI信號完整性分析至少就有這麼多問題需要探討麼?
+ D7 C/ p" N4 V% e$ h' s4 J- m$ `- x, ]4 d+ N
1. 上升時間和信號完整性
/ H2 b0 u! R3 C! q; w, ?2. 傳輸線的種類
# N! R, W, k# `% v3. 反射產生原因
9 x0 x9 i  S" o$ u1 ?4. 如何消除反射* {8 z1 Q, A4 Z
5. 串擾產生原因1 V0 H' @; e1 Z1 b
6. 如何消除串擾
/ y& c5 @& T) |7 M7. 電源/地噪音的種類! }! Q% S3 I. x3 O
8. 電源/地噪音的副作用
% a6 y9 r: |: n+ Z$ R' O5 R9. 如何消除電源/地噪音
/ t4 `5 U* b5 O3 T2 Q10. 電源/地模型

作者: bape770101    時間: 2014-12-25 10:53 AM
希望能夠再開課一次   ..............
作者: ESD_ESD    時間: 2015-2-12 04:05 PM
听过林老师讲的课,受益匪浅!要是能够详细讲讲chip级的EMC/EMI就更好了。
作者: alienwarejian    時間: 2015-5-10 12:20 PM
很好的资料,谢谢楼主的分享!




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2