Chip123 科技應用創新平台

標題: 请教关于buck后接LDO的问题 [打印本頁]

作者: colinwang    時間: 2008-10-8 03:23 PM
標題: 请教关于buck后接LDO的问题
大家好:
    在电池供电的手持设备中,通常是先用buck降压,然后通过LDO给其他芯片供电,但通常buck的开关频率是1MHz,这就要求LDO在1MHz频率处有尽可能大的PSRR以减小最终输出的纹波,请问如要求在1MHz处有40-60dB的PSRR,这样的LDO是如何设计的呢?
    谢谢!
作者: zsybook    時間: 2008-12-10 03:31 PM
如果是有off-chip的cap的LDO,我的方法是用较大的off_chip cap将dominant pole推到0.1K Hz,甚至更低,这样的话,在1M Hz附近的PSRR应该可以做到-40~-60db
作者: zsybook    時間: 2008-12-10 03:31 PM
如果是有off-chip的cap的LDO,我的方法是用较大的off_chip cap将dominant pole推到0.1K Hz,甚至更低,这样的话,在1M Hz附近的PSRR应该可以做到-40~-60db
作者: winter_dm    時間: 2008-12-11 01:39 PM
不知道为什么LDO的PSRR要做到这么大?如果LDO接的是模拟电路,通常模拟电路的PSRR也能做到-40~-60dB,如果是数字电路,更不用担心了。




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2