Chip123 科技應用創新平台

標題: Bandgap 怪問題 [打印本頁]

作者: shaq    時間: 2008-6-2 10:13 PM
標題: Bandgap 怪問題
有人有遇過在跑 .TRAN 時, VDD=2.5V 時,VREF 電壓正常' {% b9 o9 Q$ Q: e
但 VDD=5.5V時,VREF 只有 0.2V 左右0 n/ R1 q3 s2 C

" O2 T* I/ F9 D& {! Q% I2 R+ C不過,當我下 .DC VDD 2.5 5.5 0.1 時,VREF 的值都正常
$ _, y4 Y" l5 ~3 e- T' k; |7 u
0 k* Q; z  J5 O* k2 M! Y  c: P有人會問說,「那有加 START-UP 嗎?」7 ?# I; P  ^0 G
答案是有的...
; ?6 R8 |1 y" H! I* d+ H/ I  m, F8 T; _) D% O- Q
若排除是 START-UP 的問題,那還有什麼原因會照成這種現象?
' h1 ^0 X; |  M+ L; Q是指令的下法有問題,還是其他的原因?7 X& g% W% U8 _& a) f- L. T
( f! X/ G# c6 s! R% }4 W+ h
以下是 bandgap voltage reference 的相關討論:8 e( h# A  Y2 T  |* {- v& G
大大~~幫小弟解決bandgap問題 5 m! k. I- L6 ~* K& M
bandgap的模擬問題 (單N,PMOS組成) ) w' p8 y* Q: r+ N+ Z
关于bandgap的结构1 D. i% }4 `3 g" `% ?* [
BandgapDC扫描温度特性时,不能正常工作 ) z2 K0 D1 ^, m$ C8 o6 r

) C" W, Y' s5 j; F. j" G, Y
/ t( T2 l7 [7 I2 i
) y9 V* H" A6 ~: j' t# F- K" Z7 O$ f
[ 本帖最後由 sjhor 於 2008-7-4 09:26 AM 編輯 ]
作者: LAS.xs    時間: 2008-6-3 09:23 AM
把.tran的精度提高,有可能是計算精度不夠5 N' j2 D0 W6 z$ Z
不過一般.tran應該會比.dc要准
作者: mbission    時間: 2008-6-3 09:25 AM
你要檢查一下startup在supply高低壓的工作情形,有時會因為pull up電阻隨supply變化,
( I( ]& @9 t$ x8 P/ u4 P6 S, V( n造成startup電路無法正常運作,會lock住~~~
作者: hitxiaojun    時間: 2008-6-3 07:09 PM
標題: 回復 3# 的帖子
同意楼上的观点,当power voltage过高,有可能造成start-up电路的关断而整个电路被锁!
作者: finster    時間: 2008-6-3 11:52 PM
建議你看一下op的頻率響應6 i+ d& ?& |4 I) t; K% u
我之前也曾遇過類似的問題,後來在排除掉所有可能之後,才發覺到因為我是以power ramp方式來模擬電源電壓起來的方式,以便觀看bandgap circuit的運作情況,但因為為了要作到low power,所以op的頻率響應並不是非常好,進而會卡到power ramp的速度) @$ A" S' n# Y
因為你用.dc去掃電壓,所以沒有速度的問題
' x, J& H$ w. Q而當你用.tran時,一旦電源電壓愈高,其反映時間便需要愈快,而這時,頻率響應的問題便會出現




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2