|
原文為EDN簡中,對岸的技術用語,換成繁中及台灣常用語。7 P2 R: N/ a3 I" z7 r g W
0 M3 B+ S" c( n9 l& t. {. j
2008-05-14 Ron Wilson,EDN執行主編
* }3 }6 a3 P$ N1 c* u3 s% o' e; ~6 |複雜IC不僅吸引了更多系統,而且還吞食了設計者用於建立、驗證與校正晶片的測試設備。
% F" B) U+ M" e
/ ^) V3 ^! i5 e9 N# V7 T5 U 這只是尺度問題。隨著系統級 IC 越來越大越複雜,它們也逐漸無法觀測與驅動。通過焊墊甚至探針都無法達到內部的節點。信號電壓很小,雜訊閥值微小,驅動強度可以忽略不計。當關鍵電路達到GHz頻率時,已不可能在物理上獲得IC內部信號的精確表述,即使可以用探針點到電路。
5 P4 i7 e+ Z) e- n. o5 a& L1 T- E
, Q% T: n4 E/ K9 g5 E6 h 但是需求仍然存在。晶片設計者在建立IC時必須能夠觀測和驅動 SoC(系統單晶片)中的各個獨立IP。製造測試工程師必須能夠在價格合理的測試設備上建立快速的測試程式。晶片設計者也必須建立自動校正程式,以補償晶片使用時關鍵電路的製程、電壓、溫度、阻抗和雜訊變化。唯一可行的選擇是將測試與測量儀器(包括通常建立實驗室所需要的邏輯分析儀、匯流排分析儀、通信測試儀與示波器等)搬到晶片裡面。 V8 t/ v2 ~, X0 t
7 k) T/ W1 r* C$ K t1 s
現在這種選擇已成為現實,其起源也許要算CPU核心中內建的除錯功能,並擴張到匯流排診斷block和內建self diagnostic block,今天的on chip儀器正在擴展到高速收發器和RF電路。今後可能會看到,用於characterization與校正的on chip類比儀器將例行公事地成為類比設計的一部分(見附文“MEMS 加速度計也需要測試儀器”)。 [後文詳見附件]
4 [+ s. j+ k- x# Z
: z1 p, Z/ K6 g0 t- z; j[ 本帖最後由 DennyT 於 2008-5-18 11:11 AM 編輯 ] |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
評分
-
查看全部評分
|