Chip123 科技應用創新平台

標題: 請問大家有沒有看過ㄧ個設計OP的程式 [打印本頁]

作者: ccmake23    時間: 2008-5-6 10:10 AM
標題: 請問大家有沒有看過ㄧ個設計OP的程式
請問各位大大
- b  R4 e: K9 ]) g6 \% x& r/ [8 I因為小弟聽說有一種軟體或程式
8 f( T8 B6 J, y7 e& B可以把想要的OP spec 輸入
7 l! |& S& G" Y2 w/ u就可以得到各個MOS的sizing- Y, T. Z$ S: {
不知道是不是真的有這種軟體呢??
作者: hiyato    時間: 2008-5-7 08:58 PM
有,我有聽過,那套軟體叫:NeoCircuit2 X) b- b. o% O* M
我有去CIC聽過一次,大概有概念而已,這套是配合cadence軟體去tune MOS的size
5 \8 r! s" \5 |3 E1 u聽那位講師說,這套軟體雖有這個功能,但不一定很好用,' U; f& M5 j) g" B
而且每次tune的時間需要很久,而且tune出來的size不一定是你想要的size  Z& |7 H0 l/ r0 z, j
所以,建議小電路可使用。
作者: masonchung    時間: 2008-5-7 10:02 PM
看來只要有軟體,夠強的工作站7 @+ R8 S9 Z5 @  Q  g% f& h
就沒有不能被取代的工作
作者: monkeybad    時間: 2008-5-9 04:45 PM
就算真的有 也不一定需要吧 一般類比IC工程師都是靠對電路的理解手動來調整OP MOS的size吧
作者: jerryyao    時間: 2008-5-9 05:50 PM
標題: 回復 2# 的帖子
這個問題一直是EDA轉體廠商的夢想,就我所知目前還沒一個堪用的EDA軟體可以用來自動合成類比電路,我想原因是設計類比不像數位電路那麼容易找到規則性。
$ A* C$ P# ^, `# k我有聽過NeoCircuit,但就是就是沒有聽過哪一家IC設計公司在用,也沒有聽過真正的成功案例,建議不要對它報太大的期望。
作者: sereniva    時間: 2009-8-27 10:20 PM
這樣的軟體未免也太可怕了5 _2 @! J8 B* ~
這樣類比電路設計工程師的價值就降低了嘛!!
作者: ychchip    時間: 2009-8-28 02:01 PM
Sometimes it is useful to a beginner in IC design.
& ]" r) v! O; u2 t- x7 manyway, the architecture of circuit is limited by the library.+ s# y, x) p9 x  B# }: A
And, the optimization seem to required dependon applications.
作者: rice019    時間: 2009-8-29 12:32 PM
標題: NeoCircuit
我去研討會也是聽說過NeoCircuit
4 y* x/ A9 l  ~8 r/ N( j( E但是這實際上使用還是有點困難1 _: Q% R& J( m6 b4 t
因為他只有幾種op的type可以使用
) I: T& @" G1 i/ W1 F但是類比設計時常要配合使用上做修正
. P- L. G* w4 Z8 \7 r4 e$ Q" i/ g很難一顆OP打通關 多多少少需要自己的design. O# G1 e  q/ [8 ?. l# y, T! E, ^
不過這個軟體不錯的地方9 F' a/ e0 E( E$ F$ R/ r
是把size最佳化得到最好performance
5 x3 z( I9 i8 W2 V但是最佳化的size對layout人員來說
5 |& F+ U) h# {& M有時候是很難lay的size
2 z' D$ y2 {, \- `' G6 N; [9 }5 K. J只要layout好畫稍為犧牲performance也是無所謂
3 t) W5 {# J. y! K6 e實際真正聽說有使用NeoCircuit的設計公司9 q, B3 }  j  M& l, R: s0 ]
還蠻少聽到的
作者: kokokiki    時間: 2009-8-29 06:12 PM
這一個題目,真是很好,但實際上是相當的困難,EDA都想要進入這一塊,但現有產品皆不成0 n' |) e( x0 s
熟,我以前在作project的時候,都使用matlab針對較大的analog block設計過許多的合成script,
. u& m5 i% M  u3 z$ `/ P5 i對設計上的時間,巳可以節省許多的時間,自己對此覺得相當的好.
' y, O( j* x4 A4 H1 j% V針對op並沒有做過,因為在設計一個analog block也都是case by case. 覺得對大的block是相當值得,
, Y' S: z* v1 ?, \( P7 D4 H8 W! U但最近更laze,想要寫一套可針對op及較大的block合成的tool,但還是case by case,
& x( {5 i- v" d但最主要工作,是利用perl為主體call cadence 及 matlab,來合成op及系統級的analog block,( a2 x- g$ E& b$ \. m9 o- h4 B7 e
但針對每個block還是rule-base,所以設計一個實體,還是需要人來寫rule,如此在設計一個rule已存在的block,
1 z7 d& n5 t$ B6 V4 W! \就不用太費心思了,可加速工作. (不過大家可以放心,我不會將程式release的,因為許多人都需要工作的...)
作者: bernie820    時間: 2010-7-18 09:25 PM
有沒這麼可怕!!
: E& ?8 h& p! x$ W0 Y! u
7 X0 I. R; p" ~且是指珍對op而已嗎?!?!9 J6 r& R, s1 n

8 V9 r/ o: F3 t7 z4 J好像很可怕耶~
作者: ut2    時間: 2010-7-18 11:01 PM
我看過一本書上有提過一個軟體叫PAD
$ h3 E6 u3 f" N& w& p6 ^他可以免費讓別人下載
" K/ z# M5 U) l7 A4 H1 D  a" K只要填入所有製程相關的資料和OPA的規格就可以幫你算出SIZE




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2