Chip123 科技應用創新平台
標題:
請教一下關於PMOS_buffer & NMOS_buffer的用途??
[打印本頁]
作者:
wombatwu
時間:
2008-1-28 04:03 PM
標題:
請教一下關於PMOS_buffer & NMOS_buffer的用途??
請問一下,若電路圖裡有PMOS_buffer 以及NMOS_buffer的size,ex. 3500/0.5,且在旁邊註明Add Silicide block,那麼我應該將它加在電路圖當中的哪個位置呢?且為何要格外加上這兩個buffer呢? 謝謝
作者:
sunwely
時間:
2008-1-28 04:22 PM
不知這兩顆mos是否為電路的Driver呢??(super buffer??)
, A. q& X4 |9 h0 o4 ?
" U) F5 ~6 q/ \4 H
這兩顆mos後面還有接東西嗎?有可能是為了推動下一及所以才用這麼大的size吧
& U: ^6 Q5 G. J; T! ^/ @6 J
, `5 K8 X0 O" o6 y W; M" U# N
可以跟Design engineer請教看看,通常他們都會比較清楚放哪比較好吧!
5 g. B* Z$ B4 X# u2 i& |; {
1 B3 ~9 S! T' z$ ~4 Y9 V
[
本帖最後由 sunwely 於 2008-1-28 04:28 PM 編輯
]
作者:
wombatwu
時間:
2008-1-28 04:56 PM
嗯~我剛剛已有向Design engineer請教了,是放在output PAD 前,
3 X" `: t$ U7 F; v/ d c: [
謝謝sunwely前輩的回答。
作者:
yhchang
時間:
2008-1-28 10:55 PM
標題:
回復 1# 的帖子
通常電路的 輸出介面 (Output Chip Driver)
( j' {3 [. d( f# k. e N
因為要推動 很大的負載 所以 W/L 會有 幾百 / 0.5 也不會讓人意外 通常會切成很多個Finger, 降低Process variation
5 o3 d: A0 n3 G5 i' y" j
也會加入 ESD電路在裡面.
0 f: ?) B% a# T% c
如果到 幾千/0.5 很可能是power MOS 才會有這麼大的SIZE (要耐受很高的VDD電壓)
; M+ J. N. v' `: @5 k: J$ X1 f: H
4 |, M) F' B4 G2 ^: c
其他的就如同 二樓所說 輸出介面電路 擺置的位置自然是越靠近 Output PAD越好
* _7 H; I: j8 i0 ?' m2 d: o
* }- R% o4 E; A' j6 B7 E& O! ?
[
本帖最後由 yhchang 於 2008-1-28 10:56 PM 編輯
]
歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/)
Powered by Discuz! X3.2