Chip123 科技應用創新平台

標題: Cortex-M0/M3/M4 Source Codes [打印本頁]

作者: sinoicboy    時間: 2014-3-18 03:15 PM
標題: Cortex-M0/M3/M4 Source Codes
Cortex-M0/M3/M4 Source Codes6 {: o4 b: ]" Y& |9 l8 j

7 C3 @# t0 @  a' V9 b3 E! qiconstart@gmail.com
* K0 Z  Q0 I2 e1 A. J6 h4 v3 R0 ^1 r# W, `, m+ O  O
├─AT420-DA-03001-r2p0-00rel0
" B+ L# Y! D# |5 m│  └─docs4 \9 ~; a/ v( J+ _3 O4 m2 ~2 T
│          DDI0337G_cortex_m3_r2p0_trm.pdf8 W* Q3 o# f$ o
│          " O4 [1 i/ g: h/ q
├─AT420-DC-02008-r2p0-00rel0
  ^/ C3 e8 ^, s" W1 A4 ]# w2 H│  └─docs
. Y/ R4 ]3 j5 O│          DII0194A_cortex_m3_r2p0_csg.pdf+ B% B) Z* i$ K8 U3 s4 `: U% A
│         
3 a2 _# Y" @% K+ R0 T. {├─AT420-DC-13001-r2p0-00rel0
+ }6 n) P# Q% {0 x) q│  └─docs
, l# R3 `5 {# e0 A$ f3 U; H9 i9 g: a- L
│  │  │          CM3CodeMux.v, {; l% ^3 g7 i  W
│  │  │          CM3flashmux.v
8 C: u" G( q8 |- B1 L8 L7 A1 P5 v% V│  │  │          CM3ROMTable.v: N' S# G/ \% p9 F& G# w% u
│  │  │          CortexM3Integration.v
' p% S5 n' Q9 }+ M│  │  │         
/ C" Z( g* a; g8 `│  │  ├─dapswjdp
: Y& d# I3 D% w) X( @% W│  │  │  │  README_DAPSWJDP2 z& m4 I0 d' B. }6 L0 W9 Z7 i
│  │  │  │  : i% i5 c  A: E; ?; |
│  │  │  └─verilog4 ]- h1 Z2 c& K& F& C
│  │  │          DAPDpApbDefs.v2 U. L, e9 i5 A3 C: k( Q6 N
│  │  │          DAPDpApbIfClamp.v  T' ]9 n+ J3 Z# t3 ]
│  │  │          DAPDpApbSync.v
4 E) ?& f. ?" Z0 o% d' C) p│  │  │          DAPDpClamp0.v! ^& p3 J0 M- L0 h
│  │  │          DAPDpEnSync.v# S2 G, o* @* m5 l  q5 I
│  │  │          DAPDpIMux.v2 Q4 i$ f) x: _0 l
│  │  │          DAPDpSync.v
% y: z/ _/ @/ l│  │  │          DAPJtagDpDefs.v, |  ?4 `+ y+ m* o6 ?
│  │  │          DAPJtagDpProtocol.v3 H5 U) H, `; V
│  │  │          DAPSwDpApbIf.v
) G5 K* K# a* `/ S│  │  │          DAPSwDpDefs.v$ g; l; }. B  |# n$ b/ E( x! A
│  │  │          DAPSwDpProtocol.v! ^5 e8 H' I' W" j2 s8 p: `
│  │  │          DAPSwDpSync.v  e) n2 m/ }6 E& R, e" H9 `
│  │  │          DAPSWJDP.v' }. p3 C7 _, J' Q8 w9 ^
│  │  │          DAPSwjDpDefs.v* O* T5 x) a! _5 Q- }
│  │  │          DAPSwjWatcher.v+ v+ n- Z8 k' [
│  │  │         
5 _) h3 [/ i. v4 A│  │  ├─models
# n! d+ n+ S2 o- ]6 t8 n" [│  │  │  └─cells; i4 [" }& o- t% q5 T, A+ I/ a9 ~7 d
│  │  │          CM3ClkGate.v
" t/ d( R6 t+ L( t% n6 x% Q( `1 q│  │  │          CM3EtmClkGate.v: O# ^& K/ u8 `, p
│  │  │          CM3Sync.v
6 X8 M5 D5 J/ T- X6 q: L- A│  │  │          , l, y7 u! b' r, b6 Q: m
│  │  └─tbench
. i0 x0 x. D3 A$ ~1 ?│  │      └─verilog
- B6 D/ \+ s( k# |│  │              AhbToApb.v( N3 x4 O' |1 o; r
│  │              AtbLogger.v0 W! z8 ~* }+ a( K# p4 ^6 b
│  │              BusMatrix.v
( ]* z* w& m2 E│  │              ClkReset.v
6 ]3 I+ Y, z/ ^│  │              CM3BusComparator.v# ^+ A! C0 J2 ]# }- o# F
, n! Q+ L7 z- k( t! B
- E  R2 S8 r7 Q# `* v" ?% y0 X
│      │  │  exclude_list.sc_waitstate6 a4 i2 k/ K! c
4 W4 K/ b5 V- Z- A* m
             │  └─fe_tsmc090g_sc-adv_v10_2007q4v2
; M/ T2 ]5 \% s: @             │      │  scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB5 Y( O) C0 O* y3 G7 Y$ ]6 |
             │      │  scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB
7 L9 G) P) x8 z! v8 G' n: D# w             │      │  scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB
, A0 E, X  r# c; e- a( I- S             │      │  
, E( K0 @/ B0 |5 [) r             │      └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl: d# ]  [( \) P  W' v# \. o/ k( W
             │              cells_1.geo& k6 T- d- l! e5 x8 X8 u- J2 c
             │              cells_1.pwr' e' e2 L, y2 s: G- P! {9 A# y
             │              index.cli
) a& u, B, Z. O8 L; q, g3 O             │              README.TXT' P. a; A9 n4 y9 U) C* C; i3 p
             │              rulesets
  \- X8 X( J' H3 `2 T$ r: @             │              VERSION.TXT
# z+ y' r7 d! i: D) B; m  |' L/ h             │              vias_1.geo% Q2 F( s# q" f, s- g
             │              
: L3 B. \; @  @* Y- T             └─tsmc+ k4 [# ]8 b  O
                 └─t-n90-lo-sp-002-f1_1_6a_200609144 O  [. k7 _1 ~% i! l3 p
                     └─6X2Z
' e7 y" ?9 _0 a! I* G  |) M% r' \                             corner.defs9 R8 p1 U, q  j7 K  K

% B; D5 {0 |. X. a├─integration_kit
% u, K1 }0 i  w; k9 J3 y│  ├─logical& [3 a  I: x3 G1 Y
│  │  ├─cm0ikmcu1 Q0 |$ S- k4 f& Y8 R
│  │  │  └─verilog  l& i# T- u+ Y: \
│  │  └─tbench) g9 @; P- d$ T' ~: o
│  │      └─verilog
' }  x7 K  `) w9 e/ w- |, }" w│  └─validation! l* v" Z. R: B; Q3 @$ t0 D
│      ├─glogs7 H$ A0 F( j7 O1 d$ g$ l4 ]
│      ├─logs
% |- G3 o* s" c/ p│      ├─mdk, C4 c1 E; v0 Z! t' J7 L  r+ f
│      ├─srpg( w3 w* {' v" j: M$ B- F
│      ├─tests
- G9 J6 j& l; q9 q& |│      │  └─CMSIS6 E3 L0 z5 g; y" _
│      │      └─Core
: t/ R7 d3 e* v$ b+ ~& P│      │          ├─CM0- c7 e3 I9 H& g1 }4 d3 v, Z7 G
│      │          └─Documentation* L) t$ V5 v( e5 Y3 F
│      └─vectors
! b9 |/ @; n& k9 h' g  ]: ]7 ]├─ipxact1 {& I4 y' O2 ?; z: W* C' V$ y+ T* K  t
│  ├─busdefs- `2 v( i- M: C
│  │  ├─amba.com' ^3 X5 D9 x3 l3 N
│  │  │  └─AMBA3" h$ N$ c' P; C3 e
│  │  └─arm.com
* c) X. N/ U) a2 S% g/ U0 V│  │      ├─CoreSight7 O$ s* k6 Z2 z2 x/ R/ e3 n9 B; u# E
│  │      ├─Cortex-M0
' N( q$ u- I% v# S, }0 j│  │      └─CortexMCores
8 P0 D) {/ B, i* k│  ├─channels
% h# v1 ^8 ^  p7 Z  f│  │  └─arm.com
6 n' g9 U% ?: H( t│  │      └─Cortex-M0
" J+ N6 S: e1 ^9 O  |; {│  │          └─rtl' e& n  L6 l1 v) v% q  O2 v( @
│  └─components
. j5 ?! y/ B. Z6 h' q2 e+ v/ n│      └─arm.com" }  u8 v) P8 @' h, F) h
│          └─Cortex-M0




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2