Chip123 科技應用創新平台

標題: M0+ M0 M3 M4 Soft IP Cores [打印本頁]

作者: sinoicboy    時間: 2014-3-7 02:59 PM
標題: M0+ M0 M3 M4 Soft IP Cores
) H* t" f' u1 h2 {$ K( ~

/ D# D4 v1 `) k3 k/ }! Q4 `8 ~1 X4 ziconstart@gmail.com& w+ j6 p  E0 J' D( j

. ^9 i! B; w  [/ H" q, Y├─AT420-DA-03001-r2p0-00rel0
4 K' q4 r5 ^. B) x0 c/ H6 n" |│  └─docs0 H" M" U2 G$ v. R# h! C5 \
│          DDI0337G_cortex_m3_r2p0_trm.pdf
" w3 l; ?$ g. U. g+ h5 ~- a# `; b5 K│          7 [( R0 Y* w+ @2 i; o! ^" R" y0 I
├─AT420-DC-02008-r2p0-00rel0
3 j8 u* {( V8 ?" j: j│  └─docs
1 u9 S6 _- v& {# ^# s8 _8 f+ I) ^│          DII0194A_cortex_m3_r2p0_csg.pdf
2 J% c0 @6 o/ M5 {│         
; R# O% _, N3 N├─AT420-DC-13001-r2p0-00rel04 Q/ p1 R3 v+ X
│  └─docs0 C2 G3 T% w6 w# V
  w0 ^9 M2 ?: R! a; e1 {7 s+ [
│  │  │          CM3CodeMux.v
4 _7 A6 q4 r0 Z6 P. B- }│  │  │          CM3flashmux.v% A0 v* s% Y5 \: I+ }$ |6 t5 f
│  │  │          CM3ROMTable.v
( I* k6 G( L5 h9 v# k│  │  │          CortexM3Integration.v
# ^/ N/ E- j, @# [% W, z6 X: `2 Q3 p│  │  │          5 ?* a) B4 M% W) i
│  │  ├─dapswjdp
9 b3 s2 s5 x( ]$ h2 p$ v8 I* d│  │  │  │  README_DAPSWJDP- i4 z& Y1 C6 ?
│  │  │  │  ! y3 m9 y8 \! y3 a! v" f4 R
│  │  │  └─verilog
( P' Q& Z% P. @4 p0 ?: j/ e, t│  │  │          DAPDpApbDefs.v
/ y, ^  Q7 ^8 y2 V│  │  │          DAPDpApbIfClamp.v4 t, B; M% d1 E
│  │  │          DAPDpApbSync.v
' I9 a, U! X( I4 l  s& S% Y│  │  │          DAPDpClamp0.v
1 t, q4 S1 j5 q% p0 q) N│  │  │          DAPDpEnSync.v9 {+ h/ b: i- I7 L1 @$ t# _
│  │  │          DAPDpIMux.v: U, l$ m4 u8 V" S. k
│  │  │          DAPDpSync.v% b# f, B. u8 N$ `( F3 A
│  │  │          DAPJtagDpDefs.v6 x4 A( i' j: O$ r( Q5 ^
│  │  │          DAPJtagDpProtocol.v
# _0 }. i; d0 F7 b4 V" ^  L- |│  │  │          DAPSwDpApbIf.v$ q3 Z$ K3 D8 O, K  k( I" n# h1 s
│  │  │          DAPSwDpDefs.v; S: o0 A4 b' m8 U# V
│  │  │          DAPSwDpProtocol.v
7 o7 J; g; U. ~- ?0 j9 r9 z  K: e│  │  │          DAPSwDpSync.v
4 I2 o7 [( c& T│  │  │          DAPSWJDP.v0 {2 q2 z3 n5 z) M
│  │  │          DAPSwjDpDefs.v
, G( J' N$ m/ T3 {│  │  │          DAPSwjWatcher.v
( ~+ J2 F9 ^* I6 P5 U5 t6 M0 m│  │  │         
$ ?; s8 c9 i" I& K- G7 _# p│  │  ├─models
' I; r& |& w2 v│  │  │  └─cells
2 `/ c4 i% R7 S8 U2 a# c│  │  │          CM3ClkGate.v
7 ~8 Q0 z0 f& d) M8 J& Z│  │  │          CM3EtmClkGate.v* n# L2 w" I4 T- ^* i( o7 d; ?1 h
│  │  │          CM3Sync.v
( C. c4 c9 J! m' e│  │  │          2 v4 P: M5 i/ m2 T
│  │  └─tbench
' u, ]% W  H' _- J* {. B│  │      └─verilog, {+ o! K) [5 w7 t- m4 B3 {: ?
│  │              AhbToApb.v3 s! _3 c5 [/ m" l
│  │              AtbLogger.v8 U! g( C. \' J. a
│  │              BusMatrix.v
  V; N+ o6 O/ H- B* z4 K│  │              ClkReset.v
+ C1 p/ [6 N) s) V6 K/ x9 T│  │              CM3BusComparator.v; @' ?8 J* W  r# G4 g6 D
8 |+ v) r7 M4 o. \
; r$ f4 s1 A* m
│      │  │  exclude_list.sc_waitstate; T1 _" c4 U0 y, q- W' `- a, G: X
9 X# F4 m, L' ?! S6 R+ @$ ~
             │  └─fe_tsmc090g_sc-adv_v10_2007q4v2/ l& a$ H& U7 k7 _4 O
             │      │  scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB
- n  A5 Q; y1 |             │      │  scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB) R7 b, [# B2 S
             │      │  scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB
! s8 b8 p7 d; Y* R             │      │  
+ c; ?* W9 a, G  f+ B             │      └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl, i4 @/ z/ E3 C
             │              cells_1.geo
3 `/ L% f0 H! e- Q3 F4 f             │              cells_1.pwr
) E& y5 i9 ^! h  R" Q' X6 `             │              index.cli0 ^- Q  \* V  J4 S
             │              README.TXT
) p$ J  b, v, s& O( Y             │              rulesets
. ~# l: r- P3 ?' }' M& P* H             │              VERSION.TXT0 V4 d3 ]) D6 f% H) L! x4 z
             │              vias_1.geo
5 x9 \- }) I, n             │              4 b- i  ^2 J. }. v( C. P
             └─tsmc) _" \  I/ G; f3 R
                 └─t-n90-lo-sp-002-f1_1_6a_20060914
- P& A3 A7 G: R8 E& c' ]+ |                     └─6X2Z
2 q8 Z! @; Q0 T) b  v7 Q                             corner.defs
8 X6 Z7 N- t( u0 Y: s5 n5 p( I8 F1 C& P5 P
├─integration_kit
9 K2 ~/ h+ A- J9 i- O│  ├─logical
4 |+ G. T' O* {0 ~( N! L+ _│  │  ├─cm0ikmcu
# v$ b$ W1 O! I  g9 s* \│  │  │  └─verilog2 W4 M! G4 [. W! B6 o& D7 I# s
│  │  └─tbench
$ A3 L% k. f. J) s│  │      └─verilog
& ~0 {$ L( D6 N: b│  └─validation" C5 ?# Q6 O* x, V. T! |
│      ├─glogs! D3 v/ _* o, f" T4 s" b3 {
│      ├─logs
$ h, z3 P% s! u: X0 K* T, ]& j│      ├─mdk
5 Z8 O* \1 B8 N│      ├─srpg4 a1 a( ~+ D1 O/ d* J% p
│      ├─tests4 Q+ Y5 G+ O' `1 K- Z
│      │  └─CMSIS% o/ t% b  s# m, `# B5 U1 s
│      │      └─Core1 Y$ U4 o8 g" O$ L+ g/ H: M! c
│      │          ├─CM0
! L2 Y2 ^' ~6 V$ u. E│      │          └─Documentation4 Y2 V2 h7 S9 d8 ]
│      └─vectors
6 W" j9 w6 g2 s/ L├─ipxact
% v" l, R1 |3 e# Y( Q│  ├─busdefs3 d1 ^( N% H1 D, J
│  │  ├─amba.com
; H9 D2 p  j4 r) G7 B│  │  │  └─AMBA3; v5 t" ?+ a2 a0 x, c  p' u# e
│  │  └─arm.com5 o$ h7 q( Y( m
│  │      ├─CoreSight
* K1 D* v( U0 v- I# P+ V' F, y│  │      ├─Cortex-M0
. Y6 h& `# F2 c$ m" y+ Z# v│  │      └─CortexMCores
" C( y3 t0 |; ^1 I│  ├─channels
8 L" Y( x1 w" \* ^. @% U# K│  │  └─arm.com* W$ r7 M* }' b+ e5 I
│  │      └─Cortex-M0  z0 H# \  B: K% F; E- w$ ^7 `: C
│  │          └─rtl
) a9 E9 S3 |2 v7 b& ~& H- r│  └─components
" K0 a: u4 W1 ^/ m# K1 B( E7 N│      └─arm.com
% P; [- X! A. g0 Z' i, A3 B│          └─Cortex-M0
作者: yukitsu    時間: 2022-10-13 05:18 PM
感谢分享,学习一下。
% f; \! d& z* e) c4 M




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2