Chip123 科技應用創新平台

標題: 請問電流鏡一個問題 [打印本頁]

作者: bernie820    時間: 2011-1-23 10:33 AM
標題: 請問電流鏡一個問題
您好,
! U# x* X; w9 s4 ?# O. Y3 ^4 \: L  p1 D1 m  d- w
想請教一下有關電流鏡的問題
5 S% h# M2 ~, a3 {, M, U% R目前設計了一個偏壓電流源要利用電流鏡映射(pmos電流鏡)
8 e3 B) |( ^1 A0 F# J8 T. |$ s但是發現映射過去的電流鏡會因為d端電壓一上升,
! e& k# ~( ]2 Pvds下降(pmos)造成我的映射電流會變小0 L9 o$ K2 K6 y- u8 D, c! Y
, M: S0 S/ x1 m( f" x* D
請問我要怎解決電流變小的問題 !(應該是會變小才對...)
作者: shangyi    時間: 2011-1-25 10:48 AM
可用virtual short9 ~  p9 ?/ Y9 _2 n* c4 ]( L, J$ m
只是不知你的drain端接到哪去
作者: finster    時間: 2011-1-28 08:37 AM
建議你把電路和size貼上來. F1 R/ x! u6 J3 b2 N( Z
這個樣子會比較好回覆
1 H+ W* M2 Y$ _1 U通常,current mirror會copy相對應的current到你想要的節路去
' a9 r) s: v' i! ?8 n% z; a但,如果你的偏壓電路沒有調好比率值的話,也會產生mirror的current會有所偏掉的情況,這時己不是你採用那種偏壓電路的問題,而是你各個MOS size的比率值問題了/ p5 T8 H% }7 Z. [. C# x9 }: {7 u
通常,最常用的偏壓電路是用wide-swing current mirror或者是constant-gm bias current這兩種
作者: hisanick    時間: 2011-1-28 01:38 PM
八成是壓到你 mirror 過去的 pmos 的工作區間了。9 N8 y  `. [# i+ q+ _  \! x
如果沒有 size 現制,嘗試加大 pmos size 去降低你的 Vgs
作者: stephen1065    時間: 2011-1-28 07:44 PM
有个电路图会好分析些的




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2