Chip123 科技應用創新平台

標題: 請問電壓比較器 [打印本頁]

作者: bernie820    時間: 2011-1-3 09:14 AM
標題: 請問電壓比較器
請問有關電壓比較器的問題
2 E- T. w/ @% l2 C; J. o: W! X0 \$ Y
是否兩輸入端皆可為非固定的電壓
8 I6 n5 ~! ~+ _% f2 O$ [" o; ^  k: p8 a( i) f) W2 d/ u
看很多設計都是一端接dc的vref做判斷9 M- Z  q3 L4 W  Q4 l/ ~

5 l* |2 R# j8 @3 e& S4 s5 F但現在我的輸入端為兩個都會改變的電壓~5 @5 |. z' L3 o
3 m( G; K$ Q2 U0 c5 l. x: J4 R
那請問這樣要怎麼設計?~謝謝~" B# E& l6 X* T) I5 q3 N
+ ]& m$ _  ~/ |( N3 q1 e" E4 [
我要拿這兩個電壓做比較~% }  Z5 F% H: c% B
一個電壓是由輸入端輸入,另一個是由輸出端拉回來和輸入端做比較
3 C8 d: @! I" i5 ]1 n& S) v: q所以我的兩輸入判斷電壓是不固定的,, K1 H  z! X* r( J
只要輸出>輸入結果會為high6 Q, c% D$ q' d
然而輸出<輸入結果為會low* ]# {! ]/ q7 ~+ H+ B  w' w) f7 T4 q
不知道這樣行不行設計?
" d% R$ g+ K% Q/ t! O; x7 h( y0 K" Z
但考慮到另一個問題,那兩個相等的時後是否也可為low
3 V. Z) e% g# i0 N但是兩個要相等好像也很困難吼!
作者: jackrabbit    時間: 2011-1-6 05:02 PM
您的作法很矛盾....
! N, t+ H$ Z. y: y1 S$ a5 ~比較器是把OP用在開迴路狀態" g' |. }4 f) J) K6 n' I
你直接把兩個想比較的電壓輸入OP的兩個input, output端自然會有H/L
! @' N: d1 d5 E  b2 b至於誰比誰大是發High, 取決於你選的input 極性. e8 ^: x2 }9 h3 D% _, d  _* d
而且通常會有一個遲滯範圍, 來避免false trigger~8 g9 \) r3 [9 F5 Z0 |  h4 {. V7 A
& H2 f, z% N  Z% `/ D2 k
把輸出端拉回到input是迴授系統(feedback)
+ X$ F: H) F8 J( u# b- W3 e負迴授是一般所謂的OP, 最常用在voltage regulation
  Z& T" V# L1 R0 s, r: i你看到的input 一端給vref 另一端拉output回來就是!!  b7 d) K. I9 \
正迴授要不是output拉到always high or always low, 不然就有可能起振~: r8 ]% g1 n% G$ c) r. Y& M

2 f8 l4 z7 i% B/ E2 S9 D. N如果看不懂我在說什麼, 可能要先翻翻教科書~~) E% ]) Y5 K+ Y, g: x3 k, h
Baker那本有一張專門在講comparator design, 可以參考一下!!
作者: bernie820    時間: 2011-1-13 12:36 AM
您的作法很矛盾....0 [' E6 d* M9 T9 Q& D/ Z
比較器是把OP用在開迴路狀態2 v, k' B1 N7 E( e
你直接把兩個想比較的電壓輸入OP的兩個input, output端自 ...
0 s# Y6 v6 w) O* \7 }# vjackrabbit 發表於 2011-1-6 05:02 PM
7 Y. D$ W1 r$ Z; o; x, E

/ _8 j9 I2 j4 O# L7 Q+ \" T7 f! C" L8 k7 F: V+ U
    嗯!您誤會我意思了~抱歉是我說的不清楚!& }9 j$ P: y  e. Q
我輸出拉回來的不是op那一電路拉回來比較(我知道那是隨偶器)- _: M0 C4 ^2 n  F. V* t. R4 \
而是最後一級輸出端會拉回來和比較器輸入電壓做比較
9 o3 f8 L+ z& S
0 o# x  Z$ c+ z# ^$ J但是我現在有一大問題是我想要在兩電壓(類比)相等時(或已經很接近時)* |: a' K6 l' W$ ~3 g# R
可以有一輸出訊號(不是最後端電路喔)為 0 or vdd的電路設計
作者: sky987    時間: 2011-2-23 10:33 AM
那不就是一般的 latch-type comparator 2 @. {0 A$ L" i9 K
通常會藉由cross-coupled 的架構來把電壓分開至VDD與GND
+ ]' E2 [  y( V4 S2 i- [
( V  t' `1 N- V$ p! b& Z& F1 q8 i要記得加上reset電路來把讓它重新啟動  不然電壓會一直鎖死在那邊
9 R' v% H3 g- H9 V5 {4 M5 j$ h
* [7 n% c! y4 }. ?自己搜尋看看囉
作者: yeutay    時間: 2011-3-7 07:24 PM
-----是最後一級輸出端會拉回來和比較器輸入電壓做比較  -----
0 x9 D+ S* R& A! t* I1:如果是,拉回來和比較器+IN輸入電壓做比較  則形成史密特觸發,如果-IN電壓無法大於+IN電壓,則被鎖死(同樓上說法)
( V6 y: o8 o6 X% L2:如果是,拉回來和比較器-IN輸入電壓做比較  則形成正相放大器。若最後一級輸出端會經轉換成其它信號(如峰值保持)就有比較器作用。




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2