Chip123 科技應用創新平台
標題:
~ 求助 PFM DC-to-DC Boost Controller 設計架構
[打印本頁]
作者:
j681117
時間:
2010-11-2 09:38 PM
標題:
~ 求助 PFM DC-to-DC Boost Controller 設計架構
各位網路上的大大好~~
由於小弟目前正在學習 PFM 架構之 DC-to-DC Boost 電路 ; 而目前所遇到的問題是 , 該電路在輸出端 , 直接透過回授電阻將其接至 ErrorAmp 中與 Vref 電壓 做為比較 , 而該 ErrorAmp 輸出電壓不是為 "Hi" 準位 就是為 "Low" 準位 , 但如果直接將其訊號直接接至電壓控制震盪器中 , 則電壓控制震盪器輸出就為一定的震盪頻率輸出 或是為 "Hi"準位 輸出
, 因此就無法用以做為改變開關導通時間 , 做為升壓使用 , 因此想請教各位大大此電路尚且還需要哪些邏輯電路做為判斷使用 , 煩請各位大大指教~~
作者:
finster
時間:
2010-11-6 06:43 AM
我想你還沒有理解DC-DC的電路動作原理架構吧
回授電阻所分壓出來的電壓會和Vref電壓藉由Error Amp作比較,如果回授出來的電壓高於Vref,則Error Amp則出輸出"Hi",然後控制開關讓輸出電壓往下降,直到回授出來的電壓低於Vref,接著再進行相反的控制
作者:
cakejoy
時間:
2010-11-23 10:45 PM
正如同Finster版主的意思,你對於PFM的整體迴路如何運作好像還不是這麼了解!
可以先至臺灣博碩士論文,找尋幾篇有關於PFM或PWM架構的DC-TO-DC CONVERTER!
先看整體迴路架構如何設計,且每個架構是拿來做甚麼功能先行了解,
否則直接拿電路來硬幹模擬可是很花時間的!
作者:
shi_gun_pan
時間:
2010-11-29 01:13 PM
試試看matlab , 有些現成的例子可simulate dc dc converter
作者:
patrick02046
時間:
2012-4-7 09:25 PM
覺得負回授的 "正負" 極性接反了。而你提的Error AMP應該是遲滯比較器。小弟猜測您可能使用遲滯控制實現PFM Control。 還有一種較常用的PFM實現方式是 Constnt - on time。
而 Constant on time可用下列方式做:
舉例: on time 用 電流感測訊號與一個固定電壓比較, 產生固定的導通時間 ,此訊號可接到SR - Latch, Reset。 off time可以拉補償器的輸出端接到 VCO產生 off-time(如果系統問定,系統會依據負載電流自動調變),此訊號可接到SR-Latch, Set。
歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/)
Powered by Discuz! X3.2