Chip123 科技應用創新平台

標題: 怎麼降低輸出電壓!! [打印本頁]

作者: b0bma    時間: 2010-9-17 05:32 PM
標題: 怎麼降低輸出電壓!!
下圖是小弟的OPA架構[attach]10734[/attach], W- d# q( t" H( k( G: a2 _. f
要怎樣調整可以降低我的輸出電壓到1.6V' G0 M5 x4 E6 ~& P, u0 c
不管我怎麼調輸出電壓都在2.3V!!1 d+ V- V& u) }% H3 \
請各位前輩幫幫忙!
作者: jimwang94306    時間: 2010-9-22 05:09 PM
又沒有W/L, 又沒有Supply Voltage, 又沒有SPICE deck. 隨隨便便丟一張圖, 你是教人家如何幫你?
作者: b0bma    時間: 2010-9-23 06:22 PM
不好意思!!忘了補上,以下是我的CODE
: C+ ~/ P0 j% i9 F* j====================================4 m" }7 c5 A, i/ v$ z! T, ]) C
MP1   1         1       vdd   vdd  pch  W=2u  L=1u m=18
1 E% y+ v, b3 J( ^% l* @MP2   2         1       vdd   vdd  pch  W=2u  L=1u m=181 D' P1 \* \( _$ f8 X9 f0 W
MP3   3         vin+   2      vdd  pch  W=2u  L=1u m=9
! f8 Y9 t# {5 w5 b' r. f; mMP4   4         vin-    2      vdd  pch  W=2u  L=1u m=9- _$ s# _- ]1 N. O5 z& |) I& u3 u
MP5   5         7       vdd   vdd  pch  W=2u  L=1u m=8
: i2 j% w2 j( D- H) L& x3 B6 MMP6   6         7       vdd   vdd  pch  W=2u  L=1u m=8
6 g+ D) `" f0 n" DMP7   7         vb1     5    vdd  pch  W=2u  L=1u m=93 N3 @% E. w4 C: W# W
MP8   vout    vb1     6    vdd  pch  W=2u  L=1u m=9
  P+ J/ {9 h" S4 ~4 aMN9   7        vb2     3     gnd  nch  W=2u  L=1u m=3% g. {; S" \, E& u5 y! X
MN10  vout  vb2     4     gnd  nch  W=2u  L=1u m=3
, r9 j! A( O3 U" ~4 f$ _/ J0 nMN11  8       8       gnd   gnd  nch  W=2u  L=1u m=6: a+ Z  [5 g4 t, v) @
MN12  9       8       gnd   gnd  nch  W=2u  L=1u m=6! x5 I( V# j7 y7 I0 j
MN13  3       8       gnd   gnd  nch  W=2u  L=1u m=6  g  M$ m! l7 m" m
MN14  4       8       gnd   gnd  nch  W=2u  L=1u m=60 U) k1 k" n0 H8 o2 f4 I7 i
MN15  5       vin+   9      gnd  nch  W=2u  L=1u m=3
- X+ |1 U- Y: K( W; R4 h. F- h" LMN16  6       vin-    9      gnd  nch  W=2u  L=1u m=3
2 ]" O: w' g. a9 q+ Q. L9 h6 p) E9 @3 vMP17  8       1       vdd   vdd  pch  W=2u  L=1u m=18" z: F. ]$ w- Y. y( j
*****************************************************$ u$ E: T; S  i1 n5 D
iref  1     gnd  20uA
5 M3 K# E7 S, ?2 |* h3 x5 Vcload        vout        gnd         10pf       
2 z; `) }- `9 x" A& H6 \4 Lvdd  vdd  gnd  3.3v / U$ _. O" y9 ]) }/ B
vin+  vin+  gnd  dc 1.5 ac 1v
4 o: p! D9 v" X9 Yvin-  vin-  gnd  dc 1.5 3 f. `# m' F& e" W, k
vb1   vb1   gnd  dc 1.8v
4 l9 P+ j, o7 b- z0 r1 [vb2   vb2   gnd  dc 1.5v" o! C( |( B2 o( \7 E" M) a/ y! y
[attach]10797[/attach]# }2 D5 T% R* v- W- t; @' q
這張是包含線路的編號  s; }5 z- k2 ~  C, L' s; d( B
上次弄得不好請多包涵,還有甚麼不足的請見諒!!
作者: finster    時間: 2010-9-24 10:53 PM
1. check一下你OP Amp的Gain,你的Gain值應該很低
! n" \8 g9 I9 l9 c7 s& V/ O5 ^' d2. 你的Vb1 & Vb2建議用cascode bias circuit來產生,而不是直接給一個定電壓值3 ~% ^1 R0 G! p9 o" z0 c4 b3 ]
3. 請確認一下你各個device的偏壓點以及各個path的電流值,從你的netlist來看,M5~M10 & M13~M14的size的比率值不對
, A, L* F4 Z: H6 n0 m4. 一個好的OP Amp,它的W/L不會都是同一個值,而是跟它的bias voltage circuit有一些比率值,同時所有的device都在saturation region
作者: b0bma    時間: 2010-9-26 10:03 PM
感謝finster大大的意見!
! ]. p5 U' c: L我再去試試看~
作者: fendy.chen    時間: 2011-1-19 01:55 PM
transistors的w/l 可不是随便定个值就可以的。
! d/ F1 x9 ~6 Z! m3 v其实在Razav和很多书中都有提到:Vdsat=200mv是一个比较合适的值(For 5V devices)
! A8 _6 I$ i$ x* n1 a# q然后还需要考虑mismatch带来的影响。0 G, y& N9 f$ @; a0 N3 {: ?
至于Opamp的refer input mismatch,Razav的书中也有介绍、推导。6 _5 B, ]- ^" O0 }% @( F# X
学会去设计每颗transistor的size,是需要花一定时间去感受的。
* H$ C4 L: Q# P举个简单的例子:( G  \1 D3 [) }6 y7 c: E
current mirror,两个transistors的size都为5/5
& A5 M; r2 p3 Q; w5 n1. size改为4/4,is't ok?3 b; r: w1 o% t7 a$ Y6 z( t* Q
2. size改为3/3, ok?
8 ]8 C3 P1 F% E( @- P3. size改为1/1, ok?6 U2 @2 w1 U" Y
4. size改为0.5/0.5, ok?
# X  K: t  r" f( O& Y- Q4 i5. size改为0.35/0.35, ok?
$ t- K. q# N% ~8 W- g其实,current mirror看似简单,其实当你需要去design它时,发现,居然不知道该从哪里下手!
1 U( e) s0 G  \$ i, ]如何确定size,design时需要考虑哪些ciritical keys,该向process索取哪些doc等等。
" o9 A- z, n( w3 _8 C我周围环境很差,加入您能进入不错的公司。
' K+ [7 ?5 |. l7 \9 `# \进步是非常快的。* |. }3 W  r3 s% {7 B$ w- @
GL!




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2