Chip123 科技應用創新平台

標題: bandgap 與 trimming??? [打印本頁]

作者: nivek    時間: 2010-5-3 10:39 AM
標題: bandgap 與 trimming???
請問在業界有辦法做到一個bandgap電路不用trimming就可讓輸出誤差在+-0.5%,且其量產yeild在95%以上嗎?(也就是說95%的die在不同的lot其輸出都小於+-0.5%的誤差)
! |/ l3 ^+ U% G4 m如果可以辦到請簡單說明一下方法好嗎? 謝謝!
作者: chungming    時間: 2010-5-28 12:34 AM
有trim都需要比較多bit數才會到+-0.5%' k* k. c" c; z% {( Q4 S8 D
況且package後還會有誤差
& e0 R3 H) p# w8 d# P; S" W, O/ D0 z. G* Y8 H* q+ c9 G: q
一般未trim的bandgap +-7% 大約是極限了
/ t, m: q8 G- R. B% [4 ~1 F& ]5 a2 U: }/ a% M+ }) L) Q
不過如果大大您有新發現% Z& y0 ~& d4 x7 s5 k+ Z
可以跟我說一下嗎?
/ h5 X" B$ J  Z感謝
作者: finster    時間: 2010-5-29 08:08 PM
Bandgap reference circuit如果不作triming的動作的話,根本不可能讓輸出的誤差電壓小於+-7%以內,主要的原因是因為Bandgap reference circuit而利用電阻,MOS和BJT的溫度特性係數來達到不隨溫度,製程和電壓變化而維持在某一輸出值- J" T. l1 w. b+ n( G
但製程技術本身就有誤差,即便在同一片wafer上也無法讓相鄰的MOS或者電阻達到一模一樣,像電阻,一般而言,製程廠的誤差值約在15~20%,在不作triming的動作下,製程本身的技術就無法達到了,想要精準的Bandgap reference voltage,一定要作triming方可達到
作者: 生如夏花    時間: 2010-6-3 09:41 AM
能問一下,7%是怎麼算出來的
作者: chungming    時間: 2010-6-5 11:30 PM
Bandgap reference circuit如果不作triming的動作的話,根本不可能讓輸出的誤差電壓小於+-7%以內,主要的原因 ...
. f7 A% G6 w6 Z2 K/ u& ^$ Vfinster 發表於 2010-5-29 08:08 PM
0 x4 N! D$ t7 d$ f6 H
7 I) N1 u1 q6 Z5 O

- ?- y* A8 h/ ]. \- p) p1 x5 k, E您好 finster ~9 h# `" G' S! r8 M) h% e% q
我經驗並非豐富
! H9 E1 b) G8 x) V不過一般正常該注意有注意的bandgap reference (Bjt included)9 G3 r! W8 Z& B" i2 Q
通常variation不會超過+-7%- ~; [* f9 b5 u+ v
若是像deplection + NMOS那種的確會有機會較大
( H$ w. ]/ Y9 @4 btrim range一般是會留到+-15% ~ +-20% 左右
4 s2 p9 a& Y, q" U(此為量產驗證過的數據)
作者: stanley547    時間: 2011-6-29 11:47 PM
感謝大大分享  努力學習中




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2