Chip123 科技應用創新平台

標題: bandgap 與 trimming??? [打印本頁]

作者: nivek    時間: 2010-5-3 10:39 AM
標題: bandgap 與 trimming???
請問在業界有辦法做到一個bandgap電路不用trimming就可讓輸出誤差在+-0.5%,且其量產yeild在95%以上嗎?(也就是說95%的die在不同的lot其輸出都小於+-0.5%的誤差)
/ l4 Q+ s! f  k1 }5 T$ F如果可以辦到請簡單說明一下方法好嗎? 謝謝!
作者: chungming    時間: 2010-5-28 12:34 AM
有trim都需要比較多bit數才會到+-0.5%; u8 w' y4 t" a5 \/ v- K" v0 ?
況且package後還會有誤差# Z5 z) v! V0 B" `" x4 t
" O1 y. |' ^  v( S6 k
一般未trim的bandgap +-7% 大約是極限了
6 B* o# O8 ]' d" Y. _8 d2 q8 p3 W5 J7 S+ D. J& b2 U4 q
不過如果大大您有新發現
' s9 o- |0 J3 c- ?9 t! d$ d+ K/ A可以跟我說一下嗎?! g0 ?3 L! o7 G( c$ l/ g
感謝
作者: finster    時間: 2010-5-29 08:08 PM
Bandgap reference circuit如果不作triming的動作的話,根本不可能讓輸出的誤差電壓小於+-7%以內,主要的原因是因為Bandgap reference circuit而利用電阻,MOS和BJT的溫度特性係數來達到不隨溫度,製程和電壓變化而維持在某一輸出值! g* t8 I. v9 F4 M5 D6 {/ x( B
但製程技術本身就有誤差,即便在同一片wafer上也無法讓相鄰的MOS或者電阻達到一模一樣,像電阻,一般而言,製程廠的誤差值約在15~20%,在不作triming的動作下,製程本身的技術就無法達到了,想要精準的Bandgap reference voltage,一定要作triming方可達到
作者: 生如夏花    時間: 2010-6-3 09:41 AM
能問一下,7%是怎麼算出來的
作者: chungming    時間: 2010-6-5 11:30 PM
Bandgap reference circuit如果不作triming的動作的話,根本不可能讓輸出的誤差電壓小於+-7%以內,主要的原因 ...8 ]; ^! P/ i8 [% P
finster 發表於 2010-5-29 08:08 PM

! H7 u% c+ p' M: \5 a6 f, Q+ n% ]1 {. u9 d% e5 `& X

; S* k0 }# h  B3 ^5 z" o! D您好 finster ~
" w' [& V, Y* @* |7 U我經驗並非豐富( O$ [. M0 p4 J7 [, j( {7 B2 q
不過一般正常該注意有注意的bandgap reference (Bjt included)2 P) A9 l5 ?4 F6 @- c8 p% U' Q9 {- Q9 L
通常variation不會超過+-7%
( L- P  g3 w1 H" N1 d若是像deplection + NMOS那種的確會有機會較大
% Y5 }9 v2 k$ Vtrim range一般是會留到+-15% ~ +-20% 左右- N6 h, t: N7 X! R! b' C+ e6 E# F
(此為量產驗證過的數據)
作者: stanley547    時間: 2011-6-29 11:47 PM
感謝大大分享  努力學習中




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2