Chip123 科技應用創新平台

標題: 放大電容?? [打印本頁]

作者: shadow600    時間: 2009-6-21 06:01 PM
標題: 放大電容??
現在在做一個project要證明這個電路會讓電容有放大效果) @/ c, a. S4 F7 ~% `  }
可是圖跑出來op輸出那點都是一條線,也不知道hspice裡面有無直接看電路電容值的指令    (這裡lx(mos)應該不行吧...)
' _$ a2 [) L" `0 f$ s3 Y! B想請問各位大大是否方向哪裡有錯或該怎麼解決??- i) K+ x$ o& W& U
謝謝~
2 o2 }. \. }- E+ O$ j+ N; S: t6 m1 ]7 M

4 `; J/ b# M0 N4 A* i下面是我寫的hspice code
! ~! g7 q) O5 V7 h.lib 'mm0355v.l'tt" m' j& t; X8 k$ A0 l  I4 L0 E2 U

( ]5 g: K$ b* d* G3 c# [0 t: T.global  vdd  vss7 d# l9 K% r# W. ~9 \: M2 ~
vdd    vdd  0  dc 3.3
0 k. }; V+ u# S% c& Mvss    vss  0  dc  0
9 w6 \0 N2 M2 P8 c! w6 d9 R  u) {" B* C
.subckt idealop 1 2 - n5 U5 v' R& a& g
Eopa  2 0  2 1 1E6
3 G0 z- O, [( E6 a.ends
6 A& u2 O( w- u# k+ \/ W' h/ y9 u; P) s
R1  vdd   a  1k
8 S; Z2 h* c1 K9 g) QR2  vdd   b  1k: y# z0 J7 A8 ?4 P: {
C1  a    vss 1u! [# L; J& I9 i* k- d' @% p& T) S

2 k% n/ `# a% P* f8 hxopa a b idealop7 j" i0 V8 {; S" M' R1 e8 s

( c: Y. e; \  Z3 ~7 @7 y7 |- P% H  q
vi a 0 dc=0 ac=1v
' r4 M) L8 I5 B* Y; t- s# o! x% d% j/ ?
.op: |3 M: z1 {+ t( w( S9 M  E
.tran .001ms 2ms & a  ~$ j9 D/ h. p
.ac dec 10  .01hz 100meg , X" Y5 q% D) L$ ^

8 x) i3 N6 ^4 X* t) X6 @* m3 j.meas ac uint_gain when vdb(b)=0 / Y4 T  n3 G! X+ i8 q
.meas ac phase_p find vp(b) when vdb(b)=0
: u! P& D0 o8 q, k/ y. Z; R.meas ac gain max vdb(b)" {0 X) O- e3 p
.dc a 0 3.3 0.01
4 u/ B- J; _# Q7 O& }2 [! v: B1 L.probe  tran vout=v(b) vin=v(a)+ h/ d: z3 h5 m; v  h; x- ^* O  q
.tf v(b) vi; c* H" C. g: \) R6 o% N: p
.probe   ac vdb(a) vp(a) vdb(b) vp(b)
. y4 n9 j0 ^# i.probe   dc v(b); W3 z9 @, L3 E
.end
作者: jeffshein    時間: 2009-10-22 02:09 PM
這個電路我們已驗證過了  沒問題( W6 v8 I* R0 ?( E/ J, |
建議你讓C  先充個電至輸入端的工作點) V/ H2 m6 \" K9 N3 S4 Y8 c3 u8 ^7 Q
如此OP才會正常動作
7 d1 |- D- Y; m/ Q1 ?否則OP不可能去鎖你的reference 0V
作者: adele    時間: 2009-10-22 04:09 PM
求两点之间的等效阻抗,最好的就是用ac分析,用Vtest╱Itest(流过Vtest)的电流,即为两点之间的阻抗,再看实部和虚部。
$ Q9 @; L3 F7 t6 {& u" }4 x) S
% M1 P; l( ^8 x% f2 u" [7 j其实这个题目用推导的就可以了。2 U& a7 ~, F  [4 }7 i/ j
. j; R, O% [* |
这类题目哪来的,还有吗?
作者: renzhq    時間: 2009-10-28 10:08 AM
被放大的電容跟理想電容的不同是什么呢?頻率范圍方面考慮?這種題目從哪里入手呢?+ Q9 g7 @  |7 l' e  t
謝謝
作者: seanyang1337    時間: 2009-10-28 01:51 PM
The simulation results you got is correct (Got straight line).
( b2 _0 ?2 `+ XCausing you add ac source in a terminal.1 e  |  b3 O: v. Q: E$ D
You should using the way how you simulation the low pass filter.
  G2 q* y7 w6 l  Z8 [; S6 u! NYou will see the 3dB freq. will change as you change you capacitor.+ V# D+ q# m% N7 O+ F# _$ @# P

) n6 b2 p' L3 d6 |* v. _[ 本帖最後由 seanyang1337 於 2009-10-28 01:53 PM 編輯 ]
作者: finster    時間: 2009-10-29 07:54 PM
原帖由 renzhq 於 2009-10-28 10:08 AM 發表
# u7 |4 {' I: v8 t  n  u被放大的電容跟理想電容的不同是什么呢?頻率范圍方面考慮?這種題目從哪里入手呢?, n) O3 O: J; F- \
謝謝

$ @( p- D8 k) _
3 O" c5 H4 j$ P& I
- }6 W. j( z# Q1 B- W' \0 O
4 h/ e7 H* ]! ^
. e' |' e/ m* [# E* O( O4 I4 }! d% d" L
這種應用一般來說都是用在需要採用大電容,而且是on-chip的情況) h6 H: G+ l6 T0 a, y  y9 ^) y
如PLL,或者PWM DC-DC1 `( \( p3 J& Y$ H! K( k5 D! r! w
因為這類的電路需要極大電容. s1 F+ \3 m+ v* O6 i5 Z
而為了節省電容面積而衍生出來的技術
作者: adele    時間: 2009-10-30 10:07 AM
增大了C,减小了R,又有什么用?  d- U4 W8 Y! v3 ?
增大了C,减小了R,又有什么用?
作者: mayluli1981    時間: 2009-10-30 08:20 PM
標題: 疑問
那請問依下這種技術能否運用在Sample and hold 電路的Ch方面
作者: jesseyu    時間: 2009-11-1 11:54 PM
This circuit is quite strange, however. When we're trying to increase the capacitance, the so called ESR will also increase.




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2