Chip123 科技應用創新平台

標題: 想問一下DE2-70的問題~! [打印本頁]

作者: zero183642    時間: 2009-5-1 03:23 PM
標題: 想問一下DE2-70的問題~!
我在試驗DE2-70的時候,發現有些範例程式在進行編譯的動作時
4 X. {5 T7 N, Z; A+ R( f) ^6 @+ u會出現這種錯誤
, l( _# d) B# E/ Q6 y- f
4 x, l1 n- j7 R" i6 Q* pError: Can't fit fan-out of node DE2_70_SOPC:sopc_instance|pll:the_pll|altpllpll:the_pll|altpll:altpll_component|_clk0 into a single clock region+ u4 I* Q" g# q6 ?8 t$ q
8 }8 o# s! I+ X4 a/ Q! M
想請問各位前輩知道這是什麼問題嗎?因為我是要做嵌入式影像的,偏偏只要有關於影像的程式都會跑這行錯誤( b8 p+ c8 @% }  X! F
影像的輸出源是 友晶在賣的 D5M ; r7 H. E$ D8 v6 b
Quartus II的部分原本我認為是我軟體的問題,所以我又重新安裝一次
; ^( M/ ^9 X4 \9 }8 L但還是會出現這種問題
" e/ m; ]8 F- @5 J; {
' ]0 N+ u: n* ?同樣的軟體我有去編譯另一塊板子的程式碼,是Stratix II系列的& |/ g- Y' a# x0 w7 @1 ~
是可以編譯完成且可以下載到版子的
2 h% p2 {- T2 ^2 s& x所以想要請問各位前輩,這是什麼問題呢?
作者: tommywgt    時間: 2009-5-3 01:45 PM
找FAE問吧!9 o; U: D0 u$ g; H' [8 A
我猜是FPGA內部routing resource的限制
/ ^* ]5 e7 b* m+ z
" y5 V* }7 ?. f; G& p) B! K小小的修改一下code應該就可以了, 但是最好是找個有經驗的FAE直接幫忙debug比較快...
作者: zero183642    時間: 2009-5-4 08:22 AM
嗨..你好
% R: H& K3 q. _* ?2 y1 G) H8 o對於這個嘛..# ~8 |' \; i; a# C" `" h, M7 q/ d
我有直接寫信去友晶問了, A% z1 M2 u( V
只是他還沒有給我回覆
1 `1 k( j3 e  y" C4 F; V& l但這個問題已經解決了
5 }2 Q, T5 D- c) s: E我聽我朋友說他之前也有過這個問題
1 }  q/ P1 ^9 U$ a) H$ Z; m2 s6 l但是更換Quartus II的版本之後
) ^6 ^3 B6 @; p0 a3 o# r' W就可以得到解決了
7 F) T+ ?9 l- E! `% U( O原先是用 7.2SP1) W7 g; o) z; G' X+ k! A5 n$ v& {
我看他用8.1編譯是可以的" J' h# A, }1 ~) N4 _" H+ S* T; c. ~: {
我現在更換網路授權版本9.0也是OK的
) A: O3 l! T3 E3 d7 [% C雖然我也有去查Quartus help
8 k, d  F- M, t1 n+ j( ~9 y但是程式是友晶那邊寫的,加上自己是verilog的初學者& d! A1 }' w" Z- u( |# e/ h
所以沒有辦法解決這個問題ˇˇ  V' H( \) T+ \  W9 o. K
因為如果可以的話,我還是希望能夠繼續用7.2的




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2