Chip123 科技應用創新平台
標題:
一个关于SAR ADC 原理的问题
[打印本頁]
作者:
fmgay
時間:
2009-4-8 07:46 PM
標題:
一个关于SAR ADC 原理的问题
如图中所示,电容Cp的上极板连接到比较器的正极inp,在ADC采样阶段(φ有效),比较器正端inp(电容Cp的上极板)接到虚地端com,在ADC转换阶段(φ无效,开关断开),比较器的正端的电压靠电容Cp上的电荷维持。
0 y( K3 \2 z( J2 W
现在的问题是Cp的作用是什么?为什么不把inp端直接接到com端维持虚地?这样还能省不少面积呢(Cp的电容很大的)。
4 s; _9 N# H- G% G; H1 W* a0 P
请高手们指教。
作者:
fmgay
時間:
2009-4-9 09:08 AM
没有人回答?
# d% \" e) N7 t8 Y# i6 R: E
斑竹救命啊!
作者:
bwc0813
時間:
2009-4-16 01:45 PM
首先,根據你提供的圖片,此為single-ended input架構。確實如你所述,當ADC進入comparison mode時(φ无效),比较器的正端的电压靠电容Cp上的电荷维持一個跨壓(delta voltage)為”com”。此效果跟直接用DC couple方式把inp端與com端相將是一樣的功能。
- a7 r( L0 ?4 V" E$ a
& Y5 j8 H# P% g3 |9 K4 _* ^6 F
然而,無論有沒有透過swith將inp與com相連,”Cp”是一定會存在的,因為通常Cp所指的是寄生電容(parasitic capacitor),此電容是由比較器電路的輸入端電晶體所貢獻。
( A, F0 m4 e$ b- `4 n
* G( V; U! I8 F6 O( y" u ^
同理,故理論上,inn應該也要有相同的一個Cp電容。但在inn上面的Cp電容,就是一個非常重要的考量,因為根據電荷守衡,inn端從sampling mode至comparison mode的過程,inn端將有部份的電荷會由Cp貢獻,故inn端於comparison mode(即floating)下,假設電壓為Vx,Vx將受Cp影響而稍微比理論值(不考慮Cp情況)低。
# w- d9 `9 [' a6 \
1 `4 B2 t/ E9 q6 g2 u, J
而且,比較器的雙端輸入(inp與inn),若用MOS實現,此input differential pair會受到process mismatch的影響,導致兩個MOS彼此的threshold voltage會有誤差。故比較器的”雙端輸入的差”將會有一個offset voltage產生,若希望將此offset voltage降低,就必須將differential pair的size增大,同時Cp亦隨之增大,這將使得inn端於floating時,其Vx將比理論值下降更多。
+ z8 z+ e$ \- |4 c) j; d
為了解決上述問題,讓comparator的input differential pair尺寸可以維持夠小,以降低Cp。那就必須額外搭配input offset storage或output offset storage技術,來消除input differential pair所造成的offset voltage。
作者:
numberto
時間:
2009-4-18 10:53 AM
標題:
回復 1# 的帖子
严格意义上讲这里的SAR input也是differential input, 只不过正端的signal一直是0.
0 z2 F: `% ?. z I
这样就好理解了,Cp是P端的采样电容,只不过采的一直是0,采完样一样进入comparision stage, 撤掉Vcom.
$ _/ [* {# N* F
所以Cp最好和N端的Cs一样大。
E4 F! I; j! {% c4 u% r
2 j8 ^# t) R1 G
[
本帖最後由 numberto 於 2009-4-18 10:56 AM 編輯
]
作者:
bwc0813
時間:
2009-4-20 10:41 AM
標題:
回復 3# 的帖子
補充:
( Z2 {" v* ^7 @4 z5 X5 |
在此所指的input表示對SA-ADC之輸入信號而言,即differential input表示類比輸入信號為Vdata與Vdata_bar;single-ended input表示僅Vdata。
0 l' A/ h5 _% I9 Z( R5 ]
若ADC為high resolution (ENOB>10bits)皆採用differential input方式,一方面可將偶數次項諧波消除(假設無offset voltage),另一方面亦可消除vdata與vcdata_bar的common mode noise的影響。
5 X& _2 b4 ^& R
雖然,承如numbertro所言comparator的輸入是differential input,當inp與inn端若有common mode noise coupling時,可以相互抵銷。但對ADC而言,所需最重要的類比信號來源Vdata(被用來quantification成數位信號),於signal path若上受到任何形式noise coupling干擾時,於comparator的輸入端(inp-inn),其雜訊並沒有辦法被抵銷。
作者:
bwc0813
時間:
2009-4-20 11:08 AM
標題:
回復 5# 的帖子
再補充:
$ K# o( `5 F5 u0 F
跟據本文的電路圖,SA-ADC在不更改成differential input的情況下,inp端是選擇:
, \) O% z/ A1 Y9 R4 i
1)需要有經由φ來控制的switch
' f9 ^7 \$ Y+ W* {
2)將switch拿掉將com直接連接至inp
) J; z( f8 T [9 P' M; p" W: p
個人將選擇2)方法實現,原因在於switch的on resistor將是產生thermal noise(white noise)的來源,Cp(假設承如numberto所言為P端的取樣電容)與on resistor將決定出此thermal noise的頻寬,因為由φ來控制的switch與Cp將產生sampling的行為,故由Cp與on resistor所決定出的頻寬下的thermal noise,根據sampling theory將全部(因noise的面積不變)被aliasing至in-band(假設φ的取樣頻率為fs,則in-band為fs/2)。
歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/)
Powered by Discuz! X3.2