Chip123 科技應用創新平台
標題:
消除pop&click噪声的Vbias偏置方法
[打印本頁]
作者:
adele
時間:
2007-12-12 11:52 AM
標題:
消除pop&click噪声的Vbias偏置方法
如题,为消除电源上电和掉电时由于Vbias发生突变而会产生的pop&click噪声,可以采用将Vbias设计成随电源的上升和下降变化很缓慢的偏置电压。
& x. [7 U8 y& g% [- K
如图1,将Vbias设为Vdd/2,想要的波形应为图2中黑线所示。(电容为1uF)
7 _9 w, f" ?! L2 ~! V; \+ ?8 z
上升部分没有问题,而在下降部分时,仿真结果为红线所示。虽然变缓了,可是将电全放掉到0的时间实在是太长太长了。
" r$ R* X4 _0 s+ H
请教,仿真结果是否正确;
9 H" E x3 |) j
还有别的电路可以实现这一功能吗?
B/ q, I& V2 }' N
作者:
adele
時間:
2007-12-12 03:15 PM
上电时候的延时总有办法解决,比如做一个RC振荡器,数多少个clock后再打开Vbias.
" g+ r3 m3 Z" c) P# \
图1的那种结构,上电时的延时受电源电压大小影响太大了,电源电压增大时,延时作用起不了多少。
+ R; q( S; O, Y, b8 R
7 F5 Q. `4 |. B% c/ ?3 Q
掉电或shutdown时,比较难办一点,头痛。
0 y, P4 R8 C7 |; s# s: c
/ J6 v& U6 o4 }$ V
spec: 上电延时在100ms左右。
$ Y% U# H, _5 X& Q* `+ b2 w+ z
掉电延时在30s左右。
u2 Z9 C: H1 \$ P; @: d; @ G
作者:
adele
時間:
2007-12-13 04:50 PM
好像不是那么简单的.......
: M$ s4 E5 Z# A& E* P9 P6 e& w8 e2 E
自己顶一下先.......
歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/)
Powered by Discuz! X3.2